| 1234567891011121314151617181920212223242526272829303132333435363738394041424344454647484950515253545556575859606162636465666768697071727374757677787980818283848586878889909192939495969798991001011021031041051061071081091101111121131141151161171181191201211221231241251261271281291301311321331341351361371381391401411421431441451461471481491501511521531541551561571581591601611621631641651661671681691701711721731741751761771781791801811821831841851861871881891901911921931941951961971981992002012022032042052062072082092102112122132142152162172182192202212222232242252262272282292302312322332342352362372382392402412422432442452462472482492502512522532542552562572582592602612622632642652662672682692702712722732742752762772782792802812822832842852862872882892902912922932942952962972982993003013023033043053063073083093103113123133143153163173183193203213223233243253263273283293303313323333343353363373383393403413423433443453463473483493503513523533543553563573583593603613623633643653663673683693703713723733743753763773783793803813823833843853863873883893903913923933943953963973983994004014024034044054064074084094104114124134144154164174184194204214224234244254264274284294304314324334344354364374384394404414424434444454464474484494504514524534544554564574584594604614624634644654664674684694704714724734744754764774784794804814824834844854864874884894904914924934944954964974984995005015025035045055065075085095105115125135145155165175185195205215225235245255265275285295305315325335345355365375385395405415425435445455465475485495505515525535545555565575585595605615625635645655665675685695705715725735745755765775785795805815825835845855865875885895905915925935945955965975985996006016026036046056066076086096106116126136146156166176186196206216226236246256266276286296306316326336346356366376386396406416426436446456466476486496506516526536546556566576586596606616626636646656666676686696706716726736746756766776786796806816826836846856866876886896906916926936946956966976986997007017027037047057067077087097107117127137147157167177187197207217227237247257267277287297307317327337347357367377387397407417427437447457467477487497507517527537547557567577587597607617627637647657667677687697707717727737747757767777787797807817827837847857867877887897907917927937947957967977987998008018028038048058068078088098108118128138148158168178188198208218228238248258268278288298308318328338348358368378388398408418428438448458468478488498508518528538548558568578588598608618628638648658668678688698708718728738748758768778788798808818828838848858868878888898908918928938948958968978988999009019029039049059069079089099109119129139149159169179189199209219229239249259269279289299309319329339349359369379389399409419429439449459469479489499509519529539549559569579589599609619629639649659669679689699709719729739749759769779789799809819829839849859869879889899909919929939949959969979989991000100110021003100410051006100710081009101010111012101310141015101610171018101910201021102210231024102510261027102810291030103110321033103410351036103710381039104010411042104310441045104610471048104910501051105210531054105510561057105810591060106110621063106410651066106710681069107010711072107310741075107610771078107910801081108210831084108510861087108810891090109110921093109410951096109710981099110011011102110311041105110611071108110911101111111211131114111511161117111811191120112111221123112411251126112711281129113011311132113311341135113611371138113911401141114211431144114511461147114811491150115111521153115411551156115711581159116011611162116311641165116611671168116911701171117211731174117511761177117811791180118111821183118411851186118711881189119011911192119311941195119611971198119912001201120212031204120512061207120812091210121112121213121412151216121712181219122012211222122312241225122612271228122912301231123212331234123512361237123812391240124112421243124412451246124712481249125012511252125312541255125612571258125912601261126212631264126512661267126812691270127112721273127412751276127712781279128012811282128312841285128612871288128912901291129212931294129512961297129812991300130113021303130413051306130713081309131013111312131313141315131613171318131913201321132213231324132513261327132813291330133113321333133413351336133713381339134013411342134313441345134613471348134913501351135213531354135513561357135813591360136113621363136413651366136713681369137013711372137313741375137613771378137913801381138213831384138513861387138813891390139113921393139413951396139713981399140014011402140314041405140614071408140914101411141214131414141514161417141814191420142114221423142414251426142714281429143014311432143314341435143614371438143914401441144214431444144514461447144814491450145114521453145414551456145714581459146014611462146314641465146614671468146914701471147214731474147514761477147814791480148114821483148414851486148714881489149014911492149314941495149614971498149915001501150215031504150515061507150815091510151115121513151415151516151715181519152015211522152315241525152615271528152915301531153215331534153515361537153815391540154115421543154415451546154715481549155015511552155315541555155615571558155915601561156215631564156515661567156815691570157115721573157415751576157715781579158015811582158315841585158615871588158915901591159215931594159515961597159815991600160116021603160416051606160716081609161016111612161316141615161616171618161916201621162216231624162516261627162816291630163116321633163416351636163716381639164016411642164316441645164616471648164916501651165216531654165516561657165816591660166116621663166416651666166716681669167016711672167316741675167616771678167916801681168216831684168516861687168816891690169116921693169416951696169716981699170017011702170317041705170617071708170917101711171217131714171517161717171817191720172117221723172417251726172717281729173017311732173317341735173617371738173917401741174217431744174517461747174817491750175117521753175417551756175717581759176017611762176317641765176617671768176917701771177217731774177517761777177817791780178117821783178417851786178717881789179017911792179317941795179617971798179918001801180218031804180518061807180818091810181118121813181418151816181718181819182018211822182318241825182618271828182918301831183218331834183518361837183818391840184118421843184418451846184718481849185018511852185318541855185618571858185918601861186218631864186518661867186818691870187118721873187418751876187718781879188018811882188318841885188618871888188918901891189218931894189518961897189818991900190119021903190419051906190719081909191019111912191319141915191619171918191919201921192219231924192519261927192819291930193119321933193419351936193719381939194019411942194319441945194619471948194919501951195219531954195519561957195819591960196119621963196419651966196719681969197019711972197319741975197619771978197919801981198219831984198519861987198819891990199119921993199419951996199719981999200020012002200320042005200620072008200920102011201220132014201520162017201820192020202120222023202420252026202720282029203020312032203320342035203620372038203920402041204220432044204520462047204820492050205120522053205420552056205720582059206020612062206320642065206620672068206920702071207220732074207520762077207820792080208120822083208420852086208720882089209020912092209320942095209620972098209921002101210221032104210521062107210821092110211121122113211421152116211721182119212021212122212321242125212621272128212921302131213221332134213521362137213821392140214121422143214421452146214721482149215021512152215321542155215621572158215921602161216221632164216521662167216821692170217121722173217421752176217721782179218021812182218321842185218621872188218921902191219221932194219521962197219821992200220122022203220422052206220722082209221022112212221322142215221622172218221922202221222222232224222522262227222822292230223122322233223422352236223722382239224022412242224322442245224622472248224922502251225222532254225522562257225822592260226122622263226422652266226722682269227022712272227322742275227622772278227922802281228222832284228522862287228822892290229122922293229422952296229722982299230023012302230323042305230623072308230923102311231223132314231523162317231823192320232123222323232423252326232723282329233023312332233323342335233623372338233923402341234223432344234523462347234823492350235123522353235423552356235723582359236023612362236323642365236623672368236923702371237223732374237523762377237823792380238123822383238423852386238723882389239023912392239323942395239623972398239924002401240224032404240524062407240824092410241124122413241424152416241724182419242024212422242324242425242624272428242924302431243224332434243524362437243824392440244124422443244424452446244724482449245024512452245324542455245624572458245924602461246224632464246524662467246824692470247124722473247424752476247724782479248024812482248324842485248624872488248924902491249224932494249524962497249824992500250125022503250425052506250725082509251025112512251325142515251625172518251925202521252225232524252525262527252825292530253125322533253425352536253725382539254025412542254325442545254625472548254925502551255225532554255525562557255825592560256125622563256425652566256725682569257025712572257325742575257625772578257925802581258225832584258525862587258825892590259125922593259425952596259725982599260026012602260326042605260626072608260926102611261226132614261526162617261826192620262126222623262426252626262726282629263026312632263326342635263626372638263926402641264226432644264526462647264826492650265126522653265426552656265726582659266026612662266326642665266626672668266926702671267226732674267526762677267826792680268126822683268426852686268726882689269026912692269326942695269626972698269927002701270227032704270527062707270827092710271127122713271427152716271727182719272027212722272327242725272627272728272927302731273227332734273527362737273827392740274127422743274427452746274727482749275027512752275327542755275627572758275927602761276227632764276527662767276827692770277127722773277427752776277727782779278027812782278327842785278627872788278927902791279227932794279527962797279827992800280128022803280428052806280728082809281028112812281328142815281628172818281928202821282228232824282528262827282828292830283128322833283428352836283728382839284028412842284328442845284628472848284928502851285228532854285528562857285828592860286128622863286428652866286728682869287028712872287328742875287628772878287928802881288228832884288528862887288828892890289128922893289428952896289728982899290029012902290329042905290629072908290929102911291229132914291529162917291829192920292129222923292429252926292729282929293029312932293329342935293629372938293929402941294229432944294529462947294829492950295129522953295429552956295729582959296029612962296329642965296629672968296929702971297229732974297529762977297829792980298129822983298429852986298729882989299029912992299329942995299629972998299930003001300230033004300530063007300830093010301130123013301430153016301730183019302030213022302330243025302630273028302930303031303230333034303530363037303830393040304130423043304430453046304730483049305030513052305330543055305630573058305930603061306230633064306530663067306830693070307130723073307430753076307730783079308030813082308330843085308630873088308930903091309230933094309530963097309830993100310131023103310431053106310731083109311031113112311331143115311631173118311931203121312231233124312531263127312831293130313131323133313431353136313731383139314031413142314331443145314631473148314931503151315231533154315531563157315831593160316131623163316431653166316731683169317031713172317331743175317631773178317931803181318231833184318531863187318831893190319131923193319431953196319731983199320032013202320332043205320632073208320932103211321232133214321532163217321832193220322132223223322432253226322732283229323032313232323332343235323632373238323932403241324232433244324532463247324832493250325132523253325432553256325732583259326032613262326332643265326632673268326932703271327232733274327532763277327832793280328132823283328432853286328732883289329032913292329332943295329632973298329933003301330233033304330533063307330833093310331133123313331433153316331733183319332033213322332333243325332633273328332933303331333233333334333533363337333833393340334133423343334433453346334733483349335033513352335333543355335633573358335933603361336233633364336533663367336833693370337133723373337433753376337733783379338033813382338333843385338633873388338933903391339233933394339533963397339833993400340134023403340434053406340734083409341034113412341334143415341634173418341934203421342234233424342534263427342834293430343134323433343434353436343734383439344034413442344334443445344634473448344934503451345234533454345534563457345834593460346134623463346434653466346734683469347034713472347334743475347634773478347934803481348234833484348534863487348834893490349134923493349434953496349734983499350035013502350335043505350635073508350935103511351235133514351535163517351835193520352135223523352435253526352735283529353035313532353335343535353635373538353935403541354235433544354535463547354835493550355135523553355435553556355735583559356035613562356335643565356635673568356935703571357235733574357535763577357835793580358135823583358435853586358735883589359035913592359335943595359635973598359936003601360236033604360536063607360836093610361136123613361436153616361736183619362036213622362336243625362636273628362936303631363236333634363536363637363836393640364136423643364436453646364736483649365036513652365336543655365636573658365936603661366236633664366536663667366836693670367136723673367436753676367736783679368036813682368336843685368636873688368936903691369236933694369536963697369836993700370137023703370437053706370737083709371037113712371337143715371637173718371937203721372237233724372537263727372837293730373137323733373437353736373737383739374037413742374337443745374637473748374937503751375237533754375537563757375837593760376137623763376437653766376737683769377037713772377337743775377637773778377937803781378237833784378537863787378837893790379137923793379437953796379737983799380038013802380338043805380638073808380938103811381238133814381538163817381838193820382138223823382438253826382738283829383038313832383338343835383638373838383938403841384238433844384538463847384838493850385138523853385438553856385738583859386038613862386338643865386638673868386938703871387238733874387538763877387838793880388138823883388438853886388738883889389038913892389338943895389638973898389939003901390239033904390539063907390839093910391139123913391439153916391739183919392039213922392339243925392639273928392939303931393239333934393539363937393839393940394139423943394439453946394739483949395039513952395339543955395639573958395939603961396239633964396539663967396839693970397139723973397439753976397739783979398039813982398339843985398639873988398939903991399239933994399539963997399839994000400140024003400440054006400740084009401040114012401340144015401640174018401940204021402240234024402540264027402840294030403140324033403440354036403740384039404040414042404340444045404640474048404940504051405240534054405540564057405840594060406140624063406440654066406740684069407040714072407340744075407640774078407940804081408240834084408540864087408840894090409140924093409440954096409740984099410041014102410341044105410641074108410941104111411241134114411541164117411841194120412141224123412441254126412741284129413041314132413341344135413641374138413941404141414241434144414541464147414841494150415141524153415441554156415741584159416041614162416341644165416641674168416941704171417241734174417541764177417841794180418141824183418441854186418741884189419041914192419341944195419641974198419942004201420242034204420542064207420842094210421142124213421442154216421742184219422042214222422342244225422642274228422942304231423242334234423542364237423842394240424142424243424442454246424742484249425042514252425342544255425642574258425942604261426242634264426542664267426842694270427142724273427442754276427742784279428042814282428342844285428642874288428942904291429242934294429542964297429842994300430143024303430443054306430743084309431043114312431343144315431643174318431943204321432243234324432543264327432843294330433143324333433443354336433743384339434043414342434343444345434643474348434943504351435243534354435543564357435843594360436143624363436443654366436743684369 |
- TimeQuest Timing Analyzer report for test_uart
- Tue Jul 15 16:27:12 2025
- Quartus II 64-Bit Version 13.0.0 Build 156 04/24/2013 SJ Full Version
- ---------------------
- ; Table of Contents ;
- ---------------------
- 1. Legal Notice
- 2. TimeQuest Timing Analyzer Summary
- 3. Parallel Compilation
- 4. SDC File List
- 5. Clocks
- 6. Slow 1200mV 85C Model Fmax Summary
- 7. Timing Closure Recommendations
- 8. Slow 1200mV 85C Model Setup Summary
- 9. Slow 1200mV 85C Model Hold Summary
- 10. Slow 1200mV 85C Model Recovery Summary
- 11. Slow 1200mV 85C Model Removal Summary
- 12. Slow 1200mV 85C Model Minimum Pulse Width Summary
- 13. Slow 1200mV 85C Model Setup: 'pll_inst|auto_generated|pll1|clk[0]'
- 14. Slow 1200mV 85C Model Setup: 'pll_inst|auto_generated|pll1|clk[3]'
- 15. Slow 1200mV 85C Model Setup: 'PIN_HSI'
- 16. Slow 1200mV 85C Model Hold: 'pll_inst|auto_generated|pll1|clk[3]'
- 17. Slow 1200mV 85C Model Hold: 'PIN_HSI'
- 18. Slow 1200mV 85C Model Hold: 'pll_inst|auto_generated|pll1|clk[0]'
- 19. Slow 1200mV 85C Model Minimum Pulse Width: 'pll_inst|auto_generated|pll1|clk[0]'
- 20. Slow 1200mV 85C Model Minimum Pulse Width: 'pll_inst|auto_generated|pll1|clk[3]'
- 21. Slow 1200mV 85C Model Minimum Pulse Width: 'PIN_HSI'
- 22. Slow 1200mV 85C Model Minimum Pulse Width: 'PIN_HSE'
- 23. Setup Times
- 24. Hold Times
- 25. Clock to Output Times
- 26. Minimum Clock to Output Times
- 27. Output Enable Times
- 28. Minimum Output Enable Times
- 29. Output Disable Times
- 30. Minimum Output Disable Times
- 31. Slow 1200mV 85C Model Metastability Report
- 32. Slow 1200mV 0C Model Fmax Summary
- 33. Slow 1200mV 0C Model Setup Summary
- 34. Slow 1200mV 0C Model Hold Summary
- 35. Slow 1200mV 0C Model Recovery Summary
- 36. Slow 1200mV 0C Model Removal Summary
- 37. Slow 1200mV 0C Model Minimum Pulse Width Summary
- 38. Slow 1200mV 0C Model Setup: 'pll_inst|auto_generated|pll1|clk[0]'
- 39. Slow 1200mV 0C Model Setup: 'pll_inst|auto_generated|pll1|clk[3]'
- 40. Slow 1200mV 0C Model Setup: 'PIN_HSI'
- 41. Slow 1200mV 0C Model Hold: 'pll_inst|auto_generated|pll1|clk[3]'
- 42. Slow 1200mV 0C Model Hold: 'PIN_HSI'
- 43. Slow 1200mV 0C Model Hold: 'pll_inst|auto_generated|pll1|clk[0]'
- 44. Slow 1200mV 0C Model Minimum Pulse Width: 'pll_inst|auto_generated|pll1|clk[0]'
- 45. Slow 1200mV 0C Model Minimum Pulse Width: 'pll_inst|auto_generated|pll1|clk[3]'
- 46. Slow 1200mV 0C Model Minimum Pulse Width: 'PIN_HSI'
- 47. Slow 1200mV 0C Model Minimum Pulse Width: 'PIN_HSE'
- 48. Setup Times
- 49. Hold Times
- 50. Clock to Output Times
- 51. Minimum Clock to Output Times
- 52. Output Enable Times
- 53. Minimum Output Enable Times
- 54. Output Disable Times
- 55. Minimum Output Disable Times
- 56. Slow 1200mV 0C Model Metastability Report
- 57. Fast 1200mV 0C Model Setup Summary
- 58. Fast 1200mV 0C Model Hold Summary
- 59. Fast 1200mV 0C Model Recovery Summary
- 60. Fast 1200mV 0C Model Removal Summary
- 61. Fast 1200mV 0C Model Minimum Pulse Width Summary
- 62. Fast 1200mV 0C Model Setup: 'pll_inst|auto_generated|pll1|clk[0]'
- 63. Fast 1200mV 0C Model Setup: 'pll_inst|auto_generated|pll1|clk[3]'
- 64. Fast 1200mV 0C Model Setup: 'PIN_HSI'
- 65. Fast 1200mV 0C Model Hold: 'pll_inst|auto_generated|pll1|clk[3]'
- 66. Fast 1200mV 0C Model Hold: 'PIN_HSI'
- 67. Fast 1200mV 0C Model Hold: 'pll_inst|auto_generated|pll1|clk[0]'
- 68. Fast 1200mV 0C Model Minimum Pulse Width: 'pll_inst|auto_generated|pll1|clk[0]'
- 69. Fast 1200mV 0C Model Minimum Pulse Width: 'pll_inst|auto_generated|pll1|clk[3]'
- 70. Fast 1200mV 0C Model Minimum Pulse Width: 'PIN_HSI'
- 71. Fast 1200mV 0C Model Minimum Pulse Width: 'PIN_HSE'
- 72. Setup Times
- 73. Hold Times
- 74. Clock to Output Times
- 75. Minimum Clock to Output Times
- 76. Output Enable Times
- 77. Minimum Output Enable Times
- 78. Output Disable Times
- 79. Minimum Output Disable Times
- 80. Fast 1200mV 0C Model Metastability Report
- 81. Multicorner Timing Analysis Summary
- 82. Setup Times
- 83. Hold Times
- 84. Clock to Output Times
- 85. Minimum Clock to Output Times
- 86. Board Trace Model Assignments
- 87. Input Transition Times
- 88. Signal Integrity Metrics (Slow 1200mv 0c Model)
- 89. Signal Integrity Metrics (Slow 1200mv 85c Model)
- 90. Signal Integrity Metrics (Fast 1200mv 0c Model)
- 91. Setup Transfers
- 92. Hold Transfers
- 93. Report TCCS
- 94. Report RSKM
- 95. Unconstrained Paths
- 96. TimeQuest Timing Analyzer Messages
- ----------------
- ; Legal Notice ;
- ----------------
- Copyright (C) 1991-2013 Altera Corporation
- Your use of Altera Corporation's design tools, logic functions
- and other software and tools, and its AMPP partner logic
- functions, and any output files from any of the foregoing
- (including device programming or simulation files), and any
- associated documentation or information are expressly subject
- to the terms and conditions of the Altera Program License
- Subscription Agreement, Altera MegaCore Function License
- Agreement, or other applicable license agreement, including,
- without limitation, that your use is for the sole purpose of
- programming logic devices manufactured by Altera and sold by
- Altera or its authorized distributors. Please refer to the
- applicable agreement for further details.
- +--------------------------------------------------------------------------+
- ; TimeQuest Timing Analyzer Summary ;
- +--------------------+-----------------------------------------------------+
- ; Quartus II Version ; Version 13.0.0 Build 156 04/24/2013 SJ Full Version ;
- ; Revision Name ; test_uart ;
- ; Device Family ; Cyclone IV E ;
- ; Device Name ; EP4CE75F29C8 ;
- ; Timing Models ; Final ;
- ; Delay Model ; Combined ;
- ; Rise/Fall Delays ; Enabled ;
- +--------------------+-----------------------------------------------------+
- +------------------------------------------+
- ; Parallel Compilation ;
- +----------------------------+-------------+
- ; Processors ; Number ;
- +----------------------------+-------------+
- ; Number detected on machine ; 8 ;
- ; Maximum allowed ; 4 ;
- ; ; ;
- ; Average used ; 2.50 ;
- ; Maximum used ; 4 ;
- ; ; ;
- ; Usage by Processor ; % Time Used ;
- ; Processor 1 ; 100.0% ;
- ; Processors 2-4 ; 50.0% ;
- ; Processors 5-8 ; 0.0% ;
- +----------------------------+-------------+
- +---------------------------------------------------+
- ; SDC File List ;
- +---------------+--------+--------------------------+
- ; SDC File Path ; Status ; Read at ;
- +---------------+--------+--------------------------+
- ; test_uart.sdc ; OK ; Tue Jul 15 16:27:10 2025 ;
- +---------------+--------+--------------------------+
- +---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
- ; Clocks ;
- +-------------------------------------+-----------+---------+------------+-------+--------+------------+-----------+-------------+-------+--------+-----------+------------+----------+---------+---------------------------------------+-----------------------------------------+
- ; Clock Name ; Type ; Period ; Frequency ; Rise ; Fall ; Duty Cycle ; Divide by ; Multiply by ; Phase ; Offset ; Edge List ; Edge Shift ; Inverted ; Master ; Source ; Targets ;
- +-------------------------------------+-----------+---------+------------+-------+--------+------------+-----------+-------------+-------+--------+-----------+------------+----------+---------+---------------------------------------+-----------------------------------------+
- ; PIN_HSE ; Base ; 125.000 ; 8.0 MHz ; 0.000 ; 62.500 ; ; ; ; ; ; ; ; ; ; ; { PIN_HSE } ;
- ; PIN_HSI ; Base ; 100.000 ; 10.0 MHz ; 0.000 ; 50.000 ; ; ; ; ; ; ; ; ; ; ; { PIN_HSI } ;
- ; pll_inst|auto_generated|pll1|clk[0] ; Generated ; 4.166 ; 240.04 MHz ; 0.000 ; 2.083 ; 50.00 ; 1 ; 30 ; ; ; ; ; false ; PIN_HSE ; pll_inst|auto_generated|pll1|inclk[0] ; { pll_inst|auto_generated|pll1|clk[0] } ;
- ; pll_inst|auto_generated|pll1|clk[3] ; Generated ; 8.333 ; 120.0 MHz ; 0.000 ; 4.166 ; 50.00 ; 1 ; 15 ; ; ; ; ; false ; PIN_HSE ; pll_inst|auto_generated|pll1|inclk[0] ; { pll_inst|auto_generated|pll1|clk[3] } ;
- +-------------------------------------+-----------+---------+------------+-------+--------+------------+-----------+-------------+-------+--------+-----------+------------+----------+---------+---------------------------------------+-----------------------------------------+
- +------------------------------------------------------------------------------------------------------------------------------------+
- ; Slow 1200mV 85C Model Fmax Summary ;
- +------------+-----------------+-------------------------------------+---------------------------------------------------------------+
- ; Fmax ; Restricted Fmax ; Clock Name ; Note ;
- +------------+-----------------+-------------------------------------+---------------------------------------------------------------+
- ; 154.18 MHz ; 154.18 MHz ; pll_inst|auto_generated|pll1|clk[3] ; ;
- ; 368.87 MHz ; 250.0 MHz ; PIN_HSI ; limit due to minimum period restriction (max I/O toggle rate) ;
- ; 368.87 MHz ; 368.87 MHz ; pll_inst|auto_generated|pll1|clk[0] ; ;
- +------------+-----------------+-------------------------------------+---------------------------------------------------------------+
- This panel reports FMAX for every clock in the design, regardless of the user-specified clock periods. FMAX is only computed for paths where the source and destination registers or ports are driven by the same clock. Paths of different clocks, including generated clocks, are ignored. For paths between a clock and its inversion, FMAX is computed as if the rising and falling edges are scaled along with FMAX, such that the duty cycle (in terms of a percentage) is maintained. Altera recommends that you always use clock constraints and other slack reports for sign-off analysis.
- ----------------------------------
- ; Timing Closure Recommendations ;
- ----------------------------------
- HTML report is unavailable in plain text report export.
- +--------------------------------------------------------------+
- ; Slow 1200mV 85C Model Setup Summary ;
- +-------------------------------------+--------+---------------+
- ; Clock ; Slack ; End Point TNS ;
- +-------------------------------------+--------+---------------+
- ; pll_inst|auto_generated|pll1|clk[0] ; 1.455 ; 0.000 ;
- ; pll_inst|auto_generated|pll1|clk[3] ; 1.847 ; 0.000 ;
- ; PIN_HSI ; 97.289 ; 0.000 ;
- +-------------------------------------+--------+---------------+
- +-------------------------------------------------------------+
- ; Slow 1200mV 85C Model Hold Summary ;
- +-------------------------------------+-------+---------------+
- ; Clock ; Slack ; End Point TNS ;
- +-------------------------------------+-------+---------------+
- ; pll_inst|auto_generated|pll1|clk[3] ; 0.426 ; 0.000 ;
- ; PIN_HSI ; 0.446 ; 0.000 ;
- ; pll_inst|auto_generated|pll1|clk[0] ; 0.446 ; 0.000 ;
- +-------------------------------------+-------+---------------+
- ------------------------------------------
- ; Slow 1200mV 85C Model Recovery Summary ;
- ------------------------------------------
- No paths to report.
- -----------------------------------------
- ; Slow 1200mV 85C Model Removal Summary ;
- -----------------------------------------
- No paths to report.
- +--------------------------------------------------------------+
- ; Slow 1200mV 85C Model Minimum Pulse Width Summary ;
- +-------------------------------------+--------+---------------+
- ; Clock ; Slack ; End Point TNS ;
- +-------------------------------------+--------+---------------+
- ; pll_inst|auto_generated|pll1|clk[0] ; 1.679 ; 0.000 ;
- ; pll_inst|auto_generated|pll1|clk[3] ; 3.817 ; 0.000 ;
- ; PIN_HSI ; 49.777 ; 0.000 ;
- ; PIN_HSE ; 62.371 ; 0.000 ;
- +-------------------------------------+--------+---------------+
- +-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
- ; Slow 1200mV 85C Model Setup: 'pll_inst|auto_generated|pll1|clk[0]' ;
- +-------+-------------------------------------------------------+------------------------------------------------------+-------------------------------------+-------------------------------------+--------------+------------+------------+
- ; Slack ; From Node ; To Node ; Launch Clock ; Latch Clock ; Relationship ; Clock Skew ; Data Delay ;
- +-------+-------------------------------------------------------+------------------------------------------------------+-------------------------------------+-------------------------------------+--------------+------------+------------+
- ; 1.455 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.644 ;
- ; 1.455 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.644 ;
- ; 1.455 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.644 ;
- ; 1.455 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.644 ;
- ; 1.455 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.644 ;
- ; 1.455 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.644 ;
- ; 1.455 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.644 ;
- ; 1.455 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.644 ;
- ; 1.545 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.554 ;
- ; 1.545 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.554 ;
- ; 1.545 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.554 ;
- ; 1.545 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.554 ;
- ; 1.545 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.554 ;
- ; 1.545 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.554 ;
- ; 1.545 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.554 ;
- ; 1.545 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.554 ;
- ; 1.605 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; 0.344 ; 2.926 ;
- ; 1.605 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; 0.344 ; 2.926 ;
- ; 1.605 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[9] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; 0.344 ; 2.926 ;
- ; 1.605 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[8] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; 0.344 ; 2.926 ;
- ; 1.605 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; 0.344 ; 2.926 ;
- ; 1.605 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[10] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; 0.344 ; 2.926 ;
- ; 1.605 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; 0.344 ; 2.926 ;
- ; 1.605 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; 0.344 ; 2.926 ;
- ; 1.633 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.466 ;
- ; 1.633 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.466 ;
- ; 1.633 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.466 ;
- ; 1.633 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.466 ;
- ; 1.633 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.466 ;
- ; 1.633 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.466 ;
- ; 1.633 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.466 ;
- ; 1.633 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.466 ;
- ; 1.641 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.458 ;
- ; 1.641 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.458 ;
- ; 1.641 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.458 ;
- ; 1.641 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.458 ;
- ; 1.641 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.458 ;
- ; 1.641 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.458 ;
- ; 1.641 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.458 ;
- ; 1.641 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.458 ;
- ; 1.644 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.455 ;
- ; 1.644 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.455 ;
- ; 1.644 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.455 ;
- ; 1.644 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.455 ;
- ; 1.644 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.455 ;
- ; 1.644 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.455 ;
- ; 1.644 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.455 ;
- ; 1.644 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.455 ;
- ; 1.694 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.405 ;
- ; 1.694 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.405 ;
- ; 1.694 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.405 ;
- ; 1.694 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.405 ;
- ; 1.694 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.405 ;
- ; 1.694 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.405 ;
- ; 1.694 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.405 ;
- ; 1.694 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.405 ;
- ; 1.826 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.273 ;
- ; 1.826 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.273 ;
- ; 1.826 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.273 ;
- ; 1.826 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.273 ;
- ; 1.826 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.273 ;
- ; 1.826 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.273 ;
- ; 1.826 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.273 ;
- ; 1.826 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.273 ;
- ; 1.976 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.123 ;
- ; 1.976 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.123 ;
- ; 1.976 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.123 ;
- ; 1.976 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.123 ;
- ; 1.976 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.123 ;
- ; 1.976 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.123 ;
- ; 1.976 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.123 ;
- ; 1.976 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.123 ;
- ; 2.023 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.076 ;
- ; 2.049 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.050 ;
- ; 2.057 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.042 ;
- ; 2.083 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.016 ;
- ; 2.113 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 1.986 ;
- ; 2.243 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hwrite ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; 0.381 ; 2.325 ;
- ; 2.243 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; 0.381 ; 2.325 ;
- ; 2.243 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[12] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; 0.381 ; 2.325 ;
- ; 2.262 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 1.837 ;
- ; 2.392 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 1.707 ;
- ; 2.394 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 1.705 ;
- ; 2.824 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 1.275 ;
- ; 3.203 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 0.896 ;
- ; 3.241 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 0.858 ;
- ; 3.241 ; multi_uart_ip:macro_inst|sim_clk_reg ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 0.858 ;
- ; 3.277 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 0.822 ;
- ; 5.282 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[12] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[12] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; 8.332 ; 0.265 ; 3.336 ;
- ; 5.367 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|pdone ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; 8.332 ; -0.207 ; 2.779 ;
- ; 5.378 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|pvalid ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; 8.332 ; -0.208 ; 2.767 ;
- ; 5.539 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[7] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[7] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; 8.332 ; 0.264 ; 3.078 ;
- ; 5.636 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[10] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[10] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; 8.332 ; 0.228 ; 2.945 ;
- ; 5.929 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[5] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[5] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; 8.332 ; 0.227 ; 2.651 ;
- ; 6.129 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[9] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[9] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; 8.332 ; 0.228 ; 2.452 ;
- ; 6.275 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[4] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; 8.332 ; 0.228 ; 2.306 ;
- ; 6.331 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[2] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[2] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; 8.332 ; 0.227 ; 2.249 ;
- ; 6.614 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[3] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[3] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; 8.332 ; 0.228 ; 1.967 ;
- ; 6.687 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[8] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[8] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; 8.332 ; 0.228 ; 1.894 ;
- ; 7.032 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[6] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[6] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; 8.332 ; 0.227 ; 1.548 ;
- +-------+-------------------------------------------------------+------------------------------------------------------+-------------------------------------+-------------------------------------+--------------+------------+------------+
- +------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
- ; Slow 1200mV 85C Model Setup: 'pll_inst|auto_generated|pll1|clk[3]' ;
- +-------+------------------------------------------------------------------------------------+------------------------------------------------------------------------------------+-------------------------------------+-------------------------------------+--------------+------------+------------+
- ; Slack ; From Node ; To Node ; Launch Clock ; Latch Clock ; Relationship ; Clock Skew ; Data Delay ;
- +-------+------------------------------------------------------------------------------------+------------------------------------------------------------------------------------+-------------------------------------+-------------------------------------+--------------+------------+------------+
- ; 1.847 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[3] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.084 ; 6.423 ;
- ; 2.098 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[5] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.084 ; 6.172 ;
- ; 2.131 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[9] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[7] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.365 ; 6.588 ;
- ; 2.135 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|parity_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.392 ; 6.611 ;
- ; 2.150 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[8] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.084 ; 6.120 ;
- ; 2.166 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[5] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.084 ; 6.104 ;
- ; 2.170 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|framing_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.090 ; 6.094 ;
- ; 2.179 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[8] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.399 ; 6.574 ;
- ; 2.189 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[2] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.400 ; 6.565 ;
- ; 2.193 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[8] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[7] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.365 ; 6.526 ;
- ; 2.199 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[4] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.084 ; 6.071 ;
- ; 2.201 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[10] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.399 ; 6.552 ;
- ; 2.214 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[9] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.084 ; 6.056 ;
- ; 2.217 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[3] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.084 ; 6.053 ;
- ; 2.252 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_state.UART_DATA ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_state.UART_DATA ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.086 ; 6.016 ;
- ; 2.263 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[9] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[8] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.097 ; 5.994 ;
- ; 2.267 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[3] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.399 ; 6.486 ;
- ; 2.276 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[4] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.084 ; 5.994 ;
- ; 2.296 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[3] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|tx_dma_en[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.117 ; 5.941 ;
- ; 2.296 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[3] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|rx_dma_en[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.117 ; 5.941 ;
- ; 2.298 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[9] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.399 ; 6.455 ;
- ; 2.320 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[9] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.084 ; 5.950 ;
- ; 2.341 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|framing_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.065 ; 5.948 ;
- ; 2.348 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|psel ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_idle_ie[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.121 ; 5.885 ;
- ; 2.348 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|psel ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|overrun_error_ie[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.121 ; 5.885 ;
- ; 2.351 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[2] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.083 ; 5.920 ;
- ; 2.378 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|framing_error_ie[1] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[7] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.362 ; 6.338 ;
- ; 2.402 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[8] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.084 ; 5.868 ;
- ; 2.418 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[2] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.083 ; 5.853 ;
- ; 2.431 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[9] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.393 ; 6.316 ;
- ; 2.448 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_shift_reg[7] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.117 ; 5.789 ;
- ; 2.448 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_shift_reg[6] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.117 ; 5.789 ;
- ; 2.448 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_shift_reg[5] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.117 ; 5.789 ;
- ; 2.448 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_shift_reg[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.117 ; 5.789 ;
- ; 2.448 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_shift_reg[3] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.117 ; 5.789 ;
- ; 2.448 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_shift_reg[2] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.117 ; 5.789 ;
- ; 2.448 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_shift_reg[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.117 ; 5.789 ;
- ; 2.448 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_shift_reg[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.117 ; 5.789 ;
- ; 2.452 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[8] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.393 ; 6.295 ;
- ; 2.457 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[5] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_idle_ie[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.121 ; 5.776 ;
- ; 2.457 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[5] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|overrun_error_ie[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.121 ; 5.776 ;
- ; 2.476 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[5] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[7] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.404 ; 6.282 ;
- ; 2.486 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_shift_reg[7] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.118 ; 5.750 ;
- ; 2.486 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_shift_reg[6] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.118 ; 5.750 ;
- ; 2.486 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_shift_reg[5] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.118 ; 5.750 ;
- ; 2.486 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_shift_reg[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.118 ; 5.750 ;
- ; 2.486 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_shift_reg[3] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.118 ; 5.750 ;
- ; 2.486 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_shift_reg[2] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.118 ; 5.750 ;
- ; 2.486 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_shift_reg[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.118 ; 5.750 ;
- ; 2.486 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_shift_reg[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.118 ; 5.750 ;
- ; 2.506 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|parity_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.392 ; 6.240 ;
- ; 2.518 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_data_cnt[0] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_state.UART_DATA ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.116 ; 5.720 ;
- ; 2.526 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_data_cnt[1] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_state.UART_DATA ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.116 ; 5.712 ;
- ; 2.532 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_shift_reg[7] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.091 ; 5.731 ;
- ; 2.532 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_shift_reg[6] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.091 ; 5.731 ;
- ; 2.532 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_shift_reg[5] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.091 ; 5.731 ;
- ; 2.532 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_shift_reg[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.091 ; 5.731 ;
- ; 2.532 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_shift_reg[3] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.091 ; 5.731 ;
- ; 2.532 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_shift_reg[2] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.091 ; 5.731 ;
- ; 2.532 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_shift_reg[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.091 ; 5.731 ;
- ; 2.532 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_shift_reg[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.091 ; 5.731 ;
- ; 2.536 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|framing_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.090 ; 5.728 ;
- ; 2.543 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[10] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.089 ; 5.722 ;
- ; 2.578 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[4] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_idle_ie[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.121 ; 5.655 ;
- ; 2.578 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[4] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|overrun_error_ie[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.121 ; 5.655 ;
- ; 2.580 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[4] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|tx_dma_en[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.117 ; 5.657 ;
- ; 2.580 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[4] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|rx_dma_en[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.117 ; 5.657 ;
- ; 2.582 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|tx_dma_en[1] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.397 ; 6.169 ;
- ; 2.600 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|baud_gen:u_baud|baud16 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_state.UART_PARITY ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.089 ; 5.665 ;
- ; 2.600 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|baud_gen:u_baud|baud16 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_state.UART_STOP ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.089 ; 5.665 ;
- ; 2.604 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[5] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.089 ; 5.661 ;
- ; 2.607 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[7] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_idle_ie[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.120 ; 5.627 ;
- ; 2.607 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[7] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|overrun_error_ie[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.120 ; 5.627 ;
- ; 2.607 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|framing_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.090 ; 5.657 ;
- ; 2.609 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[2] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|tx_dma_en[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.116 ; 5.629 ;
- ; 2.609 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[2] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|rx_dma_en[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.116 ; 5.629 ;
- ; 2.613 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_baud_cnt[3] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_state.UART_STOP ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.126 ; 5.615 ;
- ; 2.616 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_baud_cnt[3] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_state.UART_PARITY ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.126 ; 5.612 ;
- ; 2.618 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_baud_cnt[0] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_state.UART_DATA ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.116 ; 5.620 ;
- ; 2.630 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_baud_cnt[3] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_state.UART_DATA ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.116 ; 5.608 ;
- ; 2.634 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[8] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.089 ; 5.631 ;
- ; 2.637 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[5] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.399 ; 6.116 ;
- ; 2.637 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[9] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.089 ; 5.628 ;
- ; 2.642 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[8] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[2] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.404 ; 6.116 ;
- ; 2.644 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|parity_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.393 ; 6.103 ;
- ; 2.652 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[3] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_idle_ie[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.121 ; 5.581 ;
- ; 2.652 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[3] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|overrun_error_ie[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.121 ; 5.581 ;
- ; 2.652 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|framing_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.090 ; 5.612 ;
- ; 2.656 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[8] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[8] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.097 ; 5.601 ;
- ; 2.660 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[2] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|ibrd[14] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.354 ; 6.048 ;
- ; 2.661 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|psel ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|break_error_ie[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.121 ; 5.572 ;
- ; 2.662 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[2] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|parity_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.098 ; 5.594 ;
- ; 2.667 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|framing_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.619 ; 5.068 ;
- ; 2.678 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|baud_gen:u_baud|baud16 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|framing_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.089 ; 5.587 ;
- ; 2.684 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|baud_gen:u_baud|baud16 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_state.UART_STOP ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.077 ; 5.593 ;
- ; 2.691 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|baud_gen:u_baud|baud16 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_state.UART_PARITY ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.077 ; 5.586 ;
- ; 2.696 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[2] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[3]|tx_complete ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.098 ; 5.560 ;
- ; 2.699 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[9] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[3] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.089 ; 5.566 ;
- ; 2.699 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|baud_gen:u_baud|baud16 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|overrun_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.089 ; 5.566 ;
- ; 2.704 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[5]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[5]|tx_shift_reg[7] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.106 ; 5.544 ;
- +-------+------------------------------------------------------------------------------------+------------------------------------------------------------------------------------+-------------------------------------+-------------------------------------+--------------+------------+------------+
- +--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
- ; Slow 1200mV 85C Model Setup: 'PIN_HSI' ;
- +--------+------------------------------------------------------+------------------------------------------------------+--------------+-------------+--------------+------------+------------+
- ; Slack ; From Node ; To Node ; Launch Clock ; Latch Clock ; Relationship ; Clock Skew ; Data Delay ;
- +--------+------------------------------------------------------+------------------------------------------------------+--------------+-------------+--------------+------------+------------+
- ; 97.289 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.644 ;
- ; 97.289 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.644 ;
- ; 97.289 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.644 ;
- ; 97.289 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.644 ;
- ; 97.289 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.644 ;
- ; 97.289 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.644 ;
- ; 97.289 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.644 ;
- ; 97.289 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.644 ;
- ; 97.379 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.554 ;
- ; 97.379 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.554 ;
- ; 97.379 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.554 ;
- ; 97.379 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.554 ;
- ; 97.379 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.554 ;
- ; 97.379 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.554 ;
- ; 97.379 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.554 ;
- ; 97.379 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.554 ;
- ; 97.439 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[6] ; PIN_HSI ; PIN_HSI ; 100.000 ; 0.344 ; 2.926 ;
- ; 97.439 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[2] ; PIN_HSI ; PIN_HSI ; 100.000 ; 0.344 ; 2.926 ;
- ; 97.439 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[9] ; PIN_HSI ; PIN_HSI ; 100.000 ; 0.344 ; 2.926 ;
- ; 97.439 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[8] ; PIN_HSI ; PIN_HSI ; 100.000 ; 0.344 ; 2.926 ;
- ; 97.439 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[5] ; PIN_HSI ; PIN_HSI ; 100.000 ; 0.344 ; 2.926 ;
- ; 97.439 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[10] ; PIN_HSI ; PIN_HSI ; 100.000 ; 0.344 ; 2.926 ;
- ; 97.439 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[4] ; PIN_HSI ; PIN_HSI ; 100.000 ; 0.344 ; 2.926 ;
- ; 97.439 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[3] ; PIN_HSI ; PIN_HSI ; 100.000 ; 0.344 ; 2.926 ;
- ; 97.467 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.466 ;
- ; 97.467 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.466 ;
- ; 97.467 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.466 ;
- ; 97.467 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.466 ;
- ; 97.467 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.466 ;
- ; 97.467 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.466 ;
- ; 97.467 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.466 ;
- ; 97.467 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.466 ;
- ; 97.475 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.458 ;
- ; 97.475 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.458 ;
- ; 97.475 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.458 ;
- ; 97.475 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.458 ;
- ; 97.475 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.458 ;
- ; 97.475 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.458 ;
- ; 97.475 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.458 ;
- ; 97.475 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.458 ;
- ; 97.478 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.455 ;
- ; 97.478 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.455 ;
- ; 97.478 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.455 ;
- ; 97.478 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.455 ;
- ; 97.478 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.455 ;
- ; 97.478 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.455 ;
- ; 97.478 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.455 ;
- ; 97.478 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.455 ;
- ; 97.528 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.405 ;
- ; 97.528 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.405 ;
- ; 97.528 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.405 ;
- ; 97.528 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.405 ;
- ; 97.528 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.405 ;
- ; 97.528 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.405 ;
- ; 97.528 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.405 ;
- ; 97.528 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.405 ;
- ; 97.660 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.273 ;
- ; 97.660 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.273 ;
- ; 97.660 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.273 ;
- ; 97.660 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.273 ;
- ; 97.660 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.273 ;
- ; 97.660 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.273 ;
- ; 97.660 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.273 ;
- ; 97.660 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.273 ;
- ; 97.810 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.123 ;
- ; 97.810 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.123 ;
- ; 97.810 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.123 ;
- ; 97.810 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.123 ;
- ; 97.810 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.123 ;
- ; 97.810 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.123 ;
- ; 97.810 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.123 ;
- ; 97.810 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.123 ;
- ; 97.857 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.076 ;
- ; 97.883 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.050 ;
- ; 97.891 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.042 ;
- ; 97.917 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.016 ;
- ; 97.947 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 1.986 ;
- ; 98.077 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hwrite ; PIN_HSI ; PIN_HSI ; 100.000 ; 0.381 ; 2.325 ;
- ; 98.077 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[7] ; PIN_HSI ; PIN_HSI ; 100.000 ; 0.381 ; 2.325 ;
- ; 98.077 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[12] ; PIN_HSI ; PIN_HSI ; 100.000 ; 0.381 ; 2.325 ;
- ; 98.096 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 1.837 ;
- ; 98.226 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 1.707 ;
- ; 98.228 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 1.705 ;
- ; 98.658 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 1.275 ;
- ; 99.037 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 0.896 ;
- ; 99.075 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 0.858 ;
- ; 99.075 ; multi_uart_ip:macro_inst|sim_clk_reg ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 0.858 ;
- ; 99.111 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 0.822 ;
- +--------+------------------------------------------------------+------------------------------------------------------+--------------+-------------+--------------+------------+------------+
- +----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
- ; Slow 1200mV 85C Model Hold: 'pll_inst|auto_generated|pll1|clk[3]' ;
- +-------+--------------------------------------------------------------------------------------------+--------------------------------------------------------------------------------------------+-------------------------------------+-------------------------------------+--------------+------------+------------+
- ; Slack ; From Node ; To Node ; Launch Clock ; Latch Clock ; Relationship ; Clock Skew ; Data Delay ;
- +-------+--------------------------------------------------------------------------------------------+--------------------------------------------------------------------------------------------+-------------------------------------+-------------------------------------+--------------+------------+------------+
- ; 0.426 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|break_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|break_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.108 ; 0.746 ;
- ; 0.426 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|break_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|break_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.108 ; 0.746 ;
- ; 0.426 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|break_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|break_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.108 ; 0.746 ;
- ; 0.426 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|rx_idle ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|rx_idle ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.108 ; 0.746 ;
- ; 0.426 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|framing_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|framing_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.108 ; 0.746 ;
- ; 0.426 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|framing_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|framing_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.108 ; 0.746 ;
- ; 0.426 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|framing_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|framing_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.108 ; 0.746 ;
- ; 0.427 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_state.UART_START ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_state.UART_START ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.107 ; 0.746 ;
- ; 0.427 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|rx_parity ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|rx_parity ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.107 ; 0.746 ;
- ; 0.427 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_state.UART_STOP ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_state.UART_STOP ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.107 ; 0.746 ;
- ; 0.428 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_state.UART_START ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_state.UART_START ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.106 ; 0.746 ;
- ; 0.428 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_state.UART_PARITY ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_state.UART_PARITY ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.106 ; 0.746 ;
- ; 0.429 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_data_cnt[1] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_data_cnt[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.105 ; 0.746 ;
- ; 0.429 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_data_cnt[2] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_data_cnt[2] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.105 ; 0.746 ;
- ; 0.429 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|rx_parity ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|rx_parity ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.105 ; 0.746 ;
- ; 0.429 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|break_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|break_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.105 ; 0.746 ;
- ; 0.429 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|rx_idle_en ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|rx_idle_en ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.105 ; 0.746 ;
- ; 0.429 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|rx_idle_en ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|rx_idle_en ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.105 ; 0.746 ;
- ; 0.429 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|framing_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|framing_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.105 ; 0.746 ;
- ; 0.441 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_data_cnt[0] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_data_cnt[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.105 ; 0.758 ;
- ; 0.446 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_state.UART_START ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_state.UART_START ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.088 ; 0.746 ;
- ; 0.446 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_state.UART_IDLE ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_state.UART_IDLE ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.088 ; 0.746 ;
- ; 0.446 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|sync_fifo:tx_fifo|counter[0] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|sync_fifo:tx_fifo|counter[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.088 ; 0.746 ;
- ; 0.446 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|tx_state.UART_IDLE ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|tx_state.UART_IDLE ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.088 ; 0.746 ;
- ; 0.446 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|rx_state.UART_IDLE ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|rx_state.UART_IDLE ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.088 ; 0.746 ;
- ; 0.446 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_state.UART_IDLE ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_state.UART_IDLE ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.088 ; 0.746 ;
- ; 0.446 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|parity_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|parity_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.088 ; 0.746 ;
- ; 0.446 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|tx_state.UART_DATA ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|tx_state.UART_DATA ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.088 ; 0.746 ;
- ; 0.446 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|tx_state.UART_START ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|tx_state.UART_START ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.088 ; 0.746 ;
- ; 0.446 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|tx_data_cnt[1] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|tx_data_cnt[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.088 ; 0.746 ;
- ; 0.446 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|tx_data_cnt[2] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|tx_data_cnt[2] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.088 ; 0.746 ;
- ; 0.446 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|sync_fifo:tx_fifo|counter[0] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|sync_fifo:tx_fifo|counter[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.088 ; 0.746 ;
- ; 0.446 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|tx_state.UART_IDLE ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|tx_state.UART_IDLE ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.088 ; 0.746 ;
- ; 0.446 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|rx_data_cnt[3] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|rx_data_cnt[3] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.088 ; 0.746 ;
- ; 0.446 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|rx_parity ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|rx_parity ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.088 ; 0.746 ;
- ; 0.446 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|parity_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|parity_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.088 ; 0.746 ;
- ; 0.446 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_state.UART_DATA ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_state.UART_DATA ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.088 ; 0.746 ;
- ; 0.446 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_data_cnt[1] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_data_cnt[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.088 ; 0.746 ;
- ; 0.446 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_data_cnt[2] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_data_cnt[2] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.088 ; 0.746 ;
- ; 0.446 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_state.UART_START ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_state.UART_START ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.088 ; 0.746 ;
- ; 0.446 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|sync_fifo:rx_fifo|counter[0] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|sync_fifo:rx_fifo|counter[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.088 ; 0.746 ;
- ; 0.446 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|sync_fifo:rx_fifo|counter[0] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|sync_fifo:rx_fifo|counter[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.088 ; 0.746 ;
- ; 0.446 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[5]|tx_state.UART_DATA ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[5]|tx_state.UART_DATA ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.088 ; 0.746 ;
- ; 0.446 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[5]|tx_data_cnt[1] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[5]|tx_data_cnt[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.088 ; 0.746 ;
- ; 0.446 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[5]|tx_data_cnt[2] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[5]|tx_data_cnt[2] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.088 ; 0.746 ;
- ; 0.446 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[5]|tx_state.UART_IDLE ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[5]|tx_state.UART_IDLE ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.088 ; 0.746 ;
- ; 0.446 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|rx_state.UART_IDLE ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|rx_state.UART_IDLE ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.088 ; 0.746 ;
- ; 0.446 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|break_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|break_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.088 ; 0.746 ;
- ; 0.446 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|break_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|break_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.088 ; 0.746 ;
- ; 0.446 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[1]|tx_complete ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[1]|tx_complete ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.088 ; 0.746 ;
- ; 0.446 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_idle_en ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_idle_en ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.088 ; 0.746 ;
- ; 0.446 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|rx_idle_en ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|rx_idle_en ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.088 ; 0.746 ;
- ; 0.446 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|rx_idle ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|rx_idle ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.088 ; 0.746 ;
- ; 0.446 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|overrun_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|overrun_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.088 ; 0.746 ;
- ; 0.446 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|overrun_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|overrun_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.088 ; 0.746 ;
- ; 0.446 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|tx_parity ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|tx_parity ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.088 ; 0.746 ;
- ; 0.446 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[2]|tx_parity ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[2]|tx_parity ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.088 ; 0.746 ;
- ; 0.446 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_parity ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_parity ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.088 ; 0.746 ;
- ; 0.446 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[5]|tx_parity ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[5]|tx_parity ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.088 ; 0.746 ;
- ; 0.447 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_state.UART_IDLE ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_state.UART_IDLE ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.087 ; 0.746 ;
- ; 0.447 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_state.UART_DATA ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_state.UART_DATA ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.087 ; 0.746 ;
- ; 0.447 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_data_cnt[3] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_data_cnt[3] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.087 ; 0.746 ;
- ; 0.447 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_state.UART_START ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_state.UART_START ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.087 ; 0.746 ;
- ; 0.447 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_parity ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_parity ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.087 ; 0.746 ;
- ; 0.447 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_data_cnt[3] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_data_cnt[3] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.087 ; 0.746 ;
- ; 0.447 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_state.UART_START ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_state.UART_START ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.087 ; 0.746 ;
- ; 0.447 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[1]|tx_state.UART_DATA ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[1]|tx_state.UART_DATA ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.087 ; 0.746 ;
- ; 0.447 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[1]|tx_data_cnt[1] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[1]|tx_data_cnt[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.087 ; 0.746 ;
- ; 0.447 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[1]|tx_data_cnt[2] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[1]|tx_data_cnt[2] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.087 ; 0.746 ;
- ; 0.447 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_state.UART_PARITY ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_state.UART_PARITY ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.087 ; 0.746 ;
- ; 0.447 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_parity ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_parity ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.087 ; 0.746 ;
- ; 0.447 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|rx_parity ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|rx_parity ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.087 ; 0.746 ;
- ; 0.447 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_state.UART_START ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_state.UART_START ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.087 ; 0.746 ;
- ; 0.447 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_state.UART_STOP ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_state.UART_STOP ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.087 ; 0.746 ;
- ; 0.447 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_state.UART_IDLE ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_state.UART_IDLE ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.087 ; 0.746 ;
- ; 0.447 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_state.UART_PARITY ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_state.UART_PARITY ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.087 ; 0.746 ;
- ; 0.447 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_parity ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_parity ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.087 ; 0.746 ;
- ; 0.447 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|rx_state.UART_START ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|rx_state.UART_START ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.087 ; 0.746 ;
- ; 0.447 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|rx_data_cnt[3] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|rx_data_cnt[3] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.087 ; 0.746 ;
- ; 0.447 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_state.UART_IDLE ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_state.UART_IDLE ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.087 ; 0.746 ;
- ; 0.447 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_state.UART_STOP ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_state.UART_STOP ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.087 ; 0.746 ;
- ; 0.447 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|break_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|break_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.087 ; 0.746 ;
- ; 0.447 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[1]|tx_parity ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[1]|tx_parity ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.087 ; 0.746 ;
- ; 0.447 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|apbState.apbAccess ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|apbState.apbAccess ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.087 ; 0.746 ;
- ; 0.447 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|psel ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|psel ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.087 ; 0.746 ;
- ; 0.447 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|tx_state.UART_DATA ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|tx_state.UART_DATA ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.087 ; 0.746 ;
- ; 0.447 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|tx_state.UART_START ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|tx_state.UART_START ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.087 ; 0.746 ;
- ; 0.447 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|tx_data_cnt[1] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|tx_data_cnt[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.087 ; 0.746 ;
- ; 0.447 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|tx_data_cnt[2] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|tx_data_cnt[2] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.087 ; 0.746 ;
- ; 0.447 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|sync_fifo:tx_fifo|counter[0] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|sync_fifo:tx_fifo|counter[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.087 ; 0.746 ;
- ; 0.447 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|tx_state.UART_IDLE ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|tx_state.UART_IDLE ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.087 ; 0.746 ;
- ; 0.447 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_data_cnt[3] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_data_cnt[3] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.087 ; 0.746 ;
- ; 0.447 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_parity ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_parity ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.087 ; 0.746 ;
- ; 0.447 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|parity_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|parity_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.087 ; 0.746 ;
- ; 0.447 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|sync_fifo:tx_fifo|counter[0] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|sync_fifo:tx_fifo|counter[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.087 ; 0.746 ;
- ; 0.447 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_state.UART_IDLE ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_state.UART_IDLE ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.087 ; 0.746 ;
- ; 0.447 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_data_cnt[3] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_data_cnt[3] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.087 ; 0.746 ;
- ; 0.447 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_state.UART_PARITY ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_state.UART_PARITY ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.087 ; 0.746 ;
- ; 0.447 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_state.UART_STOP ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_state.UART_STOP ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.087 ; 0.746 ;
- ; 0.447 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_parity ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_parity ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.087 ; 0.746 ;
- +-------+--------------------------------------------------------------------------------------------+--------------------------------------------------------------------------------------------+-------------------------------------+-------------------------------------+--------------+------------+------------+
- +-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
- ; Slow 1200mV 85C Model Hold: 'PIN_HSI' ;
- +-------+------------------------------------------------------+------------------------------------------------------+--------------+-------------+--------------+------------+------------+
- ; Slack ; From Node ; To Node ; Launch Clock ; Latch Clock ; Relationship ; Clock Skew ; Data Delay ;
- +-------+------------------------------------------------------+------------------------------------------------------+--------------+-------------+--------------+------------+------------+
- ; 0.446 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 0.746 ;
- ; 0.446 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 0.746 ;
- ; 0.446 ; multi_uart_ip:macro_inst|sim_clk_reg ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 0.746 ;
- ; 0.479 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 0.779 ;
- ; 0.738 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.038 ;
- ; 0.740 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.040 ;
- ; 0.740 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.040 ;
- ; 0.740 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.040 ;
- ; 0.742 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.042 ;
- ; 0.742 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.042 ;
- ; 0.757 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.057 ;
- ; 0.760 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.060 ;
- ; 0.764 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.064 ;
- ; 1.093 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.393 ;
- ; 1.094 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.394 ;
- ; 1.101 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.401 ;
- ; 1.102 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.402 ;
- ; 1.103 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.403 ;
- ; 1.103 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.403 ;
- ; 1.110 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.410 ;
- ; 1.111 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.411 ;
- ; 1.111 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.411 ;
- ; 1.112 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.412 ;
- ; 1.159 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.459 ;
- ; 1.175 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.475 ;
- ; 1.224 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.524 ;
- ; 1.225 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.525 ;
- ; 1.233 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.533 ;
- ; 1.234 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.534 ;
- ; 1.241 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.541 ;
- ; 1.242 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.542 ;
- ; 1.242 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.542 ;
- ; 1.243 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.543 ;
- ; 1.250 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.550 ;
- ; 1.251 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.551 ;
- ; 1.318 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.618 ;
- ; 1.364 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.664 ;
- ; 1.365 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.665 ;
- ; 1.373 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.673 ;
- ; 1.381 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.681 ;
- ; 1.382 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.682 ;
- ; 1.391 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.691 ;
- ; 1.448 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.748 ;
- ; 1.455 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.755 ;
- ; 1.504 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.804 ;
- ; 1.510 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.810 ;
- ; 1.517 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.817 ;
- ; 1.517 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.817 ;
- ; 1.522 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.822 ;
- ; 1.583 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hwrite ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.577 ; 2.372 ;
- ; 1.583 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[7] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.577 ; 2.372 ;
- ; 1.583 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[12] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.577 ; 2.372 ;
- ; 1.706 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 2.006 ;
- ; 1.706 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 2.006 ;
- ; 1.706 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 2.006 ;
- ; 1.706 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 2.006 ;
- ; 1.834 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 2.134 ;
- ; 2.045 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 2.345 ;
- ; 2.045 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 2.345 ;
- ; 2.045 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 2.345 ;
- ; 2.045 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 2.345 ;
- ; 2.045 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 2.345 ;
- ; 2.064 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 2.364 ;
- ; 2.064 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 2.364 ;
- ; 2.064 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 2.364 ;
- ; 2.064 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 2.364 ;
- ; 2.064 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 2.364 ;
- ; 2.064 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 2.364 ;
- ; 2.064 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 2.364 ;
- ; 2.064 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 2.364 ;
- ; 2.064 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 2.364 ;
- ; 2.064 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 2.364 ;
- ; 2.064 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 2.364 ;
- ; 2.064 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 2.364 ;
- ; 2.064 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 2.364 ;
- ; 2.107 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 2.407 ;
- ; 2.107 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 2.407 ;
- ; 2.114 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 2.414 ;
- ; 2.114 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 2.414 ;
- ; 2.114 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 2.414 ;
- ; 2.128 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[6] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.538 ; 2.878 ;
- ; 2.128 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[2] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.538 ; 2.878 ;
- ; 2.128 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[9] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.538 ; 2.878 ;
- ; 2.128 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[8] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.538 ; 2.878 ;
- ; 2.128 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[5] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.538 ; 2.878 ;
- ; 2.128 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[10] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.538 ; 2.878 ;
- ; 2.128 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[4] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.538 ; 2.878 ;
- ; 2.128 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[3] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.538 ; 2.878 ;
- +-------+------------------------------------------------------+------------------------------------------------------+--------------+-------------+--------------+------------+------------+
- +-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
- ; Slow 1200mV 85C Model Hold: 'pll_inst|auto_generated|pll1|clk[0]' ;
- +-------+-------------------------------------------------------+------------------------------------------------------+-------------------------------------+-------------------------------------+--------------+------------+------------+
- ; Slack ; From Node ; To Node ; Launch Clock ; Latch Clock ; Relationship ; Clock Skew ; Data Delay ;
- +-------+-------------------------------------------------------+------------------------------------------------------+-------------------------------------+-------------------------------------+--------------+------------+------------+
- ; 0.446 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 0.746 ;
- ; 0.446 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 0.746 ;
- ; 0.446 ; multi_uart_ip:macro_inst|sim_clk_reg ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 0.746 ;
- ; 0.479 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 0.779 ;
- ; 0.581 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[6] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[6] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; -0.001 ; 0.663 ; 1.455 ;
- ; 0.738 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.038 ;
- ; 0.740 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.040 ;
- ; 0.740 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.040 ;
- ; 0.740 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.040 ;
- ; 0.742 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.042 ;
- ; 0.742 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.042 ;
- ; 0.757 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.057 ;
- ; 0.760 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.060 ;
- ; 0.764 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.064 ;
- ; 0.894 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[8] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[8] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; -0.001 ; 0.664 ; 1.769 ;
- ; 0.961 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[3] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[3] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; -0.001 ; 0.664 ; 1.836 ;
- ; 1.093 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.393 ;
- ; 1.094 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.394 ;
- ; 1.101 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.401 ;
- ; 1.102 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.402 ;
- ; 1.103 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.403 ;
- ; 1.103 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.403 ;
- ; 1.110 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.410 ;
- ; 1.111 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.411 ;
- ; 1.111 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.411 ;
- ; 1.112 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.412 ;
- ; 1.159 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.459 ;
- ; 1.174 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[2] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[2] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; -0.001 ; 0.663 ; 2.048 ;
- ; 1.175 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.475 ;
- ; 1.224 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.524 ;
- ; 1.225 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.525 ;
- ; 1.233 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.533 ;
- ; 1.234 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.534 ;
- ; 1.241 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.541 ;
- ; 1.242 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.542 ;
- ; 1.242 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.542 ;
- ; 1.243 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.543 ;
- ; 1.250 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.550 ;
- ; 1.251 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.551 ;
- ; 1.309 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[4] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; -0.001 ; 0.664 ; 2.184 ;
- ; 1.318 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.618 ;
- ; 1.344 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[9] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[9] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; -0.001 ; 0.664 ; 2.219 ;
- ; 1.364 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.664 ;
- ; 1.365 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.665 ;
- ; 1.373 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.673 ;
- ; 1.381 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.681 ;
- ; 1.382 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.682 ;
- ; 1.391 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.691 ;
- ; 1.448 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.748 ;
- ; 1.455 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.755 ;
- ; 1.504 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.804 ;
- ; 1.510 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.810 ;
- ; 1.517 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.817 ;
- ; 1.517 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.817 ;
- ; 1.522 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.822 ;
- ; 1.522 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[5] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[5] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; -0.001 ; 0.663 ; 2.396 ;
- ; 1.583 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hwrite ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.577 ; 2.372 ;
- ; 1.583 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.577 ; 2.372 ;
- ; 1.583 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[12] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.577 ; 2.372 ;
- ; 1.706 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 2.006 ;
- ; 1.706 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 2.006 ;
- ; 1.706 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 2.006 ;
- ; 1.706 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 2.006 ;
- ; 1.800 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[10] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[10] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; -0.001 ; 0.664 ; 2.675 ;
- ; 1.834 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 2.134 ;
- ; 1.924 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[7] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[7] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; -0.001 ; 0.702 ; 2.837 ;
- ; 2.045 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 2.345 ;
- ; 2.045 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 2.345 ;
- ; 2.045 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 2.345 ;
- ; 2.045 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 2.345 ;
- ; 2.045 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 2.345 ;
- ; 2.053 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|pvalid ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; -0.001 ; 0.210 ; 2.474 ;
- ; 2.064 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 2.364 ;
- ; 2.064 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 2.364 ;
- ; 2.064 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 2.364 ;
- ; 2.064 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 2.364 ;
- ; 2.064 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 2.364 ;
- ; 2.064 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 2.364 ;
- ; 2.064 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 2.364 ;
- ; 2.064 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 2.364 ;
- ; 2.064 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 2.364 ;
- ; 2.064 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 2.364 ;
- ; 2.064 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 2.364 ;
- ; 2.064 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 2.364 ;
- ; 2.064 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 2.364 ;
- ; 2.090 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|pdone ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; -0.001 ; 0.211 ; 2.512 ;
- ; 2.107 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 2.407 ;
- ; 2.107 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 2.407 ;
- ; 2.114 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 2.414 ;
- ; 2.114 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 2.414 ;
- ; 2.114 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 2.414 ;
- ; 2.128 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.538 ; 2.878 ;
- ; 2.128 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.538 ; 2.878 ;
- ; 2.128 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[9] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.538 ; 2.878 ;
- ; 2.128 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[8] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.538 ; 2.878 ;
- ; 2.128 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.538 ; 2.878 ;
- ; 2.128 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[10] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.538 ; 2.878 ;
- ; 2.128 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.538 ; 2.878 ;
- ; 2.128 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.538 ; 2.878 ;
- ; 2.146 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[12] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[12] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; -0.001 ; 0.703 ; 3.060 ;
- +-------+-------------------------------------------------------+------------------------------------------------------+-------------------------------------+-------------------------------------+--------------+------------+------------+
- +--------------------------------------------------------------------------------------------------------------------------------------------------------------------+
- ; Slow 1200mV 85C Model Minimum Pulse Width: 'pll_inst|auto_generated|pll1|clk[0]' ;
- +-------+--------------+----------------+------------------+-------------------------------------+------------+------------------------------------------------------+
- ; Slack ; Actual Width ; Required Width ; Type ; Clock ; Clock Edge ; Target ;
- +-------+--------------+----------------+------------------+-------------------------------------+------------+------------------------------------------------------+
- ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[10] ;
- ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[12] ;
- ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[2] ;
- ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[3] ;
- ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[4] ;
- ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[5] ;
- ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[6] ;
- ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[7] ;
- ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[8] ;
- ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[9] ;
- ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ;
- ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ;
- ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hwrite ;
- ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ;
- ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ;
- ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ;
- ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ;
- ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ;
- ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ;
- ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ;
- ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ;
- ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_reg ;
- ; 1.740 ; 1.960 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[12] ;
- ; 1.740 ; 1.960 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[7] ;
- ; 1.740 ; 1.960 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hwrite ;
- ; 1.741 ; 1.961 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[10] ;
- ; 1.741 ; 1.961 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[2] ;
- ; 1.741 ; 1.961 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[3] ;
- ; 1.741 ; 1.961 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[4] ;
- ; 1.741 ; 1.961 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[5] ;
- ; 1.741 ; 1.961 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[6] ;
- ; 1.741 ; 1.961 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[8] ;
- ; 1.741 ; 1.961 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[9] ;
- ; 1.765 ; 1.985 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ;
- ; 1.765 ; 1.985 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ;
- ; 1.765 ; 1.985 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ;
- ; 1.765 ; 1.985 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ;
- ; 1.765 ; 1.985 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ;
- ; 1.765 ; 1.985 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ;
- ; 1.765 ; 1.985 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ;
- ; 1.765 ; 1.985 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ;
- ; 1.765 ; 1.985 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ;
- ; 1.765 ; 1.985 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ;
- ; 1.765 ; 1.985 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_reg ;
- ; 1.990 ; 2.178 ; 0.188 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ;
- ; 1.990 ; 2.178 ; 0.188 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ;
- ; 1.990 ; 2.178 ; 0.188 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ;
- ; 1.990 ; 2.178 ; 0.188 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ;
- ; 1.990 ; 2.178 ; 0.188 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ;
- ; 1.990 ; 2.178 ; 0.188 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ;
- ; 1.990 ; 2.178 ; 0.188 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ;
- ; 1.990 ; 2.178 ; 0.188 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ;
- ; 1.990 ; 2.178 ; 0.188 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ;
- ; 1.990 ; 2.178 ; 0.188 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ;
- ; 1.990 ; 2.178 ; 0.188 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_reg ;
- ; 2.009 ; 2.009 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|haddr[12]|clk ;
- ; 2.009 ; 2.009 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|haddr[7]|clk ;
- ; 2.009 ; 2.009 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|hwrite|clk ;
- ; 2.010 ; 2.010 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|haddr[10]|clk ;
- ; 2.010 ; 2.010 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|haddr[2]|clk ;
- ; 2.010 ; 2.010 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|haddr[3]|clk ;
- ; 2.010 ; 2.010 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|haddr[4]|clk ;
- ; 2.010 ; 2.010 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|haddr[5]|clk ;
- ; 2.010 ; 2.010 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|haddr[6]|clk ;
- ; 2.010 ; 2.010 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|haddr[8]|clk ;
- ; 2.010 ; 2.010 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|haddr[9]|clk ;
- ; 2.013 ; 2.201 ; 0.188 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[10] ;
- ; 2.013 ; 2.201 ; 0.188 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[12] ;
- ; 2.013 ; 2.201 ; 0.188 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[2] ;
- ; 2.013 ; 2.201 ; 0.188 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[3] ;
- ; 2.013 ; 2.201 ; 0.188 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[4] ;
- ; 2.013 ; 2.201 ; 0.188 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[5] ;
- ; 2.013 ; 2.201 ; 0.188 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[6] ;
- ; 2.013 ; 2.201 ; 0.188 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[7] ;
- ; 2.013 ; 2.201 ; 0.188 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[8] ;
- ; 2.013 ; 2.201 ; 0.188 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[9] ;
- ; 2.013 ; 2.201 ; 0.188 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hwrite ;
- ; 2.034 ; 2.034 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[0]|clk ;
- ; 2.034 ; 2.034 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[1]|clk ;
- ; 2.034 ; 2.034 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[2]|clk ;
- ; 2.034 ; 2.034 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[3]|clk ;
- ; 2.034 ; 2.034 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[4]|clk ;
- ; 2.034 ; 2.034 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[5]|clk ;
- ; 2.034 ; 2.034 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[6]|clk ;
- ; 2.034 ; 2.034 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[7]|clk ;
- ; 2.034 ; 2.034 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_reg|clk ;
- ; 2.034 ; 2.034 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|hdone|clk ;
- ; 2.034 ; 2.034 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|hreadyout|clk ;
- ; 2.047 ; 2.047 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; gclksw_inst|gclk_switch|inclk[2] ;
- ; 2.047 ; 2.047 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; gclksw_inst|gclk_switch|outclk ;
- ; 2.117 ; 2.117 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; gclksw_inst|gclk_switch|inclk[2] ;
- ; 2.117 ; 2.117 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; gclksw_inst|gclk_switch|outclk ;
- ; 2.130 ; 2.130 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[0]|clk ;
- ; 2.130 ; 2.130 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[1]|clk ;
- ; 2.130 ; 2.130 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[2]|clk ;
- ; 2.130 ; 2.130 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[3]|clk ;
- ; 2.130 ; 2.130 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[4]|clk ;
- ; 2.130 ; 2.130 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[5]|clk ;
- ; 2.130 ; 2.130 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[6]|clk ;
- ; 2.130 ; 2.130 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[7]|clk ;
- +-------+--------------+----------------+------------------+-------------------------------------+------------+------------------------------------------------------+
- +----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
- ; Slow 1200mV 85C Model Minimum Pulse Width: 'pll_inst|auto_generated|pll1|clk[3]' ;
- +-------+--------------+----------------+------------------+-------------------------------------+------------+--------------------------------------------------------------------------------------------+
- ; Slack ; Actual Width ; Required Width ; Type ; Clock ; Clock Edge ; Target ;
- +-------+--------------+----------------+------------------+-------------------------------------+------------+--------------------------------------------------------------------------------------------+
- ; 3.817 ; 4.037 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_shift_reg[1] ;
- ; 3.817 ; 4.037 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_shift_reg[2] ;
- ; 3.817 ; 4.037 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_shift_reg[3] ;
- ; 3.817 ; 4.037 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_shift_reg[4] ;
- ; 3.817 ; 4.037 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_shift_reg[5] ;
- ; 3.817 ; 4.037 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_shift_reg[6] ;
- ; 3.817 ; 4.037 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_shift_reg[7] ;
- ; 3.817 ; 4.037 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|sync_fifo:tx_fifo|fifo[1][0] ;
- ; 3.817 ; 4.037 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|sync_fifo:tx_fifo|fifo[1][1] ;
- ; 3.817 ; 4.037 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|sync_fifo:tx_fifo|fifo[1][2] ;
- ; 3.817 ; 4.037 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|sync_fifo:tx_fifo|fifo[1][3] ;
- ; 3.817 ; 4.037 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|sync_fifo:tx_fifo|fifo[1][4] ;
- ; 3.817 ; 4.037 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|sync_fifo:tx_fifo|fifo[1][5] ;
- ; 3.817 ; 4.037 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|sync_fifo:tx_fifo|fifo[1][6] ;
- ; 3.817 ; 4.037 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|sync_fifo:tx_fifo|fifo[1][7] ;
- ; 3.818 ; 4.038 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|break_error_ie[0] ;
- ; 3.818 ; 4.038 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|framing_error_ie[0] ;
- ; 3.818 ; 4.038 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|ibrd[11] ;
- ; 3.818 ; 4.038 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|ibrd[15] ;
- ; 3.818 ; 4.038 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|ibrd[6] ;
- ; 3.818 ; 4.038 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|ibrd[8] ;
- ; 3.818 ; 4.038 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|overrun_error_ie[0] ;
- ; 3.818 ; 4.038 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|parity_error_ie[0] ;
- ; 3.818 ; 4.038 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_idle_ie[0] ;
- ; 3.818 ; 4.038 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_not_empty_ie[0] ;
- ; 3.818 ; 4.038 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|tx_complete_ie[0] ;
- ; 3.818 ; 4.038 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|tx_not_full_ie[0] ;
- ; 3.819 ; 4.039 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_dma_en[3] ;
- ; 3.819 ; 4.039 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|tx_dma_en[3] ;
- ; 3.819 ; 4.039 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|ibrd[10] ;
- ; 3.819 ; 4.039 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|ibrd[11] ;
- ; 3.819 ; 4.039 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|ibrd[12] ;
- ; 3.819 ; 4.039 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|ibrd[15] ;
- ; 3.819 ; 4.039 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|ibrd[4] ;
- ; 3.819 ; 4.039 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|ibrd[5] ;
- ; 3.819 ; 4.039 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|ibrd[6] ;
- ; 3.819 ; 4.039 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|ibrd[8] ;
- ; 3.819 ; 4.039 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|ibrd[9] ;
- ; 3.819 ; 4.039 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|rx_dma_en[5] ;
- ; 3.819 ; 4.039 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|tx_dma_en[5] ;
- ; 3.819 ; 4.039 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|rx_shift_reg[3] ;
- ; 3.819 ; 4.039 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|rx_shift_reg[4] ;
- ; 3.819 ; 4.039 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|rx_shift_reg[5] ;
- ; 3.819 ; 4.039 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|rx_shift_reg[6] ;
- ; 3.819 ; 4.039 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_data_cnt[0] ;
- ; 3.819 ; 4.039 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_data_cnt[1] ;
- ; 3.819 ; 4.039 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_data_cnt[2] ;
- ; 3.820 ; 4.040 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|break_error_ie[5] ;
- ; 3.820 ; 4.040 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|framing_error_ie[5] ;
- ; 3.820 ; 4.040 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|ibrd[14] ;
- ; 3.820 ; 4.040 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|overrun_error_ie[5] ;
- ; 3.820 ; 4.040 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|parity_error_ie[5] ;
- ; 3.820 ; 4.040 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_idle_ie[5] ;
- ; 3.820 ; 4.040 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|tx_complete_ie[5] ;
- ; 3.820 ; 4.040 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|rx_dma_en[3] ;
- ; 3.820 ; 4.040 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|tx_dma_en[3] ;
- ; 3.821 ; 4.041 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[2] ;
- ; 3.821 ; 4.041 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[7] ;
- ; 3.821 ; 4.041 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|sync_fifo:tx_fifo|fifo[1][0] ;
- ; 3.821 ; 4.041 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|sync_fifo:tx_fifo|fifo[1][1] ;
- ; 3.821 ; 4.041 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|sync_fifo:tx_fifo|fifo[1][2] ;
- ; 3.821 ; 4.041 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|sync_fifo:tx_fifo|fifo[1][3] ;
- ; 3.821 ; 4.041 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|sync_fifo:tx_fifo|fifo[1][4] ;
- ; 3.821 ; 4.041 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|sync_fifo:tx_fifo|fifo[1][5] ;
- ; 3.821 ; 4.041 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|sync_fifo:tx_fifo|fifo[1][6] ;
- ; 3.821 ; 4.041 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|sync_fifo:tx_fifo|fifo[1][7] ;
- ; 3.822 ; 4.042 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|tx_complete_ie[2] ;
- ; 3.823 ; 4.043 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|rx_dma_en[0] ;
- ; 3.823 ; 4.043 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|tx_complete_ie[3] ;
- ; 3.823 ; 4.043 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|tx_dma_en[0] ;
- ; 3.823 ; 4.043 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|rx_idle_en ;
- ; 3.823 ; 4.043 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|break_error ;
- ; 3.823 ; 4.043 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|framing_error ;
- ; 3.823 ; 4.043 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|rx_idle_en ;
- ; 3.823 ; 4.043 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|rx_parity ;
- ; 3.824 ; 4.044 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|rx_dma_en[1] ;
- ; 3.824 ; 4.044 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|tx_dma_en[1] ;
- ; 3.825 ; 4.045 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|break_error_ie[3] ;
- ; 3.825 ; 4.045 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|framing_error_ie[3] ;
- ; 3.825 ; 4.045 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|overrun_error_ie[3] ;
- ; 3.825 ; 4.045 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|parity_error_ie[3] ;
- ; 3.825 ; 4.045 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_idle_ie[3] ;
- ; 3.825 ; 4.045 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_not_empty_ie[3] ;
- ; 3.825 ; 4.045 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|tx_complete_ie[3] ;
- ; 3.825 ; 4.045 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|tx_not_full_ie[3] ;
- ; 3.825 ; 4.045 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|rx_reg[2] ;
- ; 3.825 ; 4.045 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|break_error ;
- ; 3.825 ; 4.045 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|framing_error ;
- ; 3.825 ; 4.045 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|break_error ;
- ; 3.825 ; 4.045 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|framing_error ;
- ; 3.825 ; 4.045 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|break_error ;
- ; 3.825 ; 4.045 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|framing_error ;
- ; 3.825 ; 4.045 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|rx_idle ;
- ; 3.826 ; 4.046 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|ibrd[0] ;
- ; 3.826 ; 4.046 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|ibrd[13] ;
- ; 3.826 ; 4.046 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|tx_shift_reg[0] ;
- ; 3.826 ; 4.046 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|tx_shift_reg[1] ;
- ; 3.826 ; 4.046 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|tx_shift_reg[2] ;
- ; 3.826 ; 4.046 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|tx_shift_reg[3] ;
- ; 3.826 ; 4.046 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|tx_shift_reg[4] ;
- +-------+--------------+----------------+------------------+-------------------------------------+------------+--------------------------------------------------------------------------------------------+
- +-----------------------------------------------------------------------------------------------------------------------------------------+
- ; Slow 1200mV 85C Model Minimum Pulse Width: 'PIN_HSI' ;
- +--------+--------------+----------------+------------------+---------+------------+------------------------------------------------------+
- ; Slack ; Actual Width ; Required Width ; Type ; Clock ; Clock Edge ; Target ;
- +--------+--------------+----------------+------------------+---------+------------+------------------------------------------------------+
- ; 49.777 ; 49.965 ; 0.188 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ;
- ; 49.777 ; 49.965 ; 0.188 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ;
- ; 49.777 ; 49.965 ; 0.188 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ;
- ; 49.777 ; 49.965 ; 0.188 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ;
- ; 49.777 ; 49.965 ; 0.188 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ;
- ; 49.777 ; 49.965 ; 0.188 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ;
- ; 49.777 ; 49.965 ; 0.188 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ;
- ; 49.777 ; 49.965 ; 0.188 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ;
- ; 49.777 ; 49.965 ; 0.188 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ;
- ; 49.777 ; 49.965 ; 0.188 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ;
- ; 49.777 ; 49.965 ; 0.188 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_reg ;
- ; 49.789 ; 50.009 ; 0.220 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[12] ;
- ; 49.789 ; 50.009 ; 0.220 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[7] ;
- ; 49.789 ; 50.009 ; 0.220 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hwrite ;
- ; 49.790 ; 50.010 ; 0.220 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[10] ;
- ; 49.790 ; 50.010 ; 0.220 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[2] ;
- ; 49.790 ; 50.010 ; 0.220 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[3] ;
- ; 49.790 ; 50.010 ; 0.220 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[4] ;
- ; 49.790 ; 50.010 ; 0.220 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[5] ;
- ; 49.790 ; 50.010 ; 0.220 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[6] ;
- ; 49.790 ; 50.010 ; 0.220 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[8] ;
- ; 49.790 ; 50.010 ; 0.220 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[9] ;
- ; 49.800 ; 49.988 ; 0.188 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[10] ;
- ; 49.800 ; 49.988 ; 0.188 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[12] ;
- ; 49.800 ; 49.988 ; 0.188 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[2] ;
- ; 49.800 ; 49.988 ; 0.188 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[3] ;
- ; 49.800 ; 49.988 ; 0.188 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[4] ;
- ; 49.800 ; 49.988 ; 0.188 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[5] ;
- ; 49.800 ; 49.988 ; 0.188 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[6] ;
- ; 49.800 ; 49.988 ; 0.188 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[7] ;
- ; 49.800 ; 49.988 ; 0.188 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[8] ;
- ; 49.800 ; 49.988 ; 0.188 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[9] ;
- ; 49.800 ; 49.988 ; 0.188 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hwrite ;
- ; 49.814 ; 50.034 ; 0.220 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ;
- ; 49.814 ; 50.034 ; 0.220 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ;
- ; 49.814 ; 50.034 ; 0.220 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ;
- ; 49.814 ; 50.034 ; 0.220 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ;
- ; 49.814 ; 50.034 ; 0.220 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ;
- ; 49.814 ; 50.034 ; 0.220 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ;
- ; 49.814 ; 50.034 ; 0.220 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ;
- ; 49.814 ; 50.034 ; 0.220 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ;
- ; 49.814 ; 50.034 ; 0.220 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ;
- ; 49.814 ; 50.034 ; 0.220 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ;
- ; 49.814 ; 50.034 ; 0.220 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_reg ;
- ; 49.891 ; 49.891 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; PIN_HSI~input|o ;
- ; 49.904 ; 49.904 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; gclksw_inst|gclk_switch|inclk[0] ;
- ; 49.904 ; 49.904 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; gclksw_inst|gclk_switch|outclk ;
- ; 49.917 ; 49.917 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[0]|clk ;
- ; 49.917 ; 49.917 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[1]|clk ;
- ; 49.917 ; 49.917 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[2]|clk ;
- ; 49.917 ; 49.917 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[3]|clk ;
- ; 49.917 ; 49.917 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[4]|clk ;
- ; 49.917 ; 49.917 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[5]|clk ;
- ; 49.917 ; 49.917 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[6]|clk ;
- ; 49.917 ; 49.917 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[7]|clk ;
- ; 49.917 ; 49.917 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_reg|clk ;
- ; 49.917 ; 49.917 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|hdone|clk ;
- ; 49.917 ; 49.917 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|hreadyout|clk ;
- ; 49.940 ; 49.940 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[10]|clk ;
- ; 49.940 ; 49.940 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[12]|clk ;
- ; 49.940 ; 49.940 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[2]|clk ;
- ; 49.940 ; 49.940 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[3]|clk ;
- ; 49.940 ; 49.940 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[4]|clk ;
- ; 49.940 ; 49.940 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[5]|clk ;
- ; 49.940 ; 49.940 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[6]|clk ;
- ; 49.940 ; 49.940 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[7]|clk ;
- ; 49.940 ; 49.940 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[8]|clk ;
- ; 49.940 ; 49.940 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[9]|clk ;
- ; 49.940 ; 49.940 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|hwrite|clk ;
- ; 50.000 ; 50.000 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; PIN_HSI~input|i ;
- ; 50.000 ; 50.000 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; PIN_HSI~input|i ;
- ; 50.058 ; 50.058 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[12]|clk ;
- ; 50.058 ; 50.058 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[7]|clk ;
- ; 50.058 ; 50.058 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|hwrite|clk ;
- ; 50.059 ; 50.059 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[10]|clk ;
- ; 50.059 ; 50.059 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[2]|clk ;
- ; 50.059 ; 50.059 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[3]|clk ;
- ; 50.059 ; 50.059 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[4]|clk ;
- ; 50.059 ; 50.059 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[5]|clk ;
- ; 50.059 ; 50.059 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[6]|clk ;
- ; 50.059 ; 50.059 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[8]|clk ;
- ; 50.059 ; 50.059 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[9]|clk ;
- ; 50.083 ; 50.083 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[0]|clk ;
- ; 50.083 ; 50.083 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[1]|clk ;
- ; 50.083 ; 50.083 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[2]|clk ;
- ; 50.083 ; 50.083 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[3]|clk ;
- ; 50.083 ; 50.083 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[4]|clk ;
- ; 50.083 ; 50.083 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[5]|clk ;
- ; 50.083 ; 50.083 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[6]|clk ;
- ; 50.083 ; 50.083 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[7]|clk ;
- ; 50.083 ; 50.083 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_reg|clk ;
- ; 50.083 ; 50.083 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|hdone|clk ;
- ; 50.083 ; 50.083 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|hreadyout|clk ;
- ; 50.096 ; 50.096 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; gclksw_inst|gclk_switch|inclk[0] ;
- ; 50.096 ; 50.096 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; gclksw_inst|gclk_switch|outclk ;
- ; 50.109 ; 50.109 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; PIN_HSI~input|o ;
- ; 96.000 ; 100.000 ; 4.000 ; Port Rate ; PIN_HSI ; Rise ; PIN_HSI ;
- ; 97.513 ; 100.000 ; 2.487 ; Min Period ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[10] ;
- ; 97.513 ; 100.000 ; 2.487 ; Min Period ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[12] ;
- ; 97.513 ; 100.000 ; 2.487 ; Min Period ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[2] ;
- +--------+--------------+----------------+------------------+---------+------------+------------------------------------------------------+
- +-----------------------------------------------------------------------------------------------------------------------------------+
- ; Slow 1200mV 85C Model Minimum Pulse Width: 'PIN_HSE' ;
- +---------+--------------+----------------+------------------+---------+------------+-----------------------------------------------+
- ; Slack ; Actual Width ; Required Width ; Type ; Clock ; Clock Edge ; Target ;
- +---------+--------------+----------------+------------------+---------+------------+-----------------------------------------------+
- ; 62.371 ; 62.371 ; 0.000 ; Low Pulse Width ; PIN_HSE ; Rise ; pll_inst|auto_generated|pll1|clk[0] ;
- ; 62.371 ; 62.371 ; 0.000 ; Low Pulse Width ; PIN_HSE ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; 62.371 ; 62.371 ; 0.000 ; Low Pulse Width ; PIN_HSE ; Rise ; pll_inst|auto_generated|pll1|observablevcoout ;
- ; 62.391 ; 62.391 ; 0.000 ; Low Pulse Width ; PIN_HSE ; Rise ; PIN_HSE~input|o ;
- ; 62.419 ; 62.419 ; 0.000 ; Low Pulse Width ; PIN_HSE ; Rise ; pll_inst|auto_generated|pll1|inclk[0] ;
- ; 62.500 ; 62.500 ; 0.000 ; High Pulse Width ; PIN_HSE ; Rise ; PIN_HSE~input|i ;
- ; 62.500 ; 62.500 ; 0.000 ; Low Pulse Width ; PIN_HSE ; Rise ; PIN_HSE~input|i ;
- ; 62.580 ; 62.580 ; 0.000 ; High Pulse Width ; PIN_HSE ; Rise ; pll_inst|auto_generated|pll1|inclk[0] ;
- ; 62.609 ; 62.609 ; 0.000 ; High Pulse Width ; PIN_HSE ; Rise ; PIN_HSE~input|o ;
- ; 62.627 ; 62.627 ; 0.000 ; High Pulse Width ; PIN_HSE ; Rise ; pll_inst|auto_generated|pll1|clk[0] ;
- ; 62.627 ; 62.627 ; 0.000 ; High Pulse Width ; PIN_HSE ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; 62.627 ; 62.627 ; 0.000 ; High Pulse Width ; PIN_HSE ; Rise ; pll_inst|auto_generated|pll1|observablevcoout ;
- ; 121.000 ; 125.000 ; 4.000 ; Port Rate ; PIN_HSE ; Rise ; PIN_HSE ;
- +---------+--------------+----------------+------------------+---------+------------+-----------------------------------------------+
- +---------------------------------------------------------------------------------------------+
- ; Setup Times ;
- +-------------+------------+-------+-------+------------+-------------------------------------+
- ; Data Port ; Clock Port ; Rise ; Fall ; Clock Edge ; Clock Reference ;
- +-------------+------------+-------+-------+------------+-------------------------------------+
- ; SIM_IO[*] ; PIN_HSE ; 6.264 ; 6.748 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[0] ; PIN_HSE ; 4.384 ; 4.709 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[1] ; PIN_HSE ; 4.539 ; 4.858 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[2] ; PIN_HSE ; 4.819 ; 5.091 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[3] ; PIN_HSE ; 5.781 ; 6.183 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[4] ; PIN_HSE ; 4.433 ; 4.764 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[5] ; PIN_HSE ; 4.459 ; 4.786 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[6] ; PIN_HSE ; 5.184 ; 5.460 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[7] ; PIN_HSE ; 4.791 ; 5.086 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[8] ; PIN_HSE ; 4.660 ; 4.970 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[9] ; PIN_HSE ; 5.222 ; 5.549 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[10] ; PIN_HSE ; 6.264 ; 6.748 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[11] ; PIN_HSE ; 4.928 ; 5.225 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- +-------------+------------+-------+-------+------------+-------------------------------------+
- +-----------------------------------------------------------------------------------------------+
- ; Hold Times ;
- +-------------+------------+--------+--------+------------+-------------------------------------+
- ; Data Port ; Clock Port ; Rise ; Fall ; Clock Edge ; Clock Reference ;
- +-------------+------------+--------+--------+------------+-------------------------------------+
- ; SIM_IO[*] ; PIN_HSE ; -3.475 ; -3.801 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[0] ; PIN_HSE ; -3.475 ; -3.801 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[1] ; PIN_HSE ; -3.624 ; -3.945 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[2] ; PIN_HSE ; -3.892 ; -4.169 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[3] ; PIN_HSE ; -4.812 ; -5.182 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[4] ; PIN_HSE ; -3.526 ; -3.858 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[5] ; PIN_HSE ; -3.547 ; -3.874 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[6] ; PIN_HSE ; -4.246 ; -4.526 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[7] ; PIN_HSE ; -3.864 ; -4.163 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[8] ; PIN_HSE ; -3.742 ; -4.054 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[9] ; PIN_HSE ; -4.280 ; -4.609 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[10] ; PIN_HSE ; -5.310 ; -5.776 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[11] ; PIN_HSE ; -3.995 ; -4.297 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- +-------------+------------+--------+--------+------------+-------------------------------------+
- +--------------------------------------------------------------------------------------------------------------------------+
- ; Clock to Output Times ;
- +------------------------------------------+------------+-------+-------+------------+-------------------------------------+
- ; Data Port ; Clock Port ; Rise ; Fall ; Clock Edge ; Clock Reference ;
- +------------------------------------------+------------+-------+-------+------------+-------------------------------------+
- ; SIM_CLK ; PIN_HSI ; 8.420 ; 8.230 ; Rise ; PIN_HSI ;
- ; alta_rv32:rv32|sys_clk~QIC_DANGLING_PORT ; PIN_HSI ; 3.028 ; 3.099 ; Rise ; PIN_HSI ;
- ; alta_rv32:rv32|sys_clk~QIC_DANGLING_PORT ; PIN_HSI ; 3.028 ; 3.099 ; Fall ; PIN_HSI ;
- ; SIM_CLK ; PIN_HSE ; 5.608 ; 5.418 ; Rise ; pll_inst|auto_generated|pll1|clk[0] ;
- ; alta_rv32:rv32|sys_clk~QIC_DANGLING_PORT ; PIN_HSE ; 0.216 ; ; Rise ; pll_inst|auto_generated|pll1|clk[0] ;
- ; alta_rv32:rv32|sys_clk~QIC_DANGLING_PORT ; PIN_HSE ; ; 0.155 ; Fall ; pll_inst|auto_generated|pll1|clk[0] ;
- ; SIM_IO[*] ; PIN_HSE ; 6.674 ; 7.288 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[0] ; PIN_HSE ; 4.266 ; 4.424 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[1] ; PIN_HSE ; 4.257 ; 4.422 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[2] ; PIN_HSE ; 4.333 ; 4.492 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[3] ; PIN_HSE ; 4.448 ; 4.584 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[4] ; PIN_HSE ; 4.570 ; 4.788 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[5] ; PIN_HSE ; 6.674 ; 7.288 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[6] ; PIN_HSE ; 5.088 ; 5.305 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[7] ; PIN_HSE ; 4.607 ; 4.792 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[8] ; PIN_HSE ; 4.767 ; 4.929 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[9] ; PIN_HSE ; 4.790 ; 4.948 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[10] ; PIN_HSE ; 4.717 ; 4.898 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[11] ; PIN_HSE ; 4.651 ; 4.845 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- +------------------------------------------+------------+-------+-------+------------+-------------------------------------+
- +----------------------------------------------------------------------------------------------------------------------------+
- ; Minimum Clock to Output Times ;
- +------------------------------------------+------------+--------+--------+------------+-------------------------------------+
- ; Data Port ; Clock Port ; Rise ; Fall ; Clock Edge ; Clock Reference ;
- +------------------------------------------+------------+--------+--------+------------+-------------------------------------+
- ; SIM_CLK ; PIN_HSI ; 8.122 ; 7.935 ; Rise ; PIN_HSI ;
- ; alta_rv32:rv32|sys_clk~QIC_DANGLING_PORT ; PIN_HSI ; 2.939 ; 3.011 ; Rise ; PIN_HSI ;
- ; alta_rv32:rv32|sys_clk~QIC_DANGLING_PORT ; PIN_HSI ; 2.939 ; 3.011 ; Fall ; PIN_HSI ;
- ; SIM_CLK ; PIN_HSE ; 4.893 ; 4.706 ; Rise ; pll_inst|auto_generated|pll1|clk[0] ;
- ; alta_rv32:rv32|sys_clk~QIC_DANGLING_PORT ; PIN_HSE ; -0.290 ; ; Rise ; pll_inst|auto_generated|pll1|clk[0] ;
- ; alta_rv32:rv32|sys_clk~QIC_DANGLING_PORT ; PIN_HSE ; ; -0.348 ; Fall ; pll_inst|auto_generated|pll1|clk[0] ;
- ; SIM_IO[*] ; PIN_HSE ; 3.591 ; 3.754 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[0] ; PIN_HSE ; 3.599 ; 3.756 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[1] ; PIN_HSE ; 3.591 ; 3.754 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[2] ; PIN_HSE ; 3.666 ; 3.823 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[3] ; PIN_HSE ; 3.773 ; 3.909 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[4] ; PIN_HSE ; 3.893 ; 4.107 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[5] ; PIN_HSE ; 5.984 ; 6.593 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[6] ; PIN_HSE ; 4.389 ; 4.602 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[7] ; PIN_HSE ; 3.925 ; 4.108 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[8] ; PIN_HSE ; 4.081 ; 4.242 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[9] ; PIN_HSE ; 4.104 ; 4.261 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[10] ; PIN_HSE ; 4.033 ; 4.212 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[11] ; PIN_HSE ; 3.969 ; 4.159 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- +------------------------------------------+------------+--------+--------+------------+-------------------------------------+
- +---------------------------------------------------------------------------------------------+
- ; Output Enable Times ;
- +-------------+------------+-------+-------+------------+-------------------------------------+
- ; Data Port ; Clock Port ; Rise ; Fall ; Clock Edge ; Clock Reference ;
- +-------------+------------+-------+-------+------------+-------------------------------------+
- ; SIM_IO[*] ; PIN_HSE ; 4.585 ; 4.415 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[0] ; PIN_HSE ; 4.661 ; 4.491 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[1] ; PIN_HSE ; 5.309 ; 5.139 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[2] ; PIN_HSE ; 4.873 ; 4.703 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[3] ; PIN_HSE ; 4.585 ; 4.415 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[4] ; PIN_HSE ; 4.617 ; 4.447 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[5] ; PIN_HSE ; 7.184 ; 6.645 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[6] ; PIN_HSE ; 5.363 ; 5.193 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[7] ; PIN_HSE ; 6.071 ; 5.901 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[8] ; PIN_HSE ; 6.427 ; 6.257 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[9] ; PIN_HSE ; 5.667 ; 5.497 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[10] ; PIN_HSE ; 5.809 ; 5.639 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[11] ; PIN_HSE ; 6.328 ; 6.158 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- +-------------+------------+-------+-------+------------+-------------------------------------+
- +---------------------------------------------------------------------------------------------+
- ; Minimum Output Enable Times ;
- +-------------+------------+-------+-------+------------+-------------------------------------+
- ; Data Port ; Clock Port ; Rise ; Fall ; Clock Edge ; Clock Reference ;
- +-------------+------------+-------+-------+------------+-------------------------------------+
- ; SIM_IO[*] ; PIN_HSE ; 3.883 ; 3.713 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[0] ; PIN_HSE ; 3.956 ; 3.786 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[1] ; PIN_HSE ; 4.580 ; 4.410 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[2] ; PIN_HSE ; 4.160 ; 3.990 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[3] ; PIN_HSE ; 3.883 ; 3.713 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[4] ; PIN_HSE ; 3.914 ; 3.744 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[5] ; PIN_HSE ; 6.468 ; 5.929 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[6] ; PIN_HSE ; 4.630 ; 4.460 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[7] ; PIN_HSE ; 5.310 ; 5.140 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[8] ; PIN_HSE ; 5.651 ; 5.481 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[9] ; PIN_HSE ; 4.922 ; 4.752 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[10] ; PIN_HSE ; 5.059 ; 4.889 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[11] ; PIN_HSE ; 5.556 ; 5.386 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- +-------------+------------+-------+-------+------------+-------------------------------------+
- +-----------------------------------------------------------------------------------------------------+
- ; Output Disable Times ;
- +-------------+------------+-----------+-----------+------------+-------------------------------------+
- ; Data Port ; Clock Port ; 0 to Hi-Z ; 1 to Hi-Z ; Clock Edge ; Clock Reference ;
- +-------------+------------+-----------+-----------+------------+-------------------------------------+
- ; SIM_IO[*] ; PIN_HSE ; 4.384 ; 4.554 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[0] ; PIN_HSE ; 4.473 ; 4.643 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[1] ; PIN_HSE ; 5.088 ; 5.258 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[2] ; PIN_HSE ; 4.620 ; 4.790 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[3] ; PIN_HSE ; 4.384 ; 4.554 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[4] ; PIN_HSE ; 4.407 ; 4.577 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[5] ; PIN_HSE ; 6.562 ; 7.101 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[6] ; PIN_HSE ; 5.091 ; 5.261 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[7] ; PIN_HSE ; 5.764 ; 5.934 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[8] ; PIN_HSE ; 6.051 ; 6.221 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[9] ; PIN_HSE ; 5.363 ; 5.533 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[10] ; PIN_HSE ; 5.510 ; 5.680 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[11] ; PIN_HSE ; 5.966 ; 6.136 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- +-------------+------------+-----------+-----------+------------+-------------------------------------+
- +-----------------------------------------------------------------------------------------------------+
- ; Minimum Output Disable Times ;
- +-------------+------------+-----------+-----------+------------+-------------------------------------+
- ; Data Port ; Clock Port ; 0 to Hi-Z ; 1 to Hi-Z ; Clock Edge ; Clock Reference ;
- +-------------+------------+-----------+-----------+------------+-------------------------------------+
- ; SIM_IO[*] ; PIN_HSE ; 3.683 ; 3.853 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[0] ; PIN_HSE ; 3.769 ; 3.939 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[1] ; PIN_HSE ; 4.360 ; 4.530 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[2] ; PIN_HSE ; 3.911 ; 4.081 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[3] ; PIN_HSE ; 3.683 ; 3.853 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[4] ; PIN_HSE ; 3.706 ; 3.876 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[5] ; PIN_HSE ; 5.849 ; 6.388 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[6] ; PIN_HSE ; 4.363 ; 4.533 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[7] ; PIN_HSE ; 5.008 ; 5.178 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[8] ; PIN_HSE ; 5.284 ; 5.454 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[9] ; PIN_HSE ; 4.623 ; 4.793 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[10] ; PIN_HSE ; 4.765 ; 4.935 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[11] ; PIN_HSE ; 5.202 ; 5.372 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- +-------------+------------+-----------+-----------+------------+-------------------------------------+
- ----------------------------------------------
- ; Slow 1200mV 85C Model Metastability Report ;
- ----------------------------------------------
- No synchronizer chains to report.
- +------------------------------------------------------------------------------------------------------------------------------------+
- ; Slow 1200mV 0C Model Fmax Summary ;
- +------------+-----------------+-------------------------------------+---------------------------------------------------------------+
- ; Fmax ; Restricted Fmax ; Clock Name ; Note ;
- +------------+-----------------+-------------------------------------+---------------------------------------------------------------+
- ; 163.51 MHz ; 163.51 MHz ; pll_inst|auto_generated|pll1|clk[3] ; ;
- ; 402.09 MHz ; 250.0 MHz ; PIN_HSI ; limit due to minimum period restriction (max I/O toggle rate) ;
- ; 402.09 MHz ; 402.09 MHz ; pll_inst|auto_generated|pll1|clk[0] ; ;
- +------------+-----------------+-------------------------------------+---------------------------------------------------------------+
- This panel reports FMAX for every clock in the design, regardless of the user-specified clock periods. FMAX is only computed for paths where the source and destination registers or ports are driven by the same clock. Paths of different clocks, including generated clocks, are ignored. For paths between a clock and its inversion, FMAX is computed as if the rising and falling edges are scaled along with FMAX, such that the duty cycle (in terms of a percentage) is maintained. Altera recommends that you always use clock constraints and other slack reports for sign-off analysis.
- +--------------------------------------------------------------+
- ; Slow 1200mV 0C Model Setup Summary ;
- +-------------------------------------+--------+---------------+
- ; Clock ; Slack ; End Point TNS ;
- +-------------------------------------+--------+---------------+
- ; pll_inst|auto_generated|pll1|clk[0] ; 1.679 ; 0.000 ;
- ; pll_inst|auto_generated|pll1|clk[3] ; 2.217 ; 0.000 ;
- ; PIN_HSI ; 97.513 ; 0.000 ;
- +-------------------------------------+--------+---------------+
- +-------------------------------------------------------------+
- ; Slow 1200mV 0C Model Hold Summary ;
- +-------------------------------------+-------+---------------+
- ; Clock ; Slack ; End Point TNS ;
- +-------------------------------------+-------+---------------+
- ; pll_inst|auto_generated|pll1|clk[3] ; 0.375 ; 0.000 ;
- ; PIN_HSI ; 0.395 ; 0.000 ;
- ; pll_inst|auto_generated|pll1|clk[0] ; 0.395 ; 0.000 ;
- +-------------------------------------+-------+---------------+
- -----------------------------------------
- ; Slow 1200mV 0C Model Recovery Summary ;
- -----------------------------------------
- No paths to report.
- ----------------------------------------
- ; Slow 1200mV 0C Model Removal Summary ;
- ----------------------------------------
- No paths to report.
- +--------------------------------------------------------------+
- ; Slow 1200mV 0C Model Minimum Pulse Width Summary ;
- +-------------------------------------+--------+---------------+
- ; Clock ; Slack ; End Point TNS ;
- +-------------------------------------+--------+---------------+
- ; pll_inst|auto_generated|pll1|clk[0] ; 1.679 ; 0.000 ;
- ; pll_inst|auto_generated|pll1|clk[3] ; 3.802 ; 0.000 ;
- ; PIN_HSI ; 49.764 ; 0.000 ;
- ; PIN_HSE ; 62.365 ; 0.000 ;
- +-------------------------------------+--------+---------------+
- +-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
- ; Slow 1200mV 0C Model Setup: 'pll_inst|auto_generated|pll1|clk[0]' ;
- +-------+-------------------------------------------------------+------------------------------------------------------+-------------------------------------+-------------------------------------+--------------+------------+------------+
- ; Slack ; From Node ; To Node ; Launch Clock ; Latch Clock ; Relationship ; Clock Skew ; Data Delay ;
- +-------+-------------------------------------------------------+------------------------------------------------------+-------------------------------------+-------------------------------------+--------------+------------+------------+
- ; 1.679 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.430 ;
- ; 1.679 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.430 ;
- ; 1.679 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.430 ;
- ; 1.679 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.430 ;
- ; 1.679 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.430 ;
- ; 1.679 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.430 ;
- ; 1.679 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.430 ;
- ; 1.679 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.430 ;
- ; 1.757 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.352 ;
- ; 1.757 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.352 ;
- ; 1.757 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.352 ;
- ; 1.757 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.352 ;
- ; 1.757 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.352 ;
- ; 1.757 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.352 ;
- ; 1.757 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.352 ;
- ; 1.757 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.352 ;
- ; 1.792 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; 0.323 ; 2.719 ;
- ; 1.792 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; 0.323 ; 2.719 ;
- ; 1.792 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[9] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; 0.323 ; 2.719 ;
- ; 1.792 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[8] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; 0.323 ; 2.719 ;
- ; 1.792 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; 0.323 ; 2.719 ;
- ; 1.792 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[10] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; 0.323 ; 2.719 ;
- ; 1.792 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; 0.323 ; 2.719 ;
- ; 1.792 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; 0.323 ; 2.719 ;
- ; 1.818 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.291 ;
- ; 1.818 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.291 ;
- ; 1.818 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.291 ;
- ; 1.818 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.291 ;
- ; 1.818 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.291 ;
- ; 1.818 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.291 ;
- ; 1.818 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.291 ;
- ; 1.818 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.291 ;
- ; 1.828 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.281 ;
- ; 1.828 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.281 ;
- ; 1.828 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.281 ;
- ; 1.828 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.281 ;
- ; 1.828 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.281 ;
- ; 1.828 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.281 ;
- ; 1.828 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.281 ;
- ; 1.828 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.281 ;
- ; 1.828 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.281 ;
- ; 1.828 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.281 ;
- ; 1.828 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.281 ;
- ; 1.828 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.281 ;
- ; 1.828 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.281 ;
- ; 1.828 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.281 ;
- ; 1.828 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.281 ;
- ; 1.828 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.281 ;
- ; 1.883 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.226 ;
- ; 1.883 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.226 ;
- ; 1.883 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.226 ;
- ; 1.883 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.226 ;
- ; 1.883 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.226 ;
- ; 1.883 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.226 ;
- ; 1.883 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.226 ;
- ; 1.883 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.226 ;
- ; 2.004 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.105 ;
- ; 2.004 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.105 ;
- ; 2.004 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.105 ;
- ; 2.004 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.105 ;
- ; 2.004 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.105 ;
- ; 2.004 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.105 ;
- ; 2.004 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.105 ;
- ; 2.004 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.105 ;
- ; 2.145 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 1.964 ;
- ; 2.145 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 1.964 ;
- ; 2.145 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 1.964 ;
- ; 2.145 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 1.964 ;
- ; 2.145 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 1.964 ;
- ; 2.145 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 1.964 ;
- ; 2.145 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 1.964 ;
- ; 2.145 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 1.964 ;
- ; 2.216 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 1.893 ;
- ; 2.240 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 1.869 ;
- ; 2.247 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 1.862 ;
- ; 2.262 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 1.847 ;
- ; 2.294 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 1.815 ;
- ; 2.382 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hwrite ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; 0.361 ; 2.167 ;
- ; 2.382 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; 0.361 ; 2.167 ;
- ; 2.382 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[12] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; 0.361 ; 2.167 ;
- ; 2.420 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 1.689 ;
- ; 2.541 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 1.568 ;
- ; 2.542 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 1.567 ;
- ; 2.960 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 1.149 ;
- ; 3.293 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 0.816 ;
- ; 3.339 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 0.770 ;
- ; 3.339 ; multi_uart_ip:macro_inst|sim_clk_reg ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 0.770 ;
- ; 3.364 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 0.745 ;
- ; 5.426 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[12] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[12] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; 8.332 ; 0.263 ; 3.191 ;
- ; 5.510 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|pvalid ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; 8.332 ; -0.182 ; 2.662 ;
- ; 5.521 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|pdone ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; 8.332 ; -0.180 ; 2.653 ;
- ; 5.669 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[7] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[7] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; 8.332 ; 0.262 ; 2.947 ;
- ; 5.752 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[10] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[10] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; 8.332 ; 0.225 ; 2.827 ;
- ; 6.056 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[5] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[5] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; 8.332 ; 0.224 ; 2.522 ;
- ; 6.231 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[9] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[9] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; 8.332 ; 0.225 ; 2.348 ;
- ; 6.390 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[4] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; 8.332 ; 0.225 ; 2.189 ;
- ; 6.433 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[2] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[2] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; 8.332 ; 0.224 ; 2.145 ;
- ; 6.704 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[3] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[3] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; 8.332 ; 0.225 ; 1.875 ;
- ; 6.774 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[8] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[8] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; 8.332 ; 0.225 ; 1.805 ;
- ; 7.102 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[6] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[6] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; 8.332 ; 0.224 ; 1.476 ;
- +-------+-------------------------------------------------------+------------------------------------------------------+-------------------------------------+-------------------------------------+--------------+------------+------------+
- +------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
- ; Slow 1200mV 0C Model Setup: 'pll_inst|auto_generated|pll1|clk[3]' ;
- +-------+------------------------------------------------------------------------------------+------------------------------------------------------------------------------------+-------------------------------------+-------------------------------------+--------------+------------+------------+
- ; Slack ; From Node ; To Node ; Launch Clock ; Latch Clock ; Relationship ; Clock Skew ; Data Delay ;
- +-------+------------------------------------------------------------------------------------+------------------------------------------------------------------------------------+-------------------------------------+-------------------------------------+--------------+------------+------------+
- ; 2.217 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[3] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.076 ; 6.062 ;
- ; 2.349 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[5] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.076 ; 5.930 ;
- ; 2.390 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[9] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[7] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.337 ; 6.302 ;
- ; 2.414 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|parity_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.373 ; 6.314 ;
- ; 2.419 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[2] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.381 ; 6.317 ;
- ; 2.420 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[8] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.379 ; 6.314 ;
- ; 2.432 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[5] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.076 ; 5.847 ;
- ; 2.436 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[8] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[7] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.337 ; 6.256 ;
- ; 2.443 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|framing_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.082 ; 5.830 ;
- ; 2.449 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[8] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.076 ; 5.830 ;
- ; 2.473 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[9] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.076 ; 5.806 ;
- ; 2.522 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[9] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[8] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.089 ; 5.744 ;
- ; 2.530 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[9] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.379 ; 6.204 ;
- ; 2.535 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[4] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.076 ; 5.744 ;
- ; 2.543 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[10] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.379 ; 6.191 ;
- ; 2.559 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[9] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.076 ; 5.720 ;
- ; 2.563 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[4] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.076 ; 5.716 ;
- ; 2.572 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[3] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.379 ; 6.162 ;
- ; 2.578 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[3] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|tx_dma_en[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.103 ; 5.674 ;
- ; 2.578 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[3] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|rx_dma_en[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.103 ; 5.674 ;
- ; 2.581 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|framing_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.056 ; 5.718 ;
- ; 2.588 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_state.UART_DATA ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_state.UART_DATA ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.078 ; 5.689 ;
- ; 2.595 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[3] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.076 ; 5.684 ;
- ; 2.618 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|psel ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_idle_ie[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.106 ; 5.631 ;
- ; 2.618 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|psel ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|overrun_error_ie[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.106 ; 5.631 ;
- ; 2.646 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|framing_error_ie[1] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[7] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.334 ; 6.043 ;
- ; 2.659 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[2] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.074 ; 5.622 ;
- ; 2.661 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[8] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.076 ; 5.618 ;
- ; 2.684 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[9] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.370 ; 6.041 ;
- ; 2.687 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[8] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.370 ; 6.038 ;
- ; 2.694 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[5] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[7] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.377 ; 6.038 ;
- ; 2.712 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[5] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_idle_ie[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.107 ; 5.536 ;
- ; 2.712 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[5] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|overrun_error_ie[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.107 ; 5.536 ;
- ; 2.714 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[2] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.074 ; 5.567 ;
- ; 2.724 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_shift_reg[7] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.105 ; 5.526 ;
- ; 2.724 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_shift_reg[6] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.105 ; 5.526 ;
- ; 2.724 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_shift_reg[5] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.105 ; 5.526 ;
- ; 2.724 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_shift_reg[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.105 ; 5.526 ;
- ; 2.724 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_shift_reg[3] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.105 ; 5.526 ;
- ; 2.724 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_shift_reg[2] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.105 ; 5.526 ;
- ; 2.724 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_shift_reg[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.105 ; 5.526 ;
- ; 2.724 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_shift_reg[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.105 ; 5.526 ;
- ; 2.744 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|parity_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.373 ; 5.984 ;
- ; 2.753 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_shift_reg[7] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.110 ; 5.492 ;
- ; 2.753 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_shift_reg[6] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.110 ; 5.492 ;
- ; 2.753 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_shift_reg[5] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.110 ; 5.492 ;
- ; 2.753 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_shift_reg[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.110 ; 5.492 ;
- ; 2.753 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_shift_reg[3] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.110 ; 5.492 ;
- ; 2.753 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_shift_reg[2] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.110 ; 5.492 ;
- ; 2.753 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_shift_reg[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.110 ; 5.492 ;
- ; 2.753 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_shift_reg[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.110 ; 5.492 ;
- ; 2.764 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|framing_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.082 ; 5.509 ;
- ; 2.785 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_shift_reg[7] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.082 ; 5.488 ;
- ; 2.785 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_shift_reg[6] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.082 ; 5.488 ;
- ; 2.785 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_shift_reg[5] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.082 ; 5.488 ;
- ; 2.785 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_shift_reg[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.082 ; 5.488 ;
- ; 2.785 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_shift_reg[3] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.082 ; 5.488 ;
- ; 2.785 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_shift_reg[2] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.082 ; 5.488 ;
- ; 2.785 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_shift_reg[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.082 ; 5.488 ;
- ; 2.785 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_shift_reg[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.082 ; 5.488 ;
- ; 2.812 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[4] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_idle_ie[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.107 ; 5.436 ;
- ; 2.812 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[4] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|overrun_error_ie[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.107 ; 5.436 ;
- ; 2.820 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|tx_dma_en[1] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.378 ; 5.913 ;
- ; 2.832 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[10] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.081 ; 5.442 ;
- ; 2.833 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|framing_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.082 ; 5.440 ;
- ; 2.852 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[5] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.081 ; 5.422 ;
- ; 2.874 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[2] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|ibrd[14] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.332 ; 5.813 ;
- ; 2.878 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|framing_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.082 ; 5.395 ;
- ; 2.887 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[3] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_idle_ie[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.107 ; 5.361 ;
- ; 2.887 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[3] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|overrun_error_ie[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.107 ; 5.361 ;
- ; 2.891 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|baud_gen:u_baud|baud16 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_state.UART_PARITY ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.080 ; 5.384 ;
- ; 2.891 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|baud_gen:u_baud|baud16 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_state.UART_STOP ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.080 ; 5.384 ;
- ; 2.898 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[2] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|parity_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.089 ; 5.368 ;
- ; 2.898 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[8] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[2] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.377 ; 5.834 ;
- ; 2.899 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[5] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.379 ; 5.835 ;
- ; 2.907 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_baud_cnt[3] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_state.UART_STOP ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.112 ; 5.336 ;
- ; 2.910 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_baud_cnt[3] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_state.UART_PARITY ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.112 ; 5.333 ;
- ; 2.912 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|parity_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.371 ; 5.814 ;
- ; 2.915 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|baud_gen:u_baud|baud16 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_state.UART_STOP ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.069 ; 5.371 ;
- ; 2.915 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[9] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.081 ; 5.359 ;
- ; 2.915 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[8] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.081 ; 5.359 ;
- ; 2.916 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_data_cnt[0] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_state.UART_DATA ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.104 ; 5.335 ;
- ; 2.917 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|baud_gen:u_baud|baud16 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|framing_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.080 ; 5.358 ;
- ; 2.920 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[8] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[8] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.089 ; 5.346 ;
- ; 2.922 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_data_cnt[1] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_state.UART_DATA ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.104 ; 5.329 ;
- ; 2.923 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[7] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_idle_ie[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.105 ; 5.327 ;
- ; 2.923 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[7] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|overrun_error_ie[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.105 ; 5.327 ;
- ; 2.923 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[9] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[3] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.081 ; 5.351 ;
- ; 2.924 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[2] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[3]|tx_complete ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.089 ; 5.342 ;
- ; 2.925 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[4] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|tx_dma_en[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.103 ; 5.327 ;
- ; 2.925 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[4] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|rx_dma_en[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.103 ; 5.327 ;
- ; 2.926 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[2] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_complete ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.071 ; 5.358 ;
- ; 2.927 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|psel ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|break_error_ie[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.106 ; 5.322 ;
- ; 2.928 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[2] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_idle_en ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.071 ; 5.356 ;
- ; 2.929 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|baud_gen:u_baud|baud16 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_state.UART_PARITY ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.069 ; 5.357 ;
- ; 2.933 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[2] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|tx_dma_en[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.101 ; 5.321 ;
- ; 2.933 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[2] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|rx_dma_en[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.101 ; 5.321 ;
- ; 2.942 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|baud_gen:u_baud|baud16 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|overrun_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.080 ; 5.333 ;
- ; 2.952 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|framing_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.579 ; 4.824 ;
- ; 2.964 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[2] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.079 ; 5.312 ;
- +-------+------------------------------------------------------------------------------------+------------------------------------------------------------------------------------+-------------------------------------+-------------------------------------+--------------+------------+------------+
- +--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
- ; Slow 1200mV 0C Model Setup: 'PIN_HSI' ;
- +--------+------------------------------------------------------+------------------------------------------------------+--------------+-------------+--------------+------------+------------+
- ; Slack ; From Node ; To Node ; Launch Clock ; Latch Clock ; Relationship ; Clock Skew ; Data Delay ;
- +--------+------------------------------------------------------+------------------------------------------------------+--------------+-------------+--------------+------------+------------+
- ; 97.513 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.430 ;
- ; 97.513 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.430 ;
- ; 97.513 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.430 ;
- ; 97.513 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.430 ;
- ; 97.513 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.430 ;
- ; 97.513 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.430 ;
- ; 97.513 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.430 ;
- ; 97.513 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.430 ;
- ; 97.591 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.352 ;
- ; 97.591 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.352 ;
- ; 97.591 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.352 ;
- ; 97.591 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.352 ;
- ; 97.591 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.352 ;
- ; 97.591 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.352 ;
- ; 97.591 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.352 ;
- ; 97.591 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.352 ;
- ; 97.626 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[6] ; PIN_HSI ; PIN_HSI ; 100.000 ; 0.323 ; 2.719 ;
- ; 97.626 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[2] ; PIN_HSI ; PIN_HSI ; 100.000 ; 0.323 ; 2.719 ;
- ; 97.626 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[9] ; PIN_HSI ; PIN_HSI ; 100.000 ; 0.323 ; 2.719 ;
- ; 97.626 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[8] ; PIN_HSI ; PIN_HSI ; 100.000 ; 0.323 ; 2.719 ;
- ; 97.626 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[5] ; PIN_HSI ; PIN_HSI ; 100.000 ; 0.323 ; 2.719 ;
- ; 97.626 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[10] ; PIN_HSI ; PIN_HSI ; 100.000 ; 0.323 ; 2.719 ;
- ; 97.626 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[4] ; PIN_HSI ; PIN_HSI ; 100.000 ; 0.323 ; 2.719 ;
- ; 97.626 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[3] ; PIN_HSI ; PIN_HSI ; 100.000 ; 0.323 ; 2.719 ;
- ; 97.652 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.291 ;
- ; 97.652 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.291 ;
- ; 97.652 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.291 ;
- ; 97.652 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.291 ;
- ; 97.652 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.291 ;
- ; 97.652 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.291 ;
- ; 97.652 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.291 ;
- ; 97.652 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.291 ;
- ; 97.662 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.281 ;
- ; 97.662 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.281 ;
- ; 97.662 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.281 ;
- ; 97.662 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.281 ;
- ; 97.662 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.281 ;
- ; 97.662 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.281 ;
- ; 97.662 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.281 ;
- ; 97.662 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.281 ;
- ; 97.662 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.281 ;
- ; 97.662 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.281 ;
- ; 97.662 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.281 ;
- ; 97.662 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.281 ;
- ; 97.662 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.281 ;
- ; 97.662 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.281 ;
- ; 97.662 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.281 ;
- ; 97.662 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.281 ;
- ; 97.717 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.226 ;
- ; 97.717 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.226 ;
- ; 97.717 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.226 ;
- ; 97.717 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.226 ;
- ; 97.717 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.226 ;
- ; 97.717 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.226 ;
- ; 97.717 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.226 ;
- ; 97.717 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.226 ;
- ; 97.838 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.105 ;
- ; 97.838 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.105 ;
- ; 97.838 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.105 ;
- ; 97.838 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.105 ;
- ; 97.838 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.105 ;
- ; 97.838 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.105 ;
- ; 97.838 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.105 ;
- ; 97.838 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.105 ;
- ; 97.979 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 1.964 ;
- ; 97.979 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 1.964 ;
- ; 97.979 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 1.964 ;
- ; 97.979 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 1.964 ;
- ; 97.979 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 1.964 ;
- ; 97.979 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 1.964 ;
- ; 97.979 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 1.964 ;
- ; 97.979 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 1.964 ;
- ; 98.050 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 1.893 ;
- ; 98.074 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 1.869 ;
- ; 98.081 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 1.862 ;
- ; 98.096 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 1.847 ;
- ; 98.128 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 1.815 ;
- ; 98.216 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hwrite ; PIN_HSI ; PIN_HSI ; 100.000 ; 0.361 ; 2.167 ;
- ; 98.216 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[7] ; PIN_HSI ; PIN_HSI ; 100.000 ; 0.361 ; 2.167 ;
- ; 98.216 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[12] ; PIN_HSI ; PIN_HSI ; 100.000 ; 0.361 ; 2.167 ;
- ; 98.254 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 1.689 ;
- ; 98.375 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 1.568 ;
- ; 98.376 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 1.567 ;
- ; 98.794 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 1.149 ;
- ; 99.127 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 0.816 ;
- ; 99.173 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 0.770 ;
- ; 99.173 ; multi_uart_ip:macro_inst|sim_clk_reg ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 0.770 ;
- ; 99.198 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 0.745 ;
- +--------+------------------------------------------------------+------------------------------------------------------+--------------+-------------+--------------+------------+------------+
- +----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
- ; Slow 1200mV 0C Model Hold: 'pll_inst|auto_generated|pll1|clk[3]' ;
- +-------+--------------------------------------------------------------------------------------------+--------------------------------------------------------------------------------------------+-------------------------------------+-------------------------------------+--------------+------------+------------+
- ; Slack ; From Node ; To Node ; Launch Clock ; Latch Clock ; Relationship ; Clock Skew ; Data Delay ;
- +-------+--------------------------------------------------------------------------------------------+--------------------------------------------------------------------------------------------+-------------------------------------+-------------------------------------+--------------+------------+------------+
- ; 0.375 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|break_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|break_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.099 ; 0.669 ;
- ; 0.375 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|break_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|break_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.099 ; 0.669 ;
- ; 0.375 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|break_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|break_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.099 ; 0.669 ;
- ; 0.375 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|rx_idle ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|rx_idle ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.099 ; 0.669 ;
- ; 0.375 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|framing_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|framing_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.099 ; 0.669 ;
- ; 0.375 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|framing_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|framing_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.099 ; 0.669 ;
- ; 0.375 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|framing_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|framing_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.099 ; 0.669 ;
- ; 0.378 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_state.UART_START ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_state.UART_START ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.096 ; 0.669 ;
- ; 0.378 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_state.UART_PARITY ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_state.UART_PARITY ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.096 ; 0.669 ;
- ; 0.378 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_state.UART_START ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_state.UART_START ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.096 ; 0.669 ;
- ; 0.378 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|rx_parity ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|rx_parity ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.096 ; 0.669 ;
- ; 0.378 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_state.UART_STOP ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_state.UART_STOP ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.096 ; 0.669 ;
- ; 0.379 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_data_cnt[1] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_data_cnt[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.095 ; 0.669 ;
- ; 0.379 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_data_cnt[2] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_data_cnt[2] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.095 ; 0.669 ;
- ; 0.379 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|rx_parity ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|rx_parity ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.095 ; 0.669 ;
- ; 0.379 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|break_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|break_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.095 ; 0.669 ;
- ; 0.379 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|rx_idle_en ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|rx_idle_en ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.095 ; 0.669 ;
- ; 0.379 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|rx_idle_en ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|rx_idle_en ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.095 ; 0.669 ;
- ; 0.379 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|framing_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|framing_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.095 ; 0.669 ;
- ; 0.394 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_data_cnt[0] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_data_cnt[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.095 ; 0.684 ;
- ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_state.UART_IDLE ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_state.UART_IDLE ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
- ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_state.UART_START ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_state.UART_START ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
- ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_state.UART_IDLE ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_state.UART_IDLE ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
- ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_parity ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_parity ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
- ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|rx_state.UART_START ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|rx_state.UART_START ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
- ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|rx_data_cnt[3] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|rx_data_cnt[3] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
- ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|break_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|break_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
- ; 0.395 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|apbState.apbAccess ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|apbState.apbAccess ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
- ; 0.395 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|psel ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|psel ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
- ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_data_cnt[3] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_data_cnt[3] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
- ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_parity ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_parity ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
- ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|parity_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|parity_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
- ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_state.UART_PARITY ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_state.UART_PARITY ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
- ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_state.UART_STOP ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_state.UART_STOP ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
- ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|parity_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|parity_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
- ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|rx_state.UART_START ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|rx_state.UART_START ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
- ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|rx_data_cnt[3] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|rx_data_cnt[3] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
- ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|rx_state.UART_STOP ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|rx_state.UART_STOP ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
- ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|rx_state.UART_PARITY ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|rx_state.UART_PARITY ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
- ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[5]|tx_data_cnt[1] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[5]|tx_data_cnt[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
- ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[5]|tx_data_cnt[2] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[5]|tx_data_cnt[2] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
- ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[5]|tx_state.UART_DATA ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[5]|tx_state.UART_DATA ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
- ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_state.UART_PARITY ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_state.UART_PARITY ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
- ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_state.UART_STOP ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_state.UART_STOP ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
- ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|parity_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|parity_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
- ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|tx_state.UART_DATA ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|tx_state.UART_DATA ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
- ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|tx_data_cnt[1] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|tx_data_cnt[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
- ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|tx_data_cnt[2] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|tx_data_cnt[2] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
- ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|rx_state.UART_START ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|rx_state.UART_START ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
- ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|rx_data_cnt[3] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|rx_data_cnt[3] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
- ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|rx_parity ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|rx_parity ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
- ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|parity_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|parity_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
- ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|sync_fifo:tx_fifo|counter[0] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|sync_fifo:tx_fifo|counter[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
- ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_state.UART_IDLE ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_state.UART_IDLE ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
- ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|parity_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|parity_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
- ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|sync_fifo:rx_fifo|counter[0] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|sync_fifo:rx_fifo|counter[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
- ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|sync_fifo:rx_fifo|counter[0] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|sync_fifo:rx_fifo|counter[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
- ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[5]|tx_state.UART_DATA ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[5]|tx_state.UART_DATA ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
- ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[5]|tx_state.UART_START ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[5]|tx_state.UART_START ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
- ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[5]|tx_data_cnt[1] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[5]|tx_data_cnt[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
- ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[5]|tx_data_cnt[2] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[5]|tx_data_cnt[2] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
- ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[5]|sync_fifo:tx_fifo|counter[0] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[5]|sync_fifo:tx_fifo|counter[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
- ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|sync_fifo:rx_fifo|counter[0] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|sync_fifo:rx_fifo|counter[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
- ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|parity_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|parity_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
- ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|sync_fifo:rx_fifo|counter[0] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|sync_fifo:rx_fifo|counter[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
- ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|rx_state.UART_IDLE ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|rx_state.UART_IDLE ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
- ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|framing_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|framing_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
- ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|framing_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|framing_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
- ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|framing_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|framing_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
- ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|framing_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|framing_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
- ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|framing_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|framing_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
- ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|framing_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|framing_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
- ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|uart_en ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|uart_en ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
- ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|break_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|break_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
- ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|break_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|break_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
- ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|break_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|break_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
- ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|break_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|break_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
- ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|break_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|break_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
- ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|tx_complete ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|tx_complete ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
- ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|tx_complete ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|tx_complete ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
- ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_complete ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_complete ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
- ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[5]|tx_complete ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[5]|tx_complete ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
- ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|tx_complete ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|tx_complete ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
- ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[2]|tx_complete ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[2]|tx_complete ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
- ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_complete ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_complete ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
- ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_idle ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_idle ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
- ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_idle ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_idle ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
- ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_idle_en ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_idle_en ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
- ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_idle ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_idle ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
- ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|rx_idle_en ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|rx_idle_en ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
- ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|rx_idle ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|rx_idle ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
- ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_idle_en ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_idle_en ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
- ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_idle ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_idle ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
- ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|rx_idle_en ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|rx_idle_en ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
- ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|rx_idle ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|rx_idle ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
- ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_idle_en ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_idle_en ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
- ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_idle ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_idle ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
- ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|rx_idle_en ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|rx_idle_en ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
- ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|rx_idle ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|rx_idle ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
- ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|overrun_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|overrun_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
- +-------+--------------------------------------------------------------------------------------------+--------------------------------------------------------------------------------------------+-------------------------------------+-------------------------------------+--------------+------------+------------+
- +-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
- ; Slow 1200mV 0C Model Hold: 'PIN_HSI' ;
- +-------+------------------------------------------------------+------------------------------------------------------+--------------+-------------+--------------+------------+------------+
- ; Slack ; From Node ; To Node ; Launch Clock ; Latch Clock ; Relationship ; Clock Skew ; Data Delay ;
- +-------+------------------------------------------------------+------------------------------------------------------+--------------+-------------+--------------+------------+------------+
- ; 0.395 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 0.669 ;
- ; 0.395 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 0.669 ;
- ; 0.395 ; multi_uart_ip:macro_inst|sim_clk_reg ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 0.669 ;
- ; 0.444 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 0.718 ;
- ; 0.685 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 0.959 ;
- ; 0.689 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 0.963 ;
- ; 0.690 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 0.964 ;
- ; 0.690 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 0.964 ;
- ; 0.692 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 0.966 ;
- ; 0.693 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 0.967 ;
- ; 0.703 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 0.977 ;
- ; 0.704 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 0.978 ;
- ; 0.715 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 0.989 ;
- ; 1.007 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 1.281 ;
- ; 1.008 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 1.282 ;
- ; 1.010 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 1.284 ;
- ; 1.011 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 1.285 ;
- ; 1.012 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 1.286 ;
- ; 1.014 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 1.288 ;
- ; 1.023 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 1.297 ;
- ; 1.025 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 1.299 ;
- ; 1.026 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 1.300 ;
- ; 1.027 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 1.301 ;
- ; 1.054 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 1.328 ;
- ; 1.068 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 1.342 ;
- ; 1.102 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 1.376 ;
- ; 1.111 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 1.385 ;
- ; 1.122 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 1.396 ;
- ; 1.129 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 1.403 ;
- ; 1.130 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 1.404 ;
- ; 1.132 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 1.406 ;
- ; 1.133 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 1.407 ;
- ; 1.136 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 1.410 ;
- ; 1.145 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 1.419 ;
- ; 1.147 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 1.421 ;
- ; 1.201 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 1.475 ;
- ; 1.224 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 1.498 ;
- ; 1.233 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 1.507 ;
- ; 1.251 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 1.525 ;
- ; 1.252 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 1.526 ;
- ; 1.254 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 1.528 ;
- ; 1.269 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 1.543 ;
- ; 1.330 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 1.604 ;
- ; 1.335 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 1.609 ;
- ; 1.346 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 1.620 ;
- ; 1.376 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 1.650 ;
- ; 1.388 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 1.662 ;
- ; 1.392 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 1.666 ;
- ; 1.392 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 1.666 ;
- ; 1.451 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hwrite ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.537 ; 2.183 ;
- ; 1.451 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[7] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.537 ; 2.183 ;
- ; 1.451 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[12] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.537 ; 2.183 ;
- ; 1.588 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 1.862 ;
- ; 1.588 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 1.862 ;
- ; 1.588 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 1.862 ;
- ; 1.588 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 1.862 ;
- ; 1.709 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 1.983 ;
- ; 1.888 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 2.162 ;
- ; 1.888 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 2.162 ;
- ; 1.888 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 2.162 ;
- ; 1.888 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 2.162 ;
- ; 1.888 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 2.162 ;
- ; 1.902 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 2.176 ;
- ; 1.902 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 2.176 ;
- ; 1.902 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 2.176 ;
- ; 1.902 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 2.176 ;
- ; 1.902 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 2.176 ;
- ; 1.902 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 2.176 ;
- ; 1.909 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 2.183 ;
- ; 1.909 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 2.183 ;
- ; 1.909 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 2.183 ;
- ; 1.909 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 2.183 ;
- ; 1.909 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 2.183 ;
- ; 1.909 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 2.183 ;
- ; 1.909 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 2.183 ;
- ; 1.971 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[6] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.498 ; 2.664 ;
- ; 1.971 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[2] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.498 ; 2.664 ;
- ; 1.971 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[9] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.498 ; 2.664 ;
- ; 1.971 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[8] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.498 ; 2.664 ;
- ; 1.971 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[5] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.498 ; 2.664 ;
- ; 1.971 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[10] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.498 ; 2.664 ;
- ; 1.971 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[4] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.498 ; 2.664 ;
- ; 1.971 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[3] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.498 ; 2.664 ;
- ; 1.971 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 2.245 ;
- ; 1.971 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 2.245 ;
- ; 1.976 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 2.250 ;
- ; 1.976 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 2.250 ;
- ; 1.976 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 2.250 ;
- +-------+------------------------------------------------------+------------------------------------------------------+--------------+-------------+--------------+------------+------------+
- +-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
- ; Slow 1200mV 0C Model Hold: 'pll_inst|auto_generated|pll1|clk[0]' ;
- +-------+-------------------------------------------------------+------------------------------------------------------+-------------------------------------+-------------------------------------+--------------+------------+------------+
- ; Slack ; From Node ; To Node ; Launch Clock ; Latch Clock ; Relationship ; Clock Skew ; Data Delay ;
- +-------+-------------------------------------------------------+------------------------------------------------------+-------------------------------------+-------------------------------------+--------------+------------+------------+
- ; 0.395 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 0.669 ;
- ; 0.395 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 0.669 ;
- ; 0.395 ; multi_uart_ip:macro_inst|sim_clk_reg ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 0.669 ;
- ; 0.444 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 0.718 ;
- ; 0.517 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[6] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[6] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; -0.001 ; 0.608 ; 1.319 ;
- ; 0.685 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 0.959 ;
- ; 0.689 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 0.963 ;
- ; 0.690 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 0.964 ;
- ; 0.690 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 0.964 ;
- ; 0.692 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 0.966 ;
- ; 0.693 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 0.967 ;
- ; 0.703 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 0.977 ;
- ; 0.704 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 0.978 ;
- ; 0.715 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 0.989 ;
- ; 0.793 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[8] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[8] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; -0.001 ; 0.609 ; 1.596 ;
- ; 0.852 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[3] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[3] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; -0.001 ; 0.609 ; 1.655 ;
- ; 1.007 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 1.281 ;
- ; 1.008 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 1.282 ;
- ; 1.010 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 1.284 ;
- ; 1.011 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 1.285 ;
- ; 1.012 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 1.286 ;
- ; 1.014 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 1.288 ;
- ; 1.023 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 1.297 ;
- ; 1.025 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 1.299 ;
- ; 1.026 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 1.300 ;
- ; 1.027 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 1.301 ;
- ; 1.038 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[2] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[2] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; -0.001 ; 0.608 ; 1.840 ;
- ; 1.054 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 1.328 ;
- ; 1.068 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 1.342 ;
- ; 1.102 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 1.376 ;
- ; 1.111 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 1.385 ;
- ; 1.122 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 1.396 ;
- ; 1.129 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 1.403 ;
- ; 1.130 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 1.404 ;
- ; 1.132 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 1.406 ;
- ; 1.133 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 1.407 ;
- ; 1.136 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 1.410 ;
- ; 1.145 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 1.419 ;
- ; 1.147 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 1.421 ;
- ; 1.172 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[4] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; -0.001 ; 0.609 ; 1.975 ;
- ; 1.196 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[9] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[9] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; -0.001 ; 0.609 ; 1.999 ;
- ; 1.201 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 1.475 ;
- ; 1.224 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 1.498 ;
- ; 1.233 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 1.507 ;
- ; 1.251 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 1.525 ;
- ; 1.252 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 1.526 ;
- ; 1.254 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 1.528 ;
- ; 1.269 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 1.543 ;
- ; 1.330 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 1.604 ;
- ; 1.335 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 1.609 ;
- ; 1.346 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 1.620 ;
- ; 1.359 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[5] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[5] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; -0.001 ; 0.608 ; 2.161 ;
- ; 1.376 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 1.650 ;
- ; 1.388 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 1.662 ;
- ; 1.392 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 1.666 ;
- ; 1.392 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 1.666 ;
- ; 1.451 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hwrite ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.537 ; 2.183 ;
- ; 1.451 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.537 ; 2.183 ;
- ; 1.451 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[12] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.537 ; 2.183 ;
- ; 1.588 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 1.862 ;
- ; 1.588 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 1.862 ;
- ; 1.588 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 1.862 ;
- ; 1.588 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 1.862 ;
- ; 1.600 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[10] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[10] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; -0.001 ; 0.609 ; 2.403 ;
- ; 1.709 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 1.983 ;
- ; 1.715 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[7] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[7] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; -0.001 ; 0.647 ; 2.556 ;
- ; 1.836 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|pvalid ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; -0.001 ; 0.186 ; 2.216 ;
- ; 1.867 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|pdone ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; -0.001 ; 0.188 ; 2.249 ;
- ; 1.888 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 2.162 ;
- ; 1.888 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 2.162 ;
- ; 1.888 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 2.162 ;
- ; 1.888 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 2.162 ;
- ; 1.888 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 2.162 ;
- ; 1.902 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 2.176 ;
- ; 1.902 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 2.176 ;
- ; 1.902 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 2.176 ;
- ; 1.902 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 2.176 ;
- ; 1.902 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 2.176 ;
- ; 1.902 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 2.176 ;
- ; 1.906 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[12] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[12] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; -0.001 ; 0.648 ; 2.748 ;
- ; 1.909 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 2.183 ;
- ; 1.909 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 2.183 ;
- ; 1.909 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 2.183 ;
- ; 1.909 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 2.183 ;
- ; 1.909 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 2.183 ;
- ; 1.909 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 2.183 ;
- ; 1.909 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 2.183 ;
- ; 1.971 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.498 ; 2.664 ;
- ; 1.971 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.498 ; 2.664 ;
- ; 1.971 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[9] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.498 ; 2.664 ;
- ; 1.971 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[8] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.498 ; 2.664 ;
- ; 1.971 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.498 ; 2.664 ;
- ; 1.971 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[10] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.498 ; 2.664 ;
- ; 1.971 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.498 ; 2.664 ;
- ; 1.971 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.498 ; 2.664 ;
- ; 1.971 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 2.245 ;
- ; 1.971 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 2.245 ;
- ; 1.976 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 2.250 ;
- ; 1.976 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 2.250 ;
- ; 1.976 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 2.250 ;
- +-------+-------------------------------------------------------+------------------------------------------------------+-------------------------------------+-------------------------------------+--------------+------------+------------+
- +--------------------------------------------------------------------------------------------------------------------------------------------------------------------+
- ; Slow 1200mV 0C Model Minimum Pulse Width: 'pll_inst|auto_generated|pll1|clk[0]' ;
- +-------+--------------+----------------+------------------+-------------------------------------+------------+------------------------------------------------------+
- ; Slack ; Actual Width ; Required Width ; Type ; Clock ; Clock Edge ; Target ;
- +-------+--------------+----------------+------------------+-------------------------------------+------------+------------------------------------------------------+
- ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[10] ;
- ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[12] ;
- ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[2] ;
- ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[3] ;
- ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[4] ;
- ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[5] ;
- ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[6] ;
- ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[7] ;
- ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[8] ;
- ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[9] ;
- ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ;
- ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ;
- ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hwrite ;
- ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ;
- ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ;
- ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ;
- ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ;
- ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ;
- ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ;
- ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ;
- ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ;
- ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_reg ;
- ; 1.722 ; 1.938 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[12] ;
- ; 1.722 ; 1.938 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[7] ;
- ; 1.722 ; 1.938 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hwrite ;
- ; 1.726 ; 1.942 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[10] ;
- ; 1.726 ; 1.942 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[2] ;
- ; 1.726 ; 1.942 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[3] ;
- ; 1.726 ; 1.942 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[4] ;
- ; 1.726 ; 1.942 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[5] ;
- ; 1.726 ; 1.942 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[6] ;
- ; 1.726 ; 1.942 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[8] ;
- ; 1.726 ; 1.942 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[9] ;
- ; 1.769 ; 1.985 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ;
- ; 1.769 ; 1.985 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ;
- ; 1.769 ; 1.985 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ;
- ; 1.769 ; 1.985 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ;
- ; 1.769 ; 1.985 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ;
- ; 1.769 ; 1.985 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ;
- ; 1.769 ; 1.985 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ;
- ; 1.769 ; 1.985 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ;
- ; 1.769 ; 1.985 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ;
- ; 1.769 ; 1.985 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ;
- ; 1.769 ; 1.985 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_reg ;
- ; 1.992 ; 1.992 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|haddr[12]|clk ;
- ; 1.992 ; 1.992 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|haddr[7]|clk ;
- ; 1.992 ; 1.992 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|hwrite|clk ;
- ; 1.992 ; 2.176 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ;
- ; 1.992 ; 2.176 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ;
- ; 1.992 ; 2.176 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ;
- ; 1.992 ; 2.176 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ;
- ; 1.992 ; 2.176 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ;
- ; 1.992 ; 2.176 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ;
- ; 1.992 ; 2.176 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ;
- ; 1.992 ; 2.176 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ;
- ; 1.992 ; 2.176 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ;
- ; 1.992 ; 2.176 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ;
- ; 1.992 ; 2.176 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_reg ;
- ; 1.996 ; 1.996 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|haddr[10]|clk ;
- ; 1.996 ; 1.996 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|haddr[2]|clk ;
- ; 1.996 ; 1.996 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|haddr[3]|clk ;
- ; 1.996 ; 1.996 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|haddr[4]|clk ;
- ; 1.996 ; 1.996 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|haddr[5]|clk ;
- ; 1.996 ; 1.996 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|haddr[6]|clk ;
- ; 1.996 ; 1.996 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|haddr[8]|clk ;
- ; 1.996 ; 1.996 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|haddr[9]|clk ;
- ; 2.033 ; 2.217 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[10] ;
- ; 2.033 ; 2.217 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[2] ;
- ; 2.033 ; 2.217 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[3] ;
- ; 2.033 ; 2.217 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[4] ;
- ; 2.033 ; 2.217 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[5] ;
- ; 2.033 ; 2.217 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[6] ;
- ; 2.033 ; 2.217 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[8] ;
- ; 2.033 ; 2.217 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[9] ;
- ; 2.038 ; 2.222 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[12] ;
- ; 2.038 ; 2.222 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[7] ;
- ; 2.038 ; 2.222 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hwrite ;
- ; 2.039 ; 2.039 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[0]|clk ;
- ; 2.039 ; 2.039 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[1]|clk ;
- ; 2.039 ; 2.039 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[2]|clk ;
- ; 2.039 ; 2.039 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[3]|clk ;
- ; 2.039 ; 2.039 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[4]|clk ;
- ; 2.039 ; 2.039 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[5]|clk ;
- ; 2.039 ; 2.039 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[6]|clk ;
- ; 2.039 ; 2.039 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[7]|clk ;
- ; 2.039 ; 2.039 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_reg|clk ;
- ; 2.039 ; 2.039 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|hdone|clk ;
- ; 2.039 ; 2.039 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|hreadyout|clk ;
- ; 2.050 ; 2.050 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; gclksw_inst|gclk_switch|inclk[2] ;
- ; 2.050 ; 2.050 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; gclksw_inst|gclk_switch|outclk ;
- ; 2.115 ; 2.115 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; gclksw_inst|gclk_switch|inclk[2] ;
- ; 2.115 ; 2.115 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; gclksw_inst|gclk_switch|outclk ;
- ; 2.125 ; 2.125 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[0]|clk ;
- ; 2.125 ; 2.125 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[1]|clk ;
- ; 2.125 ; 2.125 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[2]|clk ;
- ; 2.125 ; 2.125 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[3]|clk ;
- ; 2.125 ; 2.125 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[4]|clk ;
- ; 2.125 ; 2.125 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[5]|clk ;
- ; 2.125 ; 2.125 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[6]|clk ;
- ; 2.125 ; 2.125 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[7]|clk ;
- +-------+--------------+----------------+------------------+-------------------------------------+------------+------------------------------------------------------+
- +----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
- ; Slow 1200mV 0C Model Minimum Pulse Width: 'pll_inst|auto_generated|pll1|clk[3]' ;
- +-------+--------------+----------------+------------------+-------------------------------------+------------+--------------------------------------------------------------------------------------------+
- ; Slack ; Actual Width ; Required Width ; Type ; Clock ; Clock Edge ; Target ;
- +-------+--------------+----------------+------------------+-------------------------------------+------------+--------------------------------------------------------------------------------------------+
- ; 3.802 ; 4.018 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|rx_reg[2] ;
- ; 3.802 ; 4.018 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|break_error ;
- ; 3.802 ; 4.018 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|framing_error ;
- ; 3.802 ; 4.018 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|break_error ;
- ; 3.802 ; 4.018 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|framing_error ;
- ; 3.802 ; 4.018 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|break_error ;
- ; 3.802 ; 4.018 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|framing_error ;
- ; 3.802 ; 4.018 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|rx_idle ;
- ; 3.803 ; 4.019 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|rx_dma_en[1] ;
- ; 3.803 ; 4.019 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|tx_dma_en[1] ;
- ; 3.805 ; 4.021 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|break_error_ie[0] ;
- ; 3.805 ; 4.021 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|framing_error_ie[0] ;
- ; 3.805 ; 4.021 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|overrun_error_ie[0] ;
- ; 3.805 ; 4.021 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|parity_error_ie[0] ;
- ; 3.805 ; 4.021 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_idle_ie[0] ;
- ; 3.805 ; 4.021 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_not_empty_ie[0] ;
- ; 3.805 ; 4.021 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|tx_complete_ie[0] ;
- ; 3.805 ; 4.021 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|tx_not_full_ie[0] ;
- ; 3.806 ; 4.022 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|ibrd[11] ;
- ; 3.806 ; 4.022 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|ibrd[15] ;
- ; 3.806 ; 4.022 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|ibrd[6] ;
- ; 3.806 ; 4.022 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|ibrd[8] ;
- ; 3.806 ; 4.022 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|rx_shift_reg[3] ;
- ; 3.806 ; 4.022 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|rx_shift_reg[4] ;
- ; 3.806 ; 4.022 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|rx_shift_reg[5] ;
- ; 3.806 ; 4.022 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|rx_shift_reg[6] ;
- ; 3.807 ; 4.023 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_dma_en[3] ;
- ; 3.807 ; 4.023 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|tx_dma_en[3] ;
- ; 3.807 ; 4.023 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|ibrd[0] ;
- ; 3.807 ; 4.023 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|ibrd[13] ;
- ; 3.807 ; 4.023 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|ibrd[2] ;
- ; 3.807 ; 4.023 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|ibrd[7] ;
- ; 3.807 ; 4.023 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|rx_dma_en[3] ;
- ; 3.807 ; 4.023 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|tx_complete_ie[2] ;
- ; 3.807 ; 4.023 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|tx_dma_en[3] ;
- ; 3.807 ; 4.023 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_state.UART_DATA ;
- ; 3.807 ; 4.023 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_state.UART_PARITY ;
- ; 3.807 ; 4.023 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_state.UART_START ;
- ; 3.808 ; 4.024 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|break_error_ie[5] ;
- ; 3.808 ; 4.024 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|framing_error_ie[5] ;
- ; 3.808 ; 4.024 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|ibrd[14] ;
- ; 3.808 ; 4.024 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|overrun_error_ie[5] ;
- ; 3.808 ; 4.024 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|parity_error_ie[5] ;
- ; 3.808 ; 4.024 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_idle_ie[5] ;
- ; 3.808 ; 4.024 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|tx_complete_ie[5] ;
- ; 3.808 ; 4.024 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|rx_dma_en[5] ;
- ; 3.808 ; 4.024 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|tx_dma_en[5] ;
- ; 3.808 ; 4.024 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_shift_reg[1] ;
- ; 3.808 ; 4.024 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_shift_reg[2] ;
- ; 3.808 ; 4.024 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_shift_reg[3] ;
- ; 3.808 ; 4.024 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_shift_reg[4] ;
- ; 3.808 ; 4.024 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_shift_reg[5] ;
- ; 3.808 ; 4.024 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_shift_reg[6] ;
- ; 3.808 ; 4.024 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_shift_reg[7] ;
- ; 3.808 ; 4.024 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|sync_fifo:tx_fifo|fifo[1][0] ;
- ; 3.808 ; 4.024 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|sync_fifo:tx_fifo|fifo[1][1] ;
- ; 3.808 ; 4.024 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|sync_fifo:tx_fifo|fifo[1][2] ;
- ; 3.808 ; 4.024 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|sync_fifo:tx_fifo|fifo[1][3] ;
- ; 3.808 ; 4.024 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|sync_fifo:tx_fifo|fifo[1][4] ;
- ; 3.808 ; 4.024 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|sync_fifo:tx_fifo|fifo[1][5] ;
- ; 3.808 ; 4.024 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|sync_fifo:tx_fifo|fifo[1][6] ;
- ; 3.808 ; 4.024 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|sync_fifo:tx_fifo|fifo[1][7] ;
- ; 3.808 ; 4.024 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|sync_fifo:tx_fifo|fifo[1][0] ;
- ; 3.808 ; 4.024 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|sync_fifo:tx_fifo|fifo[1][1] ;
- ; 3.808 ; 4.024 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|sync_fifo:tx_fifo|fifo[1][2] ;
- ; 3.808 ; 4.024 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|sync_fifo:tx_fifo|fifo[1][3] ;
- ; 3.808 ; 4.024 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|sync_fifo:tx_fifo|fifo[1][4] ;
- ; 3.808 ; 4.024 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|sync_fifo:tx_fifo|fifo[1][5] ;
- ; 3.808 ; 4.024 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|sync_fifo:tx_fifo|fifo[1][6] ;
- ; 3.808 ; 4.024 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|sync_fifo:tx_fifo|fifo[1][7] ;
- ; 3.809 ; 4.025 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[14] ;
- ; 3.809 ; 4.025 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[15] ;
- ; 3.809 ; 4.025 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[1] ;
- ; 3.809 ; 4.025 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[3] ;
- ; 3.809 ; 4.025 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[5] ;
- ; 3.809 ; 4.025 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|ibrd[10] ;
- ; 3.809 ; 4.025 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|ibrd[11] ;
- ; 3.809 ; 4.025 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|ibrd[12] ;
- ; 3.809 ; 4.025 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|ibrd[15] ;
- ; 3.809 ; 4.025 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|ibrd[4] ;
- ; 3.809 ; 4.025 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|ibrd[5] ;
- ; 3.809 ; 4.025 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|ibrd[6] ;
- ; 3.809 ; 4.025 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|ibrd[8] ;
- ; 3.809 ; 4.025 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|ibrd[9] ;
- ; 3.809 ; 4.025 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|rx_dma_en[2] ;
- ; 3.809 ; 4.025 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|tx_complete_ie[3] ;
- ; 3.809 ; 4.025 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|tx_dma_en[2] ;
- ; 3.809 ; 4.025 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_data_cnt[0] ;
- ; 3.809 ; 4.025 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_data_cnt[1] ;
- ; 3.809 ; 4.025 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_data_cnt[2] ;
- ; 3.810 ; 4.026 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|tx_complete_ie[1] ;
- ; 3.810 ; 4.026 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|rx_dma_en[0] ;
- ; 3.810 ; 4.026 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|tx_dma_en[0] ;
- ; 3.810 ; 4.026 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_shift_reg[0] ;
- ; 3.810 ; 4.026 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_shift_reg[1] ;
- ; 3.810 ; 4.026 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_shift_reg[2] ;
- ; 3.810 ; 4.026 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_shift_reg[3] ;
- ; 3.810 ; 4.026 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_shift_reg[4] ;
- ; 3.810 ; 4.026 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_shift_reg[5] ;
- ; 3.810 ; 4.026 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_shift_reg[6] ;
- +-------+--------------+----------------+------------------+-------------------------------------+------------+--------------------------------------------------------------------------------------------+
- +-----------------------------------------------------------------------------------------------------------------------------------------+
- ; Slow 1200mV 0C Model Minimum Pulse Width: 'PIN_HSI' ;
- +--------+--------------+----------------+------------------+---------+------------+------------------------------------------------------+
- ; Slack ; Actual Width ; Required Width ; Type ; Clock ; Clock Edge ; Target ;
- +--------+--------------+----------------+------------------+---------+------------+------------------------------------------------------+
- ; 49.764 ; 49.980 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[12] ;
- ; 49.764 ; 49.980 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[7] ;
- ; 49.764 ; 49.980 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hwrite ;
- ; 49.768 ; 49.984 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[10] ;
- ; 49.768 ; 49.984 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[2] ;
- ; 49.768 ; 49.984 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[3] ;
- ; 49.768 ; 49.984 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[4] ;
- ; 49.768 ; 49.984 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[5] ;
- ; 49.768 ; 49.984 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[6] ;
- ; 49.768 ; 49.984 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[8] ;
- ; 49.768 ; 49.984 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[9] ;
- ; 49.785 ; 49.969 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ;
- ; 49.785 ; 49.969 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ;
- ; 49.785 ; 49.969 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ;
- ; 49.785 ; 49.969 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ;
- ; 49.785 ; 49.969 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ;
- ; 49.785 ; 49.969 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ;
- ; 49.785 ; 49.969 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ;
- ; 49.785 ; 49.969 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ;
- ; 49.785 ; 49.969 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ;
- ; 49.785 ; 49.969 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ;
- ; 49.785 ; 49.969 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_reg ;
- ; 49.811 ; 50.027 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ;
- ; 49.811 ; 50.027 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ;
- ; 49.811 ; 50.027 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ;
- ; 49.811 ; 50.027 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ;
- ; 49.811 ; 50.027 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ;
- ; 49.811 ; 50.027 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ;
- ; 49.811 ; 50.027 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ;
- ; 49.811 ; 50.027 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ;
- ; 49.811 ; 50.027 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ;
- ; 49.811 ; 50.027 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ;
- ; 49.811 ; 50.027 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_reg ;
- ; 49.826 ; 50.010 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[10] ;
- ; 49.826 ; 50.010 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[2] ;
- ; 49.826 ; 50.010 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[3] ;
- ; 49.826 ; 50.010 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[4] ;
- ; 49.826 ; 50.010 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[5] ;
- ; 49.826 ; 50.010 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[6] ;
- ; 49.826 ; 50.010 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[8] ;
- ; 49.826 ; 50.010 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[9] ;
- ; 49.831 ; 50.015 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[12] ;
- ; 49.831 ; 50.015 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[7] ;
- ; 49.831 ; 50.015 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hwrite ;
- ; 49.904 ; 49.904 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; PIN_HSI~input|o ;
- ; 49.908 ; 49.908 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; gclksw_inst|gclk_switch|inclk[0] ;
- ; 49.908 ; 49.908 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; gclksw_inst|gclk_switch|outclk ;
- ; 49.918 ; 49.918 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[0]|clk ;
- ; 49.918 ; 49.918 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[1]|clk ;
- ; 49.918 ; 49.918 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[2]|clk ;
- ; 49.918 ; 49.918 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[3]|clk ;
- ; 49.918 ; 49.918 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[4]|clk ;
- ; 49.918 ; 49.918 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[5]|clk ;
- ; 49.918 ; 49.918 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[6]|clk ;
- ; 49.918 ; 49.918 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[7]|clk ;
- ; 49.918 ; 49.918 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_reg|clk ;
- ; 49.918 ; 49.918 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|hdone|clk ;
- ; 49.918 ; 49.918 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|hreadyout|clk ;
- ; 49.959 ; 49.959 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[10]|clk ;
- ; 49.959 ; 49.959 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[2]|clk ;
- ; 49.959 ; 49.959 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[3]|clk ;
- ; 49.959 ; 49.959 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[4]|clk ;
- ; 49.959 ; 49.959 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[5]|clk ;
- ; 49.959 ; 49.959 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[6]|clk ;
- ; 49.959 ; 49.959 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[8]|clk ;
- ; 49.959 ; 49.959 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[9]|clk ;
- ; 49.964 ; 49.964 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[12]|clk ;
- ; 49.964 ; 49.964 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[7]|clk ;
- ; 49.964 ; 49.964 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|hwrite|clk ;
- ; 50.000 ; 50.000 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; PIN_HSI~input|i ;
- ; 50.000 ; 50.000 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; PIN_HSI~input|i ;
- ; 50.034 ; 50.034 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[12]|clk ;
- ; 50.034 ; 50.034 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[7]|clk ;
- ; 50.034 ; 50.034 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|hwrite|clk ;
- ; 50.038 ; 50.038 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[10]|clk ;
- ; 50.038 ; 50.038 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[2]|clk ;
- ; 50.038 ; 50.038 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[3]|clk ;
- ; 50.038 ; 50.038 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[4]|clk ;
- ; 50.038 ; 50.038 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[5]|clk ;
- ; 50.038 ; 50.038 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[6]|clk ;
- ; 50.038 ; 50.038 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[8]|clk ;
- ; 50.038 ; 50.038 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[9]|clk ;
- ; 50.081 ; 50.081 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[0]|clk ;
- ; 50.081 ; 50.081 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[1]|clk ;
- ; 50.081 ; 50.081 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[2]|clk ;
- ; 50.081 ; 50.081 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[3]|clk ;
- ; 50.081 ; 50.081 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[4]|clk ;
- ; 50.081 ; 50.081 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[5]|clk ;
- ; 50.081 ; 50.081 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[6]|clk ;
- ; 50.081 ; 50.081 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[7]|clk ;
- ; 50.081 ; 50.081 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_reg|clk ;
- ; 50.081 ; 50.081 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|hdone|clk ;
- ; 50.081 ; 50.081 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|hreadyout|clk ;
- ; 50.092 ; 50.092 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; gclksw_inst|gclk_switch|inclk[0] ;
- ; 50.092 ; 50.092 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; gclksw_inst|gclk_switch|outclk ;
- ; 50.096 ; 50.096 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; PIN_HSI~input|o ;
- ; 96.000 ; 100.000 ; 4.000 ; Port Rate ; PIN_HSI ; Rise ; PIN_HSI ;
- ; 97.513 ; 100.000 ; 2.487 ; Min Period ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[10] ;
- ; 97.513 ; 100.000 ; 2.487 ; Min Period ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[12] ;
- ; 97.513 ; 100.000 ; 2.487 ; Min Period ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[2] ;
- +--------+--------------+----------------+------------------+---------+------------+------------------------------------------------------+
- +-----------------------------------------------------------------------------------------------------------------------------------+
- ; Slow 1200mV 0C Model Minimum Pulse Width: 'PIN_HSE' ;
- +---------+--------------+----------------+------------------+---------+------------+-----------------------------------------------+
- ; Slack ; Actual Width ; Required Width ; Type ; Clock ; Clock Edge ; Target ;
- +---------+--------------+----------------+------------------+---------+------------+-----------------------------------------------+
- ; 62.365 ; 62.365 ; 0.000 ; Low Pulse Width ; PIN_HSE ; Rise ; pll_inst|auto_generated|pll1|clk[0] ;
- ; 62.365 ; 62.365 ; 0.000 ; Low Pulse Width ; PIN_HSE ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; 62.365 ; 62.365 ; 0.000 ; Low Pulse Width ; PIN_HSE ; Rise ; pll_inst|auto_generated|pll1|observablevcoout ;
- ; 62.404 ; 62.404 ; 0.000 ; Low Pulse Width ; PIN_HSE ; Rise ; PIN_HSE~input|o ;
- ; 62.423 ; 62.423 ; 0.000 ; Low Pulse Width ; PIN_HSE ; Rise ; pll_inst|auto_generated|pll1|inclk[0] ;
- ; 62.500 ; 62.500 ; 0.000 ; High Pulse Width ; PIN_HSE ; Rise ; PIN_HSE~input|i ;
- ; 62.500 ; 62.500 ; 0.000 ; Low Pulse Width ; PIN_HSE ; Rise ; PIN_HSE~input|i ;
- ; 62.576 ; 62.576 ; 0.000 ; High Pulse Width ; PIN_HSE ; Rise ; pll_inst|auto_generated|pll1|inclk[0] ;
- ; 62.596 ; 62.596 ; 0.000 ; High Pulse Width ; PIN_HSE ; Rise ; PIN_HSE~input|o ;
- ; 62.635 ; 62.635 ; 0.000 ; High Pulse Width ; PIN_HSE ; Rise ; pll_inst|auto_generated|pll1|clk[0] ;
- ; 62.635 ; 62.635 ; 0.000 ; High Pulse Width ; PIN_HSE ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; 62.635 ; 62.635 ; 0.000 ; High Pulse Width ; PIN_HSE ; Rise ; pll_inst|auto_generated|pll1|observablevcoout ;
- ; 121.000 ; 125.000 ; 4.000 ; Port Rate ; PIN_HSE ; Rise ; PIN_HSE ;
- +---------+--------------+----------------+------------------+---------+------------+-----------------------------------------------+
- +---------------------------------------------------------------------------------------------+
- ; Setup Times ;
- +-------------+------------+-------+-------+------------+-------------------------------------+
- ; Data Port ; Clock Port ; Rise ; Fall ; Clock Edge ; Clock Reference ;
- +-------------+------------+-------+-------+------------+-------------------------------------+
- ; SIM_IO[*] ; PIN_HSE ; 5.483 ; 5.961 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[0] ; PIN_HSE ; 3.772 ; 3.986 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[1] ; PIN_HSE ; 3.917 ; 4.129 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[2] ; PIN_HSE ; 4.192 ; 4.337 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[3] ; PIN_HSE ; 5.046 ; 5.375 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[4] ; PIN_HSE ; 3.824 ; 4.048 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[5] ; PIN_HSE ; 3.834 ; 4.063 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[6] ; PIN_HSE ; 4.550 ; 4.670 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[7] ; PIN_HSE ; 4.174 ; 4.326 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[8] ; PIN_HSE ; 4.037 ; 4.232 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[9] ; PIN_HSE ; 4.575 ; 4.745 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[10] ; PIN_HSE ; 5.483 ; 5.961 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[11] ; PIN_HSE ; 4.295 ; 4.460 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- +-------------+------------+-------+-------+------------+-------------------------------------+
- +-----------------------------------------------------------------------------------------------+
- ; Hold Times ;
- +-------------+------------+--------+--------+------------+-------------------------------------+
- ; Data Port ; Clock Port ; Rise ; Fall ; Clock Edge ; Clock Reference ;
- +-------------+------------+--------+--------+------------+-------------------------------------+
- ; SIM_IO[*] ; PIN_HSE ; -2.968 ; -3.187 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[0] ; PIN_HSE ; -2.968 ; -3.187 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[1] ; PIN_HSE ; -3.111 ; -3.326 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[2] ; PIN_HSE ; -3.373 ; -3.525 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[3] ; PIN_HSE ; -4.194 ; -4.496 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[4] ; PIN_HSE ; -3.022 ; -3.250 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[5] ; PIN_HSE ; -3.028 ; -3.261 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[6] ; PIN_HSE ; -3.719 ; -3.848 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[7] ; PIN_HSE ; -3.356 ; -3.514 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[8] ; PIN_HSE ; -3.225 ; -3.426 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[9] ; PIN_HSE ; -3.743 ; -3.919 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[10] ; PIN_HSE ; -4.640 ; -5.103 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[11] ; PIN_HSE ; -3.470 ; -3.642 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- +-------------+------------+--------+--------+------------+-------------------------------------+
- +--------------------------------------------------------------------------------------------------------------------------+
- ; Clock to Output Times ;
- +------------------------------------------+------------+-------+-------+------------+-------------------------------------+
- ; Data Port ; Clock Port ; Rise ; Fall ; Clock Edge ; Clock Reference ;
- +------------------------------------------+------------+-------+-------+------------+-------------------------------------+
- ; SIM_CLK ; PIN_HSI ; 7.750 ; 7.433 ; Rise ; PIN_HSI ;
- ; alta_rv32:rv32|sys_clk~QIC_DANGLING_PORT ; PIN_HSI ; 2.772 ; 2.815 ; Rise ; PIN_HSI ;
- ; alta_rv32:rv32|sys_clk~QIC_DANGLING_PORT ; PIN_HSI ; 2.772 ; 2.815 ; Fall ; PIN_HSI ;
- ; SIM_CLK ; PIN_HSE ; 5.315 ; 4.998 ; Rise ; pll_inst|auto_generated|pll1|clk[0] ;
- ; alta_rv32:rv32|sys_clk~QIC_DANGLING_PORT ; PIN_HSE ; 0.337 ; ; Rise ; pll_inst|auto_generated|pll1|clk[0] ;
- ; alta_rv32:rv32|sys_clk~QIC_DANGLING_PORT ; PIN_HSE ; ; 0.255 ; Fall ; pll_inst|auto_generated|pll1|clk[0] ;
- ; SIM_IO[*] ; PIN_HSE ; 5.974 ; 6.693 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[0] ; PIN_HSE ; 3.962 ; 4.168 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[1] ; PIN_HSE ; 3.956 ; 4.166 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[2] ; PIN_HSE ; 4.028 ; 4.233 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[3] ; PIN_HSE ; 4.125 ; 4.311 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[4] ; PIN_HSE ; 4.240 ; 4.527 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[5] ; PIN_HSE ; 5.974 ; 6.693 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[6] ; PIN_HSE ; 4.708 ; 5.002 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[7] ; PIN_HSE ; 4.261 ; 4.522 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[8] ; PIN_HSE ; 4.413 ; 4.651 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[9] ; PIN_HSE ; 4.430 ; 4.667 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[10] ; PIN_HSE ; 4.371 ; 4.616 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[11] ; PIN_HSE ; 4.308 ; 4.568 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- +------------------------------------------+------------+-------+-------+------------+-------------------------------------+
- +----------------------------------------------------------------------------------------------------------------------------+
- ; Minimum Clock to Output Times ;
- +------------------------------------------+------------+--------+--------+------------+-------------------------------------+
- ; Data Port ; Clock Port ; Rise ; Fall ; Clock Edge ; Clock Reference ;
- +------------------------------------------+------------+--------+--------+------------+-------------------------------------+
- ; SIM_CLK ; PIN_HSI ; 7.457 ; 7.149 ; Rise ; PIN_HSI ;
- ; alta_rv32:rv32|sys_clk~QIC_DANGLING_PORT ; PIN_HSI ; 2.692 ; 2.737 ; Rise ; PIN_HSI ;
- ; alta_rv32:rv32|sys_clk~QIC_DANGLING_PORT ; PIN_HSI ; 2.692 ; 2.737 ; Fall ; PIN_HSI ;
- ; SIM_CLK ; PIN_HSE ; 4.658 ; 4.350 ; Rise ; pll_inst|auto_generated|pll1|clk[0] ;
- ; alta_rv32:rv32|sys_clk~QIC_DANGLING_PORT ; PIN_HSE ; -0.107 ; ; Rise ; pll_inst|auto_generated|pll1|clk[0] ;
- ; alta_rv32:rv32|sys_clk~QIC_DANGLING_PORT ; PIN_HSE ; ; -0.186 ; Fall ; pll_inst|auto_generated|pll1|clk[0] ;
- ; SIM_IO[*] ; PIN_HSE ; 3.349 ; 3.555 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[0] ; PIN_HSE ; 3.354 ; 3.556 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[1] ; PIN_HSE ; 3.349 ; 3.555 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[2] ; PIN_HSE ; 3.421 ; 3.622 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[3] ; PIN_HSE ; 3.511 ; 3.694 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[4] ; PIN_HSE ; 3.625 ; 3.904 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[5] ; PIN_HSE ; 5.346 ; 6.056 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[6] ; PIN_HSE ; 4.073 ; 4.359 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[7] ; PIN_HSE ; 3.641 ; 3.896 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[8] ; PIN_HSE ; 3.788 ; 4.022 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[9] ; PIN_HSE ; 3.806 ; 4.038 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[10] ; PIN_HSE ; 3.749 ; 3.989 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[11] ; PIN_HSE ; 3.687 ; 3.942 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- +------------------------------------------+------------+--------+--------+------------+-------------------------------------+
- +---------------------------------------------------------------------------------------------+
- ; Output Enable Times ;
- +-------------+------------+-------+-------+------------+-------------------------------------+
- ; Data Port ; Clock Port ; Rise ; Fall ; Clock Edge ; Clock Reference ;
- +-------------+------------+-------+-------+------------+-------------------------------------+
- ; SIM_IO[*] ; PIN_HSE ; 4.293 ; 4.127 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[0] ; PIN_HSE ; 4.361 ; 4.195 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[1] ; PIN_HSE ; 5.003 ; 4.837 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[2] ; PIN_HSE ; 4.581 ; 4.415 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[3] ; PIN_HSE ; 4.293 ; 4.127 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[4] ; PIN_HSE ; 4.323 ; 4.157 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[5] ; PIN_HSE ; 6.564 ; 6.011 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[6] ; PIN_HSE ; 5.041 ; 4.875 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[7] ; PIN_HSE ; 5.719 ; 5.553 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[8] ; PIN_HSE ; 6.062 ; 5.896 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[9] ; PIN_HSE ; 5.335 ; 5.169 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[10] ; PIN_HSE ; 5.456 ; 5.290 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[11] ; PIN_HSE ; 5.976 ; 5.810 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- +-------------+------------+-------+-------+------------+-------------------------------------+
- +---------------------------------------------------------------------------------------------+
- ; Minimum Output Enable Times ;
- +-------------+------------+-------+-------+------------+-------------------------------------+
- ; Data Port ; Clock Port ; Rise ; Fall ; Clock Edge ; Clock Reference ;
- +-------------+------------+-------+-------+------------+-------------------------------------+
- ; SIM_IO[*] ; PIN_HSE ; 3.662 ; 3.496 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[0] ; PIN_HSE ; 3.728 ; 3.562 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[1] ; PIN_HSE ; 4.344 ; 4.178 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[2] ; PIN_HSE ; 3.939 ; 3.773 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[3] ; PIN_HSE ; 3.662 ; 3.496 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[4] ; PIN_HSE ; 3.690 ; 3.524 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[5] ; PIN_HSE ; 5.919 ; 5.366 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[6] ; PIN_HSE ; 4.380 ; 4.214 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[7] ; PIN_HSE ; 5.030 ; 4.864 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[8] ; PIN_HSE ; 5.360 ; 5.194 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[9] ; PIN_HSE ; 4.662 ; 4.496 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[10] ; PIN_HSE ; 4.778 ; 4.612 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[11] ; PIN_HSE ; 5.277 ; 5.111 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- +-------------+------------+-------+-------+------------+-------------------------------------+
- +-----------------------------------------------------------------------------------------------------+
- ; Output Disable Times ;
- +-------------+------------+-----------+-----------+------------+-------------------------------------+
- ; Data Port ; Clock Port ; 0 to Hi-Z ; 1 to Hi-Z ; Clock Edge ; Clock Reference ;
- +-------------+------------+-----------+-----------+------------+-------------------------------------+
- ; SIM_IO[*] ; PIN_HSE ; 4.043 ; 4.209 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[0] ; PIN_HSE ; 4.127 ; 4.293 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[1] ; PIN_HSE ; 4.678 ; 4.844 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[2] ; PIN_HSE ; 4.254 ; 4.420 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[3] ; PIN_HSE ; 4.043 ; 4.209 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[4] ; PIN_HSE ; 4.065 ; 4.231 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[5] ; PIN_HSE ; 5.851 ; 6.404 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[6] ; PIN_HSE ; 4.679 ; 4.845 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[7] ; PIN_HSE ; 5.278 ; 5.444 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[8] ; PIN_HSE ; 5.537 ; 5.703 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[9] ; PIN_HSE ; 4.923 ; 5.089 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[10] ; PIN_HSE ; 5.060 ; 5.226 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[11] ; PIN_HSE ; 5.465 ; 5.631 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- +-------------+------------+-----------+-----------+------------+-------------------------------------+
- +-----------------------------------------------------------------------------------------------------+
- ; Minimum Output Disable Times ;
- +-------------+------------+-----------+-----------+------------+-------------------------------------+
- ; Data Port ; Clock Port ; 0 to Hi-Z ; 1 to Hi-Z ; Clock Edge ; Clock Reference ;
- +-------------+------------+-----------+-----------+------------+-------------------------------------+
- ; SIM_IO[*] ; PIN_HSE ; 3.416 ; 3.582 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[0] ; PIN_HSE ; 3.497 ; 3.663 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[1] ; PIN_HSE ; 4.025 ; 4.191 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[2] ; PIN_HSE ; 3.618 ; 3.784 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[3] ; PIN_HSE ; 3.416 ; 3.582 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[4] ; PIN_HSE ; 3.435 ; 3.601 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[5] ; PIN_HSE ; 5.212 ; 5.765 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[6] ; PIN_HSE ; 4.025 ; 4.191 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[7] ; PIN_HSE ; 4.600 ; 4.766 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[8] ; PIN_HSE ; 4.850 ; 5.016 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[9] ; PIN_HSE ; 4.260 ; 4.426 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[10] ; PIN_HSE ; 4.392 ; 4.558 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[11] ; PIN_HSE ; 4.780 ; 4.946 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- +-------------+------------+-----------+-----------+------------+-------------------------------------+
- ---------------------------------------------
- ; Slow 1200mV 0C Model Metastability Report ;
- ---------------------------------------------
- No synchronizer chains to report.
- +--------------------------------------------------------------+
- ; Fast 1200mV 0C Model Setup Summary ;
- +-------------------------------------+--------+---------------+
- ; Clock ; Slack ; End Point TNS ;
- +-------------------------------------+--------+---------------+
- ; pll_inst|auto_generated|pll1|clk[0] ; 3.045 ; 0.000 ;
- ; pll_inst|auto_generated|pll1|clk[3] ; 5.489 ; 0.000 ;
- ; PIN_HSI ; 98.879 ; 0.000 ;
- +-------------------------------------+--------+---------------+
- +-------------------------------------------------------------+
- ; Fast 1200mV 0C Model Hold Summary ;
- +-------------------------------------+-------+---------------+
- ; Clock ; Slack ; End Point TNS ;
- +-------------------------------------+-------+---------------+
- ; pll_inst|auto_generated|pll1|clk[3] ; 0.153 ; 0.000 ;
- ; PIN_HSI ; 0.182 ; 0.000 ;
- ; pll_inst|auto_generated|pll1|clk[0] ; 0.182 ; 0.000 ;
- +-------------------------------------+-------+---------------+
- -----------------------------------------
- ; Fast 1200mV 0C Model Recovery Summary ;
- -----------------------------------------
- No paths to report.
- ----------------------------------------
- ; Fast 1200mV 0C Model Removal Summary ;
- ----------------------------------------
- No paths to report.
- +--------------------------------------------------------------+
- ; Fast 1200mV 0C Model Minimum Pulse Width Summary ;
- +-------------------------------------+--------+---------------+
- ; Clock ; Slack ; End Point TNS ;
- +-------------------------------------+--------+---------------+
- ; pll_inst|auto_generated|pll1|clk[0] ; 1.864 ; 0.000 ;
- ; pll_inst|auto_generated|pll1|clk[3] ; 3.947 ; 0.000 ;
- ; PIN_HSI ; 49.255 ; 0.000 ;
- ; PIN_HSE ; 61.901 ; 0.000 ;
- +-------------------------------------+--------+---------------+
- +-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
- ; Fast 1200mV 0C Model Setup: 'pll_inst|auto_generated|pll1|clk[0]' ;
- +-------+-------------------------------------------------------+------------------------------------------------------+-------------------------------------+-------------------------------------+--------------+------------+------------+
- ; Slack ; From Node ; To Node ; Launch Clock ; Latch Clock ; Relationship ; Clock Skew ; Data Delay ;
- +-------+-------------------------------------------------------+------------------------------------------------------+-------------------------------------+-------------------------------------+--------------+------------+------------+
- ; 3.045 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 1.087 ;
- ; 3.045 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 1.087 ;
- ; 3.045 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 1.087 ;
- ; 3.045 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 1.087 ;
- ; 3.045 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 1.087 ;
- ; 3.045 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 1.087 ;
- ; 3.045 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 1.087 ;
- ; 3.045 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 1.087 ;
- ; 3.068 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; 0.132 ; 1.237 ;
- ; 3.068 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; 0.132 ; 1.237 ;
- ; 3.068 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[9] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; 0.132 ; 1.237 ;
- ; 3.068 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[8] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; 0.132 ; 1.237 ;
- ; 3.068 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; 0.132 ; 1.237 ;
- ; 3.068 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[10] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; 0.132 ; 1.237 ;
- ; 3.068 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; 0.132 ; 1.237 ;
- ; 3.068 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; 0.132 ; 1.237 ;
- ; 3.087 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 1.045 ;
- ; 3.087 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 1.045 ;
- ; 3.087 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 1.045 ;
- ; 3.087 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 1.045 ;
- ; 3.087 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 1.045 ;
- ; 3.087 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 1.045 ;
- ; 3.087 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 1.045 ;
- ; 3.087 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 1.045 ;
- ; 3.122 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 1.010 ;
- ; 3.122 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 1.010 ;
- ; 3.122 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 1.010 ;
- ; 3.122 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 1.010 ;
- ; 3.122 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 1.010 ;
- ; 3.122 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 1.010 ;
- ; 3.122 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 1.010 ;
- ; 3.122 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 1.010 ;
- ; 3.128 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 1.004 ;
- ; 3.128 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 1.004 ;
- ; 3.128 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 1.004 ;
- ; 3.128 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 1.004 ;
- ; 3.128 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 1.004 ;
- ; 3.128 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 1.004 ;
- ; 3.128 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 1.004 ;
- ; 3.128 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 1.004 ;
- ; 3.139 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 0.993 ;
- ; 3.139 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 0.993 ;
- ; 3.139 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 0.993 ;
- ; 3.139 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 0.993 ;
- ; 3.139 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 0.993 ;
- ; 3.139 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 0.993 ;
- ; 3.139 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 0.993 ;
- ; 3.139 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 0.993 ;
- ; 3.165 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 0.967 ;
- ; 3.165 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 0.967 ;
- ; 3.165 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 0.967 ;
- ; 3.165 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 0.967 ;
- ; 3.165 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 0.967 ;
- ; 3.165 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 0.967 ;
- ; 3.165 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 0.967 ;
- ; 3.165 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 0.967 ;
- ; 3.166 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 0.966 ;
- ; 3.170 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 0.962 ;
- ; 3.215 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 0.917 ;
- ; 3.215 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 0.917 ;
- ; 3.215 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 0.917 ;
- ; 3.215 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 0.917 ;
- ; 3.215 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 0.917 ;
- ; 3.215 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 0.917 ;
- ; 3.255 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 0.877 ;
- ; 3.273 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 0.859 ;
- ; 3.276 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 0.856 ;
- ; 3.276 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 0.856 ;
- ; 3.276 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 0.856 ;
- ; 3.276 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 0.856 ;
- ; 3.276 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 0.856 ;
- ; 3.276 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 0.856 ;
- ; 3.276 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 0.856 ;
- ; 3.276 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 0.856 ;
- ; 3.279 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 0.853 ;
- ; 3.290 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 0.842 ;
- ; 3.297 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 0.835 ;
- ; 3.325 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hwrite ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; 0.148 ; 0.996 ;
- ; 3.325 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; 0.148 ; 0.996 ;
- ; 3.325 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[12] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; 0.148 ; 0.996 ;
- ; 3.375 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 0.757 ;
- ; 3.425 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 0.707 ;
- ; 3.427 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 0.705 ;
- ; 3.588 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.040 ; 0.545 ;
- ; 3.761 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.040 ; 0.372 ;
- ; 3.773 ; multi_uart_ip:macro_inst|sim_clk_reg ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 0.359 ;
- ; 3.774 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.040 ; 0.359 ;
- ; 3.783 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.040 ; 0.350 ;
- ; 6.918 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[12] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[12] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; 8.332 ; 0.094 ; 1.515 ;
- ; 6.985 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|pdone ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; 8.332 ; -0.096 ; 1.258 ;
- ; 6.991 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|pvalid ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; 8.332 ; -0.098 ; 1.250 ;
- ; 7.050 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[7] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[7] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; 8.332 ; 0.093 ; 1.382 ;
- ; 7.119 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[10] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[10] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; 8.332 ; 0.078 ; 1.298 ;
- ; 7.272 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[5] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[5] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; 8.332 ; 0.077 ; 1.144 ;
- ; 7.360 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[4] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; 8.332 ; 0.078 ; 1.057 ;
- ; 7.375 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[9] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[9] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; 8.332 ; 0.078 ; 1.042 ;
- ; 7.472 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[2] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[2] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; 8.332 ; 0.077 ; 0.944 ;
- ; 7.573 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[3] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[3] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; 8.332 ; 0.078 ; 0.844 ;
- ; 7.610 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[8] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[8] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; 8.332 ; 0.078 ; 0.807 ;
- ; 7.774 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[6] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[6] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; 8.332 ; 0.077 ; 0.642 ;
- +-------+-------------------------------------------------------+------------------------------------------------------+-------------------------------------+-------------------------------------+--------------+------------+------------+
- +------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
- ; Fast 1200mV 0C Model Setup: 'pll_inst|auto_generated|pll1|clk[3]' ;
- +-------+------------------------------------------------------------------------------------+------------------------------------------------------------------------------------+-------------------------------------+-------------------------------------+--------------+------------+------------+
- ; Slack ; From Node ; To Node ; Launch Clock ; Latch Clock ; Relationship ; Clock Skew ; Data Delay ;
- +-------+------------------------------------------------------------------------------------+------------------------------------------------------------------------------------+-------------------------------------+-------------------------------------+--------------+------------+------------+
- ; 5.489 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[8] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.156 ; 3.007 ;
- ; 5.540 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[3] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.037 ; 2.763 ;
- ; 5.571 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[9] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.156 ; 2.925 ;
- ; 5.585 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_state.UART_DATA ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_state.UART_DATA ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.040 ; 2.715 ;
- ; 5.585 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[5] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.037 ; 2.718 ;
- ; 5.597 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[9] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[7] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.142 ; 2.885 ;
- ; 5.608 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[9] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[8] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.050 ; 2.682 ;
- ; 5.616 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[5] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.037 ; 2.687 ;
- ; 5.622 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[8] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.037 ; 2.681 ;
- ; 5.627 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|framing_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.044 ; 2.669 ;
- ; 5.638 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[3] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|tx_dma_en[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.054 ; 2.648 ;
- ; 5.638 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[3] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|rx_dma_en[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.054 ; 2.648 ;
- ; 5.644 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[4] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.037 ; 2.659 ;
- ; 5.652 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[8] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[7] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.142 ; 2.830 ;
- ; 5.670 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[9] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.037 ; 2.633 ;
- ; 5.672 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_shift_reg[7] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.056 ; 2.612 ;
- ; 5.672 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_shift_reg[6] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.056 ; 2.612 ;
- ; 5.672 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_shift_reg[5] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.056 ; 2.612 ;
- ; 5.672 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_shift_reg[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.056 ; 2.612 ;
- ; 5.672 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_shift_reg[3] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.056 ; 2.612 ;
- ; 5.672 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_shift_reg[2] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.056 ; 2.612 ;
- ; 5.672 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_shift_reg[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.056 ; 2.612 ;
- ; 5.672 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_shift_reg[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.056 ; 2.612 ;
- ; 5.673 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|parity_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.149 ; 2.816 ;
- ; 5.676 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[9] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.152 ; 2.816 ;
- ; 5.684 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[4] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.037 ; 2.619 ;
- ; 5.692 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|psel ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_idle_ie[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.057 ; 2.591 ;
- ; 5.692 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|psel ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|overrun_error_ie[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.057 ; 2.591 ;
- ; 5.692 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|tx_dma_en[1] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.154 ; 2.802 ;
- ; 5.698 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[3] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.037 ; 2.605 ;
- ; 5.704 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[9] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.037 ; 2.599 ;
- ; 5.719 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[10] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.156 ; 2.777 ;
- ; 5.720 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[8] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.152 ; 2.772 ;
- ; 5.726 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[5] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_idle_ie[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.058 ; 2.556 ;
- ; 5.726 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[5] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|overrun_error_ie[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.058 ; 2.556 ;
- ; 5.728 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[2] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.157 ; 2.769 ;
- ; 5.732 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[2] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.036 ; 2.572 ;
- ; 5.746 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[8] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.037 ; 2.557 ;
- ; 5.751 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[2] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.036 ; 2.553 ;
- ; 5.753 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|framing_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.018 ; 2.569 ;
- ; 5.754 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_shift_reg[7] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.072 ; 2.514 ;
- ; 5.754 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_shift_reg[6] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.072 ; 2.514 ;
- ; 5.754 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_shift_reg[5] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.072 ; 2.514 ;
- ; 5.754 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_shift_reg[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.072 ; 2.514 ;
- ; 5.754 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_shift_reg[3] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.072 ; 2.514 ;
- ; 5.754 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_shift_reg[2] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.072 ; 2.514 ;
- ; 5.754 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_shift_reg[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.072 ; 2.514 ;
- ; 5.754 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_shift_reg[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.072 ; 2.514 ;
- ; 5.767 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[5] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[7] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.157 ; 2.730 ;
- ; 5.772 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|baud_gen:u_baud|baud16 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|overrun_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.041 ; 2.527 ;
- ; 5.778 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|tx_state.UART_STOP ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|tx_shift_reg[7] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.147 ; 2.709 ;
- ; 5.778 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|tx_state.UART_STOP ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|tx_shift_reg[6] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.147 ; 2.709 ;
- ; 5.778 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|tx_state.UART_STOP ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|tx_shift_reg[5] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.147 ; 2.709 ;
- ; 5.778 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|tx_state.UART_STOP ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|tx_shift_reg[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.147 ; 2.709 ;
- ; 5.778 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|tx_state.UART_STOP ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|tx_shift_reg[3] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.147 ; 2.709 ;
- ; 5.778 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|tx_state.UART_STOP ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|tx_shift_reg[2] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.147 ; 2.709 ;
- ; 5.778 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|tx_state.UART_STOP ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|tx_shift_reg[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.147 ; 2.709 ;
- ; 5.778 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|tx_state.UART_STOP ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|tx_shift_reg[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.147 ; 2.709 ;
- ; 5.780 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|baud_gen:u_baud|baud16 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|framing_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.041 ; 2.519 ;
- ; 5.780 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[8] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[8] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.050 ; 2.510 ;
- ; 5.782 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|tx_state.UART_STOP ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|tx_state.UART_START ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.040 ; 2.518 ;
- ; 5.785 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|framing_error_ie[1] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[7] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.139 ; 2.694 ;
- ; 5.787 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|baud_gen:u_baud|baud16 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_state.UART_STOP ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.042 ; 2.511 ;
- ; 5.791 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|baud_gen:u_baud|baud16 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_state.UART_PARITY ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.042 ; 2.507 ;
- ; 5.795 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[8] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[2] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.157 ; 2.702 ;
- ; 5.799 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[4] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_idle_ie[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.058 ; 2.483 ;
- ; 5.799 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[4] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|overrun_error_ie[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.058 ; 2.483 ;
- ; 5.800 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[5] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.042 ; 2.498 ;
- ; 5.808 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[9] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[10] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.050 ; 2.482 ;
- ; 5.809 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|framing_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.044 ; 2.487 ;
- ; 5.811 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_shift_reg[7] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.043 ; 2.486 ;
- ; 5.811 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_shift_reg[6] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.043 ; 2.486 ;
- ; 5.811 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_shift_reg[5] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.043 ; 2.486 ;
- ; 5.811 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_shift_reg[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.043 ; 2.486 ;
- ; 5.811 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_shift_reg[3] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.043 ; 2.486 ;
- ; 5.811 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_shift_reg[2] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.043 ; 2.486 ;
- ; 5.811 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_shift_reg[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.043 ; 2.486 ;
- ; 5.811 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_shift_reg[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.043 ; 2.486 ;
- ; 5.816 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[4] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|tx_dma_en[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.054 ; 2.470 ;
- ; 5.816 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[4] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|rx_dma_en[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.054 ; 2.470 ;
- ; 5.822 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|framing_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.043 ; 2.475 ;
- ; 5.824 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_complete ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.250 ; 2.266 ;
- ; 5.827 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[8] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.042 ; 2.471 ;
- ; 5.828 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|psel ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|break_error_ie[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.056 ; 2.456 ;
- ; 5.829 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|baud_gen:u_baud|baud16 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_state.UART_IDLE ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.055 ; 2.456 ;
- ; 5.829 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[2] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|ibrd[14] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.138 ; 2.649 ;
- ; 5.829 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|baud_gen:u_baud|baud16 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_state.UART_DATA ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.055 ; 2.456 ;
- ; 5.829 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[3] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.156 ; 2.667 ;
- ; 5.830 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_data_cnt[0] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_state.UART_DATA ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.064 ; 2.446 ;
- ; 5.830 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_data_cnt[1] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_state.UART_DATA ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.064 ; 2.446 ;
- ; 5.834 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|framing_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.044 ; 2.462 ;
- ; 5.835 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|parity_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.149 ; 2.654 ;
- ; 5.837 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[2] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|parity_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.051 ; 2.452 ;
- ; 5.838 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[9] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.042 ; 2.460 ;
- ; 5.840 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|baud_gen:u_baud|baud16 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_state.UART_STOP ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.030 ; 2.470 ;
- ; 5.842 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_baud_cnt[3] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_state.UART_STOP ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.159 ; 2.657 ;
- ; 5.844 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[3] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_idle_ie[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.058 ; 2.438 ;
- ; 5.844 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[3] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|overrun_error_ie[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.058 ; 2.438 ;
- ; 5.845 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_state.UART_STOP ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_state.UART_STOP ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.047 ; 2.448 ;
- ; 5.846 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|baud_gen:u_baud|baud16 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_state.UART_PARITY ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.030 ; 2.464 ;
- +-------+------------------------------------------------------------------------------------+------------------------------------------------------------------------------------+-------------------------------------+-------------------------------------+--------------+------------+------------+
- +--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
- ; Fast 1200mV 0C Model Setup: 'PIN_HSI' ;
- +--------+------------------------------------------------------+------------------------------------------------------+--------------+-------------+--------------+------------+------------+
- ; Slack ; From Node ; To Node ; Launch Clock ; Latch Clock ; Relationship ; Clock Skew ; Data Delay ;
- +--------+------------------------------------------------------+------------------------------------------------------+--------------+-------------+--------------+------------+------------+
- ; 98.879 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 1.087 ;
- ; 98.879 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 1.087 ;
- ; 98.879 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 1.087 ;
- ; 98.879 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 1.087 ;
- ; 98.879 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 1.087 ;
- ; 98.879 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 1.087 ;
- ; 98.879 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 1.087 ;
- ; 98.879 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 1.087 ;
- ; 98.902 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[6] ; PIN_HSI ; PIN_HSI ; 100.000 ; 0.132 ; 1.237 ;
- ; 98.902 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[2] ; PIN_HSI ; PIN_HSI ; 100.000 ; 0.132 ; 1.237 ;
- ; 98.902 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[9] ; PIN_HSI ; PIN_HSI ; 100.000 ; 0.132 ; 1.237 ;
- ; 98.902 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[8] ; PIN_HSI ; PIN_HSI ; 100.000 ; 0.132 ; 1.237 ;
- ; 98.902 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[5] ; PIN_HSI ; PIN_HSI ; 100.000 ; 0.132 ; 1.237 ;
- ; 98.902 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[10] ; PIN_HSI ; PIN_HSI ; 100.000 ; 0.132 ; 1.237 ;
- ; 98.902 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[4] ; PIN_HSI ; PIN_HSI ; 100.000 ; 0.132 ; 1.237 ;
- ; 98.902 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[3] ; PIN_HSI ; PIN_HSI ; 100.000 ; 0.132 ; 1.237 ;
- ; 98.921 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 1.045 ;
- ; 98.921 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 1.045 ;
- ; 98.921 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 1.045 ;
- ; 98.921 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 1.045 ;
- ; 98.921 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 1.045 ;
- ; 98.921 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 1.045 ;
- ; 98.921 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 1.045 ;
- ; 98.921 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 1.045 ;
- ; 98.956 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 1.010 ;
- ; 98.956 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 1.010 ;
- ; 98.956 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 1.010 ;
- ; 98.956 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 1.010 ;
- ; 98.956 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 1.010 ;
- ; 98.956 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 1.010 ;
- ; 98.956 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 1.010 ;
- ; 98.956 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 1.010 ;
- ; 98.962 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 1.004 ;
- ; 98.962 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 1.004 ;
- ; 98.962 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 1.004 ;
- ; 98.962 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 1.004 ;
- ; 98.962 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 1.004 ;
- ; 98.962 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 1.004 ;
- ; 98.962 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 1.004 ;
- ; 98.962 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 1.004 ;
- ; 98.973 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 0.993 ;
- ; 98.973 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 0.993 ;
- ; 98.973 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 0.993 ;
- ; 98.973 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 0.993 ;
- ; 98.973 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 0.993 ;
- ; 98.973 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 0.993 ;
- ; 98.973 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 0.993 ;
- ; 98.973 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 0.993 ;
- ; 98.999 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 0.967 ;
- ; 98.999 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 0.967 ;
- ; 98.999 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 0.967 ;
- ; 98.999 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 0.967 ;
- ; 98.999 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 0.967 ;
- ; 98.999 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 0.967 ;
- ; 98.999 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 0.967 ;
- ; 98.999 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 0.967 ;
- ; 99.000 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 0.966 ;
- ; 99.004 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 0.962 ;
- ; 99.049 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 0.917 ;
- ; 99.049 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 0.917 ;
- ; 99.049 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 0.917 ;
- ; 99.049 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 0.917 ;
- ; 99.049 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 0.917 ;
- ; 99.049 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 0.917 ;
- ; 99.089 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 0.877 ;
- ; 99.107 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 0.859 ;
- ; 99.110 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 0.856 ;
- ; 99.110 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 0.856 ;
- ; 99.110 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 0.856 ;
- ; 99.110 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 0.856 ;
- ; 99.110 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 0.856 ;
- ; 99.110 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 0.856 ;
- ; 99.110 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 0.856 ;
- ; 99.110 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 0.856 ;
- ; 99.113 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 0.853 ;
- ; 99.124 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 0.842 ;
- ; 99.131 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 0.835 ;
- ; 99.159 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hwrite ; PIN_HSI ; PIN_HSI ; 100.000 ; 0.148 ; 0.996 ;
- ; 99.159 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[7] ; PIN_HSI ; PIN_HSI ; 100.000 ; 0.148 ; 0.996 ;
- ; 99.159 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[12] ; PIN_HSI ; PIN_HSI ; 100.000 ; 0.148 ; 0.996 ;
- ; 99.209 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 0.757 ;
- ; 99.259 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 0.707 ;
- ; 99.261 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 0.705 ;
- ; 99.422 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.040 ; 0.545 ;
- ; 99.595 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.040 ; 0.372 ;
- ; 99.607 ; multi_uart_ip:macro_inst|sim_clk_reg ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 0.359 ;
- ; 99.608 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.040 ; 0.359 ;
- ; 99.617 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.040 ; 0.350 ;
- +--------+------------------------------------------------------+------------------------------------------------------+--------------+-------------+--------------+------------+------------+
- +----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
- ; Fast 1200mV 0C Model Hold: 'pll_inst|auto_generated|pll1|clk[3]' ;
- +-------+--------------------------------------------------------------------------------------------+--------------------------------------------------------------------------------------------+-------------------------------------+-------------------------------------+--------------+------------+------------+
- ; Slack ; From Node ; To Node ; Launch Clock ; Latch Clock ; Relationship ; Clock Skew ; Data Delay ;
- +-------+--------------------------------------------------------------------------------------------+--------------------------------------------------------------------------------------------+-------------------------------------+-------------------------------------+--------------+------------+------------+
- ; 0.153 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[15] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|ibrd[15] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.225 ; 0.462 ;
- ; 0.175 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_state.UART_START ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_state.UART_START ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.048 ; 0.307 ;
- ; 0.175 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_state.UART_PARITY ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_state.UART_PARITY ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.048 ; 0.307 ;
- ; 0.175 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|break_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|break_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.048 ; 0.307 ;
- ; 0.175 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|break_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|break_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.048 ; 0.307 ;
- ; 0.175 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|break_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|break_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.048 ; 0.307 ;
- ; 0.175 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|rx_idle ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|rx_idle ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.048 ; 0.307 ;
- ; 0.175 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|framing_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|framing_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.048 ; 0.307 ;
- ; 0.175 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|framing_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|framing_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.048 ; 0.307 ;
- ; 0.175 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|framing_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|framing_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.048 ; 0.307 ;
- ; 0.176 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_data_cnt[1] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_data_cnt[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.047 ; 0.307 ;
- ; 0.176 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_data_cnt[2] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_data_cnt[2] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.047 ; 0.307 ;
- ; 0.176 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_state.UART_START ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_state.UART_START ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.047 ; 0.307 ;
- ; 0.176 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|rx_parity ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|rx_parity ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.047 ; 0.307 ;
- ; 0.176 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|rx_parity ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|rx_parity ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.047 ; 0.307 ;
- ; 0.176 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_state.UART_STOP ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_state.UART_STOP ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.047 ; 0.307 ;
- ; 0.176 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|break_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|break_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.047 ; 0.307 ;
- ; 0.176 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|rx_idle_en ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|rx_idle_en ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.047 ; 0.307 ;
- ; 0.176 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|rx_idle_en ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|rx_idle_en ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.047 ; 0.307 ;
- ; 0.176 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|framing_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|framing_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.047 ; 0.307 ;
- ; 0.182 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_data_cnt[3] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_data_cnt[3] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.041 ; 0.307 ;
- ; 0.182 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_state.UART_START ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_state.UART_START ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.041 ; 0.307 ;
- ; 0.182 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_parity ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_parity ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.041 ; 0.307 ;
- ; 0.182 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[1]|tx_data_cnt[1] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[1]|tx_data_cnt[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.041 ; 0.307 ;
- ; 0.182 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[1]|tx_data_cnt[2] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[1]|tx_data_cnt[2] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.041 ; 0.307 ;
- ; 0.182 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_parity ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_parity ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.041 ; 0.307 ;
- ; 0.182 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|parity_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|parity_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.041 ; 0.307 ;
- ; 0.182 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|tx_state.UART_START ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|tx_state.UART_START ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.041 ; 0.307 ;
- ; 0.182 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|sync_fifo:tx_fifo|counter[0] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|sync_fifo:tx_fifo|counter[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.041 ; 0.307 ;
- ; 0.182 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|tx_state.UART_IDLE ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|tx_state.UART_IDLE ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.041 ; 0.307 ;
- ; 0.182 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|parity_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|parity_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.041 ; 0.307 ;
- ; 0.182 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|sync_fifo:rx_fifo|counter[0] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|sync_fifo:rx_fifo|counter[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.041 ; 0.307 ;
- ; 0.182 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|sync_fifo:rx_fifo|counter[0] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|sync_fifo:rx_fifo|counter[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.041 ; 0.307 ;
- ; 0.182 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[5]|tx_state.UART_START ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[5]|tx_state.UART_START ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.041 ; 0.307 ;
- ; 0.182 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[5]|sync_fifo:tx_fifo|counter[0] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[5]|sync_fifo:tx_fifo|counter[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.041 ; 0.307 ;
- ; 0.182 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|sync_fifo:rx_fifo|counter[0] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|sync_fifo:rx_fifo|counter[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.041 ; 0.307 ;
- ; 0.182 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|sync_fifo:rx_fifo|counter[0] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|sync_fifo:rx_fifo|counter[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.041 ; 0.307 ;
- ; 0.182 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|framing_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|framing_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.041 ; 0.307 ;
- ; 0.182 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|framing_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|framing_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.041 ; 0.307 ;
- ; 0.182 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|framing_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|framing_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.041 ; 0.307 ;
- ; 0.182 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|framing_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|framing_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.041 ; 0.307 ;
- ; 0.182 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|break_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|break_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.041 ; 0.307 ;
- ; 0.182 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|break_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|break_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.041 ; 0.307 ;
- ; 0.182 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[5]|tx_complete ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[5]|tx_complete ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.041 ; 0.307 ;
- ; 0.182 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|tx_complete ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|tx_complete ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.041 ; 0.307 ;
- ; 0.182 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[2]|tx_complete ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[2]|tx_complete ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.041 ; 0.307 ;
- ; 0.182 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_complete ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_complete ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.041 ; 0.307 ;
- ; 0.182 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_idle_en ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_idle_en ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.041 ; 0.307 ;
- ; 0.182 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_idle ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_idle ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.041 ; 0.307 ;
- ; 0.182 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|rx_idle_en ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|rx_idle_en ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.041 ; 0.307 ;
- ; 0.182 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|overrun_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|overrun_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.041 ; 0.307 ;
- ; 0.182 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|overrun_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|overrun_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.041 ; 0.307 ;
- ; 0.182 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|overrun_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|overrun_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.041 ; 0.307 ;
- ; 0.182 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|tx_dma_req ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|tx_dma_req ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.041 ; 0.307 ;
- ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_state.UART_IDLE ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_state.UART_IDLE ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
- ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_state.UART_DATA ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_state.UART_DATA ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
- ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_state.UART_START ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_state.UART_START ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
- ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[1]|tx_state.UART_DATA ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[1]|tx_state.UART_DATA ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
- ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_state.UART_PARITY ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_state.UART_PARITY ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
- ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|rx_state.UART_PARITY ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|rx_state.UART_PARITY ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
- ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|rx_state.UART_STOP ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|rx_state.UART_STOP ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
- ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|rx_state.UART_IDLE ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|rx_state.UART_IDLE ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
- ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|rx_state.UART_START ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|rx_state.UART_START ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
- ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|rx_state.UART_STOP ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|rx_state.UART_STOP ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
- ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|rx_state.UART_PARITY ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|rx_state.UART_PARITY ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
- ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|rx_parity ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|rx_parity ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
- ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_state.UART_START ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_state.UART_START ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
- ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_state.UART_STOP ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_state.UART_STOP ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
- ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_state.UART_IDLE ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_state.UART_IDLE ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
- ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_state.UART_PARITY ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_state.UART_PARITY ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
- ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_parity ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_parity ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
- ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|rx_state.UART_START ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|rx_state.UART_START ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
- ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|rx_data_cnt[3] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|rx_data_cnt[3] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
- ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|rx_state.UART_PARITY ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|rx_state.UART_PARITY ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
- ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|rx_state.UART_STOP ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|rx_state.UART_STOP ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
- ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|rx_state.UART_IDLE ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|rx_state.UART_IDLE ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
- ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|rx_parity ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|rx_parity ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
- ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_state.UART_IDLE ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_state.UART_IDLE ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
- ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_state.UART_STOP ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_state.UART_STOP ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
- ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|break_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|break_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
- ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[1]|tx_parity ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[1]|tx_parity ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
- ; 0.183 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|apbState.apbAccess ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|apbState.apbAccess ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
- ; 0.183 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|psel ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|psel ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
- ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|sync_fifo:tx_fifo|counter[0] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|sync_fifo:tx_fifo|counter[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
- ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|tx_state.UART_IDLE ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|tx_state.UART_IDLE ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
- ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_data_cnt[3] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_data_cnt[3] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
- ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_parity ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_parity ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
- ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|parity_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|parity_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
- ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_data_cnt[0] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_data_cnt[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.047 ; 0.314 ;
- ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_data_cnt[3] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_data_cnt[3] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
- ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_state.UART_START ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_state.UART_START ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
- ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_state.UART_IDLE ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_state.UART_IDLE ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
- ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_parity ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_parity ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
- ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|parity_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|parity_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
- ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[3]|sync_fifo:tx_fifo|counter[0] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[3]|sync_fifo:tx_fifo|counter[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
- ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[3]|tx_state.UART_IDLE ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[3]|tx_state.UART_IDLE ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
- ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|rx_parity ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|rx_parity ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
- ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|parity_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|parity_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
- ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|tx_state.UART_DATA ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|tx_state.UART_DATA ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
- ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|tx_state.UART_START ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|tx_state.UART_START ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
- +-------+--------------------------------------------------------------------------------------------+--------------------------------------------------------------------------------------------+-------------------------------------+-------------------------------------+--------------+------------+------------+
- +-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
- ; Fast 1200mV 0C Model Hold: 'PIN_HSI' ;
- +-------+------------------------------------------------------+------------------------------------------------------+--------------+-------------+--------------+------------+------------+
- ; Slack ; From Node ; To Node ; Launch Clock ; Latch Clock ; Relationship ; Clock Skew ; Data Delay ;
- +-------+------------------------------------------------------+------------------------------------------------------+--------------+-------------+--------------+------------+------------+
- ; 0.182 ; multi_uart_ip:macro_inst|sim_clk_reg ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.307 ;
- ; 0.183 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.040 ; 0.307 ;
- ; 0.183 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.040 ; 0.307 ;
- ; 0.196 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.040 ; 0.320 ;
- ; 0.293 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.418 ;
- ; 0.294 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.419 ;
- ; 0.294 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.419 ;
- ; 0.295 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.420 ;
- ; 0.295 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.420 ;
- ; 0.296 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.421 ;
- ; 0.302 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.427 ;
- ; 0.304 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.040 ; 0.428 ;
- ; 0.306 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.431 ;
- ; 0.442 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.567 ;
- ; 0.443 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.568 ;
- ; 0.451 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.576 ;
- ; 0.453 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.578 ;
- ; 0.453 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.578 ;
- ; 0.453 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.578 ;
- ; 0.454 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.579 ;
- ; 0.456 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.581 ;
- ; 0.456 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.581 ;
- ; 0.456 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.581 ;
- ; 0.494 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.619 ;
- ; 0.496 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.621 ;
- ; 0.505 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.630 ;
- ; 0.506 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.631 ;
- ; 0.508 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.633 ;
- ; 0.509 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.634 ;
- ; 0.514 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.639 ;
- ; 0.519 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.644 ;
- ; 0.519 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.644 ;
- ; 0.519 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.644 ;
- ; 0.522 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.647 ;
- ; 0.522 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.647 ;
- ; 0.544 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.669 ;
- ; 0.571 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.696 ;
- ; 0.572 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.697 ;
- ; 0.574 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.699 ;
- ; 0.585 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.710 ;
- ; 0.585 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.710 ;
- ; 0.588 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.713 ;
- ; 0.609 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.734 ;
- ; 0.610 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.735 ;
- ; 0.625 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.750 ;
- ; 0.636 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.761 ;
- ; 0.636 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.761 ;
- ; 0.637 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.762 ;
- ; 0.651 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.776 ;
- ; 0.653 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hwrite ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.236 ; 0.973 ;
- ; 0.653 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[7] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.236 ; 0.973 ;
- ; 0.653 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[12] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.236 ; 0.973 ;
- ; 0.683 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.808 ;
- ; 0.683 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.808 ;
- ; 0.683 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.808 ;
- ; 0.683 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.808 ;
- ; 0.734 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.859 ;
- ; 0.813 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.938 ;
- ; 0.813 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.938 ;
- ; 0.813 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.938 ;
- ; 0.813 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.938 ;
- ; 0.813 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.938 ;
- ; 0.822 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.947 ;
- ; 0.822 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.947 ;
- ; 0.822 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.947 ;
- ; 0.822 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.947 ;
- ; 0.822 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.947 ;
- ; 0.822 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.947 ;
- ; 0.822 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.947 ;
- ; 0.822 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.947 ;
- ; 0.822 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.947 ;
- ; 0.822 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.947 ;
- ; 0.822 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.947 ;
- ; 0.822 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.947 ;
- ; 0.822 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.947 ;
- ; 0.840 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.965 ;
- ; 0.840 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.965 ;
- ; 0.843 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.968 ;
- ; 0.843 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.968 ;
- ; 0.843 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.968 ;
- ; 0.929 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[6] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.220 ; 1.233 ;
- ; 0.929 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[2] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.220 ; 1.233 ;
- ; 0.929 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[9] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.220 ; 1.233 ;
- ; 0.929 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[8] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.220 ; 1.233 ;
- ; 0.929 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[5] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.220 ; 1.233 ;
- ; 0.929 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[10] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.220 ; 1.233 ;
- ; 0.929 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[4] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.220 ; 1.233 ;
- ; 0.929 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[3] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.220 ; 1.233 ;
- +-------+------------------------------------------------------+------------------------------------------------------+--------------+-------------+--------------+------------+------------+
- +-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
- ; Fast 1200mV 0C Model Hold: 'pll_inst|auto_generated|pll1|clk[0]' ;
- +-------+-------------------------------------------------------+------------------------------------------------------+-------------------------------------+-------------------------------------+--------------+------------+------------+
- ; Slack ; From Node ; To Node ; Launch Clock ; Latch Clock ; Relationship ; Clock Skew ; Data Delay ;
- +-------+-------------------------------------------------------+------------------------------------------------------+-------------------------------------+-------------------------------------+--------------+------------+------------+
- ; 0.182 ; multi_uart_ip:macro_inst|sim_clk_reg ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.307 ;
- ; 0.183 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.040 ; 0.307 ;
- ; 0.183 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.040 ; 0.307 ;
- ; 0.196 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.040 ; 0.320 ;
- ; 0.196 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[6] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[6] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; -0.001 ; 0.287 ; 0.566 ;
- ; 0.293 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.418 ;
- ; 0.294 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.419 ;
- ; 0.294 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.419 ;
- ; 0.295 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.420 ;
- ; 0.295 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.420 ;
- ; 0.296 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.421 ;
- ; 0.302 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.427 ;
- ; 0.304 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.040 ; 0.428 ;
- ; 0.306 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.431 ;
- ; 0.332 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[8] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[8] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; -0.001 ; 0.288 ; 0.703 ;
- ; 0.357 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[3] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[3] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; -0.001 ; 0.288 ; 0.728 ;
- ; 0.442 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.567 ;
- ; 0.443 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.568 ;
- ; 0.451 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.576 ;
- ; 0.452 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[2] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[2] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; -0.001 ; 0.287 ; 0.822 ;
- ; 0.453 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.578 ;
- ; 0.453 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.578 ;
- ; 0.453 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.578 ;
- ; 0.454 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.579 ;
- ; 0.456 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.581 ;
- ; 0.456 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.581 ;
- ; 0.456 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.581 ;
- ; 0.494 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.619 ;
- ; 0.496 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.621 ;
- ; 0.505 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.630 ;
- ; 0.506 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.631 ;
- ; 0.508 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.633 ;
- ; 0.509 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.634 ;
- ; 0.514 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.639 ;
- ; 0.519 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.644 ;
- ; 0.519 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.644 ;
- ; 0.519 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.644 ;
- ; 0.522 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.647 ;
- ; 0.522 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.647 ;
- ; 0.530 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[4] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; -0.001 ; 0.288 ; 0.901 ;
- ; 0.542 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[9] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[9] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; -0.001 ; 0.288 ; 0.913 ;
- ; 0.544 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.669 ;
- ; 0.571 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.696 ;
- ; 0.572 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.697 ;
- ; 0.574 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.699 ;
- ; 0.585 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.710 ;
- ; 0.585 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.710 ;
- ; 0.588 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.713 ;
- ; 0.609 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.734 ;
- ; 0.610 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.735 ;
- ; 0.622 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[5] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[5] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; -0.001 ; 0.287 ; 0.992 ;
- ; 0.625 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.750 ;
- ; 0.636 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.761 ;
- ; 0.636 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.761 ;
- ; 0.637 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.762 ;
- ; 0.651 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.776 ;
- ; 0.653 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hwrite ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.236 ; 0.973 ;
- ; 0.653 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.236 ; 0.973 ;
- ; 0.653 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[12] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.236 ; 0.973 ;
- ; 0.683 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.808 ;
- ; 0.683 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.808 ;
- ; 0.683 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.808 ;
- ; 0.683 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.808 ;
- ; 0.734 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.859 ;
- ; 0.744 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[10] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[10] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; -0.001 ; 0.288 ; 1.115 ;
- ; 0.798 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[7] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[7] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; -0.001 ; 0.303 ; 1.184 ;
- ; 0.813 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.938 ;
- ; 0.813 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.938 ;
- ; 0.813 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.938 ;
- ; 0.813 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.938 ;
- ; 0.813 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.938 ;
- ; 0.822 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.947 ;
- ; 0.822 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.947 ;
- ; 0.822 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.947 ;
- ; 0.822 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.947 ;
- ; 0.822 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.947 ;
- ; 0.822 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.947 ;
- ; 0.822 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.947 ;
- ; 0.822 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.947 ;
- ; 0.822 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.947 ;
- ; 0.822 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.947 ;
- ; 0.822 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.947 ;
- ; 0.822 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.947 ;
- ; 0.822 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.947 ;
- ; 0.840 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.965 ;
- ; 0.840 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.965 ;
- ; 0.843 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.968 ;
- ; 0.843 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.968 ;
- ; 0.843 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.968 ;
- ; 0.872 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|pdone ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; -0.001 ; 0.106 ; 1.061 ;
- ; 0.878 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|pvalid ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; -0.001 ; 0.104 ; 1.065 ;
- ; 0.904 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[12] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[12] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; -0.001 ; 0.304 ; 1.291 ;
- ; 0.929 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.220 ; 1.233 ;
- ; 0.929 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.220 ; 1.233 ;
- ; 0.929 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[9] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.220 ; 1.233 ;
- ; 0.929 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[8] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.220 ; 1.233 ;
- ; 0.929 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.220 ; 1.233 ;
- ; 0.929 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[10] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.220 ; 1.233 ;
- ; 0.929 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.220 ; 1.233 ;
- ; 0.929 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.220 ; 1.233 ;
- +-------+-------------------------------------------------------+------------------------------------------------------+-------------------------------------+-------------------------------------+--------------+------------+------------+
- +--------------------------------------------------------------------------------------------------------------------------------------------------------------------+
- ; Fast 1200mV 0C Model Minimum Pulse Width: 'pll_inst|auto_generated|pll1|clk[0]' ;
- +-------+--------------+----------------+------------------+-------------------------------------+------------+------------------------------------------------------+
- ; Slack ; Actual Width ; Required Width ; Type ; Clock ; Clock Edge ; Target ;
- +-------+--------------+----------------+------------------+-------------------------------------+------------+------------------------------------------------------+
- ; 1.864 ; 2.080 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ;
- ; 1.864 ; 2.080 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ;
- ; 1.865 ; 2.081 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ;
- ; 1.865 ; 2.081 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ;
- ; 1.865 ; 2.081 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ;
- ; 1.865 ; 2.081 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ;
- ; 1.865 ; 2.081 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ;
- ; 1.865 ; 2.081 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ;
- ; 1.865 ; 2.081 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ;
- ; 1.865 ; 2.081 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ;
- ; 1.865 ; 2.081 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_reg ;
- ; 1.881 ; 2.097 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[10] ;
- ; 1.881 ; 2.065 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[12] ;
- ; 1.881 ; 2.097 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[2] ;
- ; 1.881 ; 2.097 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[3] ;
- ; 1.881 ; 2.097 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[4] ;
- ; 1.881 ; 2.097 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[5] ;
- ; 1.881 ; 2.097 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[6] ;
- ; 1.881 ; 2.065 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[7] ;
- ; 1.881 ; 2.097 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[8] ;
- ; 1.881 ; 2.097 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[9] ;
- ; 1.881 ; 2.065 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hwrite ;
- ; 1.882 ; 2.066 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[10] ;
- ; 1.882 ; 2.098 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[12] ;
- ; 1.882 ; 2.066 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[2] ;
- ; 1.882 ; 2.066 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[3] ;
- ; 1.882 ; 2.066 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[4] ;
- ; 1.882 ; 2.066 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[5] ;
- ; 1.882 ; 2.066 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[6] ;
- ; 1.882 ; 2.098 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[7] ;
- ; 1.882 ; 2.066 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[8] ;
- ; 1.882 ; 2.066 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[9] ;
- ; 1.882 ; 2.098 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hwrite ;
- ; 1.899 ; 2.083 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ;
- ; 1.899 ; 2.083 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ;
- ; 1.900 ; 2.084 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ;
- ; 1.900 ; 2.084 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ;
- ; 1.900 ; 2.084 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ;
- ; 1.900 ; 2.084 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ;
- ; 1.900 ; 2.084 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ;
- ; 1.900 ; 2.084 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ;
- ; 1.900 ; 2.084 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ;
- ; 1.900 ; 2.084 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ;
- ; 1.900 ; 2.084 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_reg ;
- ; 2.061 ; 2.061 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|haddr[12]|clk ;
- ; 2.061 ; 2.061 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|haddr[7]|clk ;
- ; 2.061 ; 2.061 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|hwrite|clk ;
- ; 2.062 ; 2.062 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|haddr[10]|clk ;
- ; 2.062 ; 2.062 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|haddr[2]|clk ;
- ; 2.062 ; 2.062 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|haddr[3]|clk ;
- ; 2.062 ; 2.062 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|haddr[4]|clk ;
- ; 2.062 ; 2.062 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|haddr[5]|clk ;
- ; 2.062 ; 2.062 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|haddr[6]|clk ;
- ; 2.062 ; 2.062 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|haddr[8]|clk ;
- ; 2.062 ; 2.062 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|haddr[9]|clk ;
- ; 2.075 ; 2.075 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; gclksw_inst|gclk_switch|inclk[2] ;
- ; 2.075 ; 2.075 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; gclksw_inst|gclk_switch|outclk ;
- ; 2.079 ; 2.079 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[0]|clk ;
- ; 2.079 ; 2.079 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[1]|clk ;
- ; 2.079 ; 2.079 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[2]|clk ;
- ; 2.079 ; 2.079 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[3]|clk ;
- ; 2.079 ; 2.079 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[4]|clk ;
- ; 2.079 ; 2.079 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[5]|clk ;
- ; 2.079 ; 2.079 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[6]|clk ;
- ; 2.079 ; 2.079 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[7]|clk ;
- ; 2.079 ; 2.079 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_reg|clk ;
- ; 2.079 ; 2.079 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|hdone|clk ;
- ; 2.079 ; 2.079 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|hreadyout|clk ;
- ; 2.086 ; 2.086 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[0]|clk ;
- ; 2.086 ; 2.086 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[1]|clk ;
- ; 2.086 ; 2.086 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[2]|clk ;
- ; 2.086 ; 2.086 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[3]|clk ;
- ; 2.086 ; 2.086 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[4]|clk ;
- ; 2.086 ; 2.086 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[5]|clk ;
- ; 2.086 ; 2.086 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[6]|clk ;
- ; 2.086 ; 2.086 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[7]|clk ;
- ; 2.086 ; 2.086 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_reg|clk ;
- ; 2.086 ; 2.086 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|hdone|clk ;
- ; 2.086 ; 2.086 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|hreadyout|clk ;
- ; 2.091 ; 2.091 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; gclksw_inst|gclk_switch|inclk[2] ;
- ; 2.091 ; 2.091 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; gclksw_inst|gclk_switch|outclk ;
- ; 2.103 ; 2.103 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|haddr[10]|clk ;
- ; 2.103 ; 2.103 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|haddr[2]|clk ;
- ; 2.103 ; 2.103 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|haddr[3]|clk ;
- ; 2.103 ; 2.103 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|haddr[4]|clk ;
- ; 2.103 ; 2.103 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|haddr[5]|clk ;
- ; 2.103 ; 2.103 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|haddr[6]|clk ;
- ; 2.103 ; 2.103 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|haddr[8]|clk ;
- ; 2.103 ; 2.103 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|haddr[9]|clk ;
- ; 2.104 ; 2.104 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|haddr[12]|clk ;
- ; 2.104 ; 2.104 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|haddr[7]|clk ;
- ; 2.104 ; 2.104 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|hwrite|clk ;
- ; 2.166 ; 4.166 ; 2.000 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[10] ;
- ; 2.166 ; 4.166 ; 2.000 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[12] ;
- ; 2.166 ; 4.166 ; 2.000 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[2] ;
- ; 2.166 ; 4.166 ; 2.000 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[3] ;
- ; 2.166 ; 4.166 ; 2.000 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[4] ;
- ; 2.166 ; 4.166 ; 2.000 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[5] ;
- ; 2.166 ; 4.166 ; 2.000 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[6] ;
- ; 2.166 ; 4.166 ; 2.000 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[7] ;
- +-------+--------------+----------------+------------------+-------------------------------------+------------+------------------------------------------------------+
- +----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
- ; Fast 1200mV 0C Model Minimum Pulse Width: 'pll_inst|auto_generated|pll1|clk[3]' ;
- +-------+--------------+----------------+------------------+-------------------------------------+------------+--------------------------------------------------------------------------------------------+
- ; Slack ; Actual Width ; Required Width ; Type ; Clock ; Clock Edge ; Target ;
- +-------+--------------+----------------+------------------+-------------------------------------+------------+--------------------------------------------------------------------------------------------+
- ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|rx_reg[0] ;
- ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|rx_reg[1] ;
- ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|rx_reg[3] ;
- ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|rx_reg[4] ;
- ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|rx_reg[5] ;
- ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|rx_reg[6] ;
- ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|rx_reg[7] ;
- ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_idle ;
- ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_idle ;
- ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_state.UART_PARITY ;
- ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_state.UART_STOP ;
- ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|sync_fifo:rx_fifo|fifo[1][0] ;
- ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|sync_fifo:rx_fifo|fifo[1][1] ;
- ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|sync_fifo:rx_fifo|fifo[1][2] ;
- ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|sync_fifo:rx_fifo|fifo[1][3] ;
- ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|sync_fifo:rx_fifo|fifo[1][4] ;
- ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|sync_fifo:rx_fifo|fifo[1][5] ;
- ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|sync_fifo:rx_fifo|fifo[1][6] ;
- ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|sync_fifo:rx_fifo|fifo[1][7] ;
- ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|sync_fifo:rx_fifo|fifo[1][0] ;
- ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|sync_fifo:rx_fifo|fifo[1][1] ;
- ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|sync_fifo:rx_fifo|fifo[1][2] ;
- ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|sync_fifo:rx_fifo|fifo[1][3] ;
- ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|sync_fifo:rx_fifo|fifo[1][4] ;
- ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|sync_fifo:rx_fifo|fifo[1][5] ;
- ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|sync_fifo:rx_fifo|fifo[1][6] ;
- ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|sync_fifo:rx_fifo|fifo[1][7] ;
- ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[5]|sync_fifo:rx_fifo|fifo[1][0] ;
- ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[5]|sync_fifo:rx_fifo|fifo[1][1] ;
- ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[5]|sync_fifo:rx_fifo|fifo[1][2] ;
- ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[5]|sync_fifo:rx_fifo|fifo[1][3] ;
- ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[5]|sync_fifo:rx_fifo|fifo[1][4] ;
- ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[5]|sync_fifo:rx_fifo|fifo[1][5] ;
- ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[5]|sync_fifo:rx_fifo|fifo[1][6] ;
- ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[5]|sync_fifo:rx_fifo|fifo[1][7] ;
- ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|sync_fifo:tx_fifo|fifo[1][0] ;
- ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|sync_fifo:tx_fifo|fifo[1][1] ;
- ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|sync_fifo:tx_fifo|fifo[1][2] ;
- ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|sync_fifo:tx_fifo|fifo[1][3] ;
- ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|sync_fifo:tx_fifo|fifo[1][4] ;
- ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|sync_fifo:tx_fifo|fifo[1][5] ;
- ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|sync_fifo:tx_fifo|fifo[1][6] ;
- ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|sync_fifo:tx_fifo|fifo[1][7] ;
- ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|tx_complete ;
- ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|tx_shift_reg[0] ;
- ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|tx_shift_reg[1] ;
- ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|tx_shift_reg[2] ;
- ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|tx_shift_reg[3] ;
- ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|tx_shift_reg[4] ;
- ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|tx_shift_reg[5] ;
- ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|tx_shift_reg[6] ;
- ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|tx_shift_reg[7] ;
- ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|apbState.apbAccess ;
- ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|apbState.apbIdle ;
- ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|apbState.apbSetup ;
- ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|pvalid ;
- ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|baud_gen:u_baud|i_cnt[0] ;
- ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|baud_gen:u_baud|i_cnt[10] ;
- ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|baud_gen:u_baud|i_cnt[11] ;
- ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|baud_gen:u_baud|i_cnt[12] ;
- ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|baud_gen:u_baud|i_cnt[13] ;
- ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|baud_gen:u_baud|i_cnt[14] ;
- ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|baud_gen:u_baud|i_cnt[15] ;
- ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|baud_gen:u_baud|i_cnt[1] ;
- ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|baud_gen:u_baud|i_cnt[2] ;
- ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|baud_gen:u_baud|i_cnt[3] ;
- ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|baud_gen:u_baud|i_cnt[4] ;
- ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|baud_gen:u_baud|i_cnt[5] ;
- ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|baud_gen:u_baud|i_cnt[6] ;
- ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|baud_gen:u_baud|i_cnt[7] ;
- ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|baud_gen:u_baud|i_cnt[8] ;
- ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|baud_gen:u_baud|i_cnt[9] ;
- ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[0] ;
- ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|break_error_ie[1] ;
- ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|break_error_ie[2] ;
- ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|framing_error_ie[1] ;
- ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|framing_error_ie[2] ;
- ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|interrupts[2] ;
- ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|interrupts[3] ;
- ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|interrupts[5] ;
- ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|overrun_error_ie[2] ;
- ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|parity_error_ie[1] ;
- ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|parity_error_ie[2] ;
- ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_idle_ie[2] ;
- ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_not_empty_ie[1] ;
- ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_not_empty_ie[2] ;
- ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_read[0] ;
- ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_read[1] ;
- ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_read[2] ;
- ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_read[3] ;
- ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_reg[1] ;
- ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|tx_complete_ie[2] ;
- ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|tx_not_full_ie[1] ;
- ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|tx_not_full_ie[2] ;
- ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|tx_write[0] ;
- ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|break_error ;
- ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|overrun_error ;
- ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|parity_error ;
- ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|rx_baud_cnt[0] ;
- ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|rx_baud_cnt[1] ;
- +-------+--------------+----------------+------------------+-------------------------------------+------------+--------------------------------------------------------------------------------------------+
- +-----------------------------------------------------------------------------------------------------------------------------------------+
- ; Fast 1200mV 0C Model Minimum Pulse Width: 'PIN_HSI' ;
- +--------+--------------+----------------+------------------+---------+------------+------------------------------------------------------+
- ; Slack ; Actual Width ; Required Width ; Type ; Clock ; Clock Edge ; Target ;
- +--------+--------------+----------------+------------------+---------+------------+------------------------------------------------------+
- ; 49.255 ; 49.439 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[12] ;
- ; 49.255 ; 49.439 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[7] ;
- ; 49.255 ; 49.439 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hwrite ;
- ; 49.256 ; 49.440 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[10] ;
- ; 49.256 ; 49.440 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[2] ;
- ; 49.256 ; 49.440 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[3] ;
- ; 49.256 ; 49.440 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[4] ;
- ; 49.256 ; 49.440 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[5] ;
- ; 49.256 ; 49.440 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[6] ;
- ; 49.256 ; 49.440 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[8] ;
- ; 49.256 ; 49.440 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[9] ;
- ; 49.273 ; 49.457 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ;
- ; 49.273 ; 49.457 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ;
- ; 49.274 ; 49.458 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ;
- ; 49.274 ; 49.458 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ;
- ; 49.274 ; 49.458 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ;
- ; 49.274 ; 49.458 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ;
- ; 49.274 ; 49.458 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ;
- ; 49.274 ; 49.458 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ;
- ; 49.274 ; 49.458 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ;
- ; 49.274 ; 49.458 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ;
- ; 49.274 ; 49.458 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_reg ;
- ; 49.435 ; 49.435 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[12]|clk ;
- ; 49.435 ; 49.435 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[7]|clk ;
- ; 49.435 ; 49.435 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|hwrite|clk ;
- ; 49.436 ; 49.436 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[10]|clk ;
- ; 49.436 ; 49.436 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[2]|clk ;
- ; 49.436 ; 49.436 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[3]|clk ;
- ; 49.436 ; 49.436 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[4]|clk ;
- ; 49.436 ; 49.436 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[5]|clk ;
- ; 49.436 ; 49.436 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[6]|clk ;
- ; 49.436 ; 49.436 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[8]|clk ;
- ; 49.436 ; 49.436 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[9]|clk ;
- ; 49.448 ; 49.448 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; PIN_HSI~input|o ;
- ; 49.452 ; 49.452 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[0]|clk ;
- ; 49.452 ; 49.452 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[1]|clk ;
- ; 49.452 ; 49.452 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[2]|clk ;
- ; 49.452 ; 49.452 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[3]|clk ;
- ; 49.452 ; 49.452 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[4]|clk ;
- ; 49.452 ; 49.452 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[5]|clk ;
- ; 49.452 ; 49.452 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[6]|clk ;
- ; 49.452 ; 49.452 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[7]|clk ;
- ; 49.452 ; 49.452 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_reg|clk ;
- ; 49.453 ; 49.453 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|hdone|clk ;
- ; 49.453 ; 49.453 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|hreadyout|clk ;
- ; 49.464 ; 49.464 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; gclksw_inst|gclk_switch|inclk[0] ;
- ; 49.464 ; 49.464 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; gclksw_inst|gclk_switch|outclk ;
- ; 50.000 ; 50.000 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; PIN_HSI~input|i ;
- ; 50.000 ; 50.000 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; PIN_HSI~input|i ;
- ; 50.325 ; 50.541 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ;
- ; 50.325 ; 50.541 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ;
- ; 50.326 ; 50.542 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ;
- ; 50.326 ; 50.542 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ;
- ; 50.326 ; 50.542 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ;
- ; 50.326 ; 50.542 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ;
- ; 50.326 ; 50.542 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ;
- ; 50.326 ; 50.542 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ;
- ; 50.326 ; 50.542 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ;
- ; 50.326 ; 50.542 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ;
- ; 50.326 ; 50.542 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_reg ;
- ; 50.342 ; 50.558 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[10] ;
- ; 50.342 ; 50.558 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[2] ;
- ; 50.342 ; 50.558 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[3] ;
- ; 50.342 ; 50.558 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[4] ;
- ; 50.342 ; 50.558 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[5] ;
- ; 50.342 ; 50.558 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[6] ;
- ; 50.342 ; 50.558 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[8] ;
- ; 50.342 ; 50.558 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[9] ;
- ; 50.343 ; 50.559 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[12] ;
- ; 50.343 ; 50.559 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[7] ;
- ; 50.343 ; 50.559 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hwrite ;
- ; 50.535 ; 50.535 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; gclksw_inst|gclk_switch|inclk[0] ;
- ; 50.535 ; 50.535 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; gclksw_inst|gclk_switch|outclk ;
- ; 50.546 ; 50.546 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[0]|clk ;
- ; 50.546 ; 50.546 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[1]|clk ;
- ; 50.546 ; 50.546 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[2]|clk ;
- ; 50.546 ; 50.546 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[3]|clk ;
- ; 50.546 ; 50.546 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[4]|clk ;
- ; 50.546 ; 50.546 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[5]|clk ;
- ; 50.546 ; 50.546 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[6]|clk ;
- ; 50.546 ; 50.546 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[7]|clk ;
- ; 50.546 ; 50.546 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_reg|clk ;
- ; 50.547 ; 50.547 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|hdone|clk ;
- ; 50.547 ; 50.547 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|hreadyout|clk ;
- ; 50.552 ; 50.552 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; PIN_HSI~input|o ;
- ; 50.564 ; 50.564 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[10]|clk ;
- ; 50.564 ; 50.564 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[2]|clk ;
- ; 50.564 ; 50.564 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[3]|clk ;
- ; 50.564 ; 50.564 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[4]|clk ;
- ; 50.564 ; 50.564 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[5]|clk ;
- ; 50.564 ; 50.564 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[6]|clk ;
- ; 50.564 ; 50.564 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[8]|clk ;
- ; 50.564 ; 50.564 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[9]|clk ;
- ; 50.565 ; 50.565 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[12]|clk ;
- ; 50.565 ; 50.565 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[7]|clk ;
- ; 50.565 ; 50.565 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|hwrite|clk ;
- ; 96.000 ; 100.000 ; 4.000 ; Port Rate ; PIN_HSI ; Rise ; PIN_HSI ;
- ; 98.000 ; 100.000 ; 2.000 ; Min Period ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[10] ;
- ; 98.000 ; 100.000 ; 2.000 ; Min Period ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[12] ;
- ; 98.000 ; 100.000 ; 2.000 ; Min Period ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[2] ;
- +--------+--------------+----------------+------------------+---------+------------+------------------------------------------------------+
- +-----------------------------------------------------------------------------------------------------------------------------------+
- ; Fast 1200mV 0C Model Minimum Pulse Width: 'PIN_HSE' ;
- +---------+--------------+----------------+------------------+---------+------------+-----------------------------------------------+
- ; Slack ; Actual Width ; Required Width ; Type ; Clock ; Clock Edge ; Target ;
- +---------+--------------+----------------+------------------+---------+------------+-----------------------------------------------+
- ; 61.901 ; 61.901 ; 0.000 ; Low Pulse Width ; PIN_HSE ; Rise ; pll_inst|auto_generated|pll1|clk[0] ;
- ; 61.901 ; 61.901 ; 0.000 ; Low Pulse Width ; PIN_HSE ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; 61.901 ; 61.901 ; 0.000 ; Low Pulse Width ; PIN_HSE ; Rise ; pll_inst|auto_generated|pll1|observablevcoout ;
- ; 61.948 ; 61.948 ; 0.000 ; Low Pulse Width ; PIN_HSE ; Rise ; PIN_HSE~input|o ;
- ; 61.952 ; 61.952 ; 0.000 ; Low Pulse Width ; PIN_HSE ; Rise ; pll_inst|auto_generated|pll1|inclk[0] ;
- ; 62.500 ; 62.500 ; 0.000 ; High Pulse Width ; PIN_HSE ; Rise ; PIN_HSE~input|i ;
- ; 62.500 ; 62.500 ; 0.000 ; Low Pulse Width ; PIN_HSE ; Rise ; PIN_HSE~input|i ;
- ; 63.048 ; 63.048 ; 0.000 ; High Pulse Width ; PIN_HSE ; Rise ; pll_inst|auto_generated|pll1|inclk[0] ;
- ; 63.052 ; 63.052 ; 0.000 ; High Pulse Width ; PIN_HSE ; Rise ; PIN_HSE~input|o ;
- ; 63.095 ; 63.095 ; 0.000 ; High Pulse Width ; PIN_HSE ; Rise ; pll_inst|auto_generated|pll1|clk[0] ;
- ; 63.095 ; 63.095 ; 0.000 ; High Pulse Width ; PIN_HSE ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; 63.095 ; 63.095 ; 0.000 ; High Pulse Width ; PIN_HSE ; Rise ; pll_inst|auto_generated|pll1|observablevcoout ;
- ; 121.000 ; 125.000 ; 4.000 ; Port Rate ; PIN_HSE ; Rise ; PIN_HSE ;
- +---------+--------------+----------------+------------------+---------+------------+-----------------------------------------------+
- +---------------------------------------------------------------------------------------------+
- ; Setup Times ;
- +-------------+------------+-------+-------+------------+-------------------------------------+
- ; Data Port ; Clock Port ; Rise ; Fall ; Clock Edge ; Clock Reference ;
- +-------------+------------+-------+-------+------------+-------------------------------------+
- ; SIM_IO[*] ; PIN_HSE ; 3.009 ; 3.671 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[0] ; PIN_HSE ; 2.106 ; 2.834 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[1] ; PIN_HSE ; 2.184 ; 2.905 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[2] ; PIN_HSE ; 2.327 ; 3.047 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[3] ; PIN_HSE ; 2.711 ; 3.426 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[4] ; PIN_HSE ; 2.189 ; 2.913 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[5] ; PIN_HSE ; 2.139 ; 2.855 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[6] ; PIN_HSE ; 2.494 ; 3.260 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[7] ; PIN_HSE ; 2.285 ; 3.043 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[8] ; PIN_HSE ; 2.259 ; 2.987 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[9] ; PIN_HSE ; 2.507 ; 3.290 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[10] ; PIN_HSE ; 3.009 ; 3.671 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[11] ; PIN_HSE ; 2.369 ; 3.111 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- +-------------+------------+-------+-------+------------+-------------------------------------+
- +-----------------------------------------------------------------------------------------------+
- ; Hold Times ;
- +-------------+------------+--------+--------+------------+-------------------------------------+
- ; Data Port ; Clock Port ; Rise ; Fall ; Clock Edge ; Clock Reference ;
- +-------------+------------+--------+--------+------------+-------------------------------------+
- ; SIM_IO[*] ; PIN_HSE ; -1.682 ; -2.410 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[0] ; PIN_HSE ; -1.682 ; -2.410 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[1] ; PIN_HSE ; -1.759 ; -2.480 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[2] ; PIN_HSE ; -1.896 ; -2.616 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[3] ; PIN_HSE ; -2.256 ; -2.958 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[4] ; PIN_HSE ; -1.767 ; -2.490 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[5] ; PIN_HSE ; -1.713 ; -2.430 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[6] ; PIN_HSE ; -2.059 ; -2.823 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[7] ; PIN_HSE ; -1.854 ; -2.611 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[8] ; PIN_HSE ; -1.832 ; -2.560 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[9] ; PIN_HSE ; -2.070 ; -2.850 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[10] ; PIN_HSE ; -2.564 ; -3.221 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[11] ; PIN_HSE ; -1.936 ; -2.677 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- +-------------+------------+--------+--------+------------+-------------------------------------+
- +----------------------------------------------------------------------------------------------------------------------------+
- ; Clock to Output Times ;
- +------------------------------------------+------------+--------+--------+------------+-------------------------------------+
- ; Data Port ; Clock Port ; Rise ; Fall ; Clock Edge ; Clock Reference ;
- +------------------------------------------+------------+--------+--------+------------+-------------------------------------+
- ; SIM_CLK ; PIN_HSI ; 4.013 ; 4.080 ; Rise ; PIN_HSI ;
- ; alta_rv32:rv32|sys_clk~QIC_DANGLING_PORT ; PIN_HSI ; 1.371 ; 1.939 ; Rise ; PIN_HSI ;
- ; alta_rv32:rv32|sys_clk~QIC_DANGLING_PORT ; PIN_HSI ; 1.371 ; 1.939 ; Fall ; PIN_HSI ;
- ; SIM_CLK ; PIN_HSE ; 2.583 ; 2.650 ; Rise ; pll_inst|auto_generated|pll1|clk[0] ;
- ; alta_rv32:rv32|sys_clk~QIC_DANGLING_PORT ; PIN_HSE ; -0.059 ; ; Rise ; pll_inst|auto_generated|pll1|clk[0] ;
- ; alta_rv32:rv32|sys_clk~QIC_DANGLING_PORT ; PIN_HSE ; ; -0.034 ; Fall ; pll_inst|auto_generated|pll1|clk[0] ;
- ; SIM_IO[*] ; PIN_HSE ; 3.586 ; 3.821 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[0] ; PIN_HSE ; 2.030 ; 2.046 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[1] ; PIN_HSE ; 2.032 ; 2.049 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[2] ; PIN_HSE ; 2.094 ; 2.110 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[3] ; PIN_HSE ; 2.131 ; 2.126 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[4] ; PIN_HSE ; 2.216 ; 2.225 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[5] ; PIN_HSE ; 3.586 ; 3.821 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[6] ; PIN_HSE ; 2.481 ; 2.451 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[7] ; PIN_HSE ; 2.189 ; 2.186 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[8] ; PIN_HSE ; 2.303 ; 2.283 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[9] ; PIN_HSE ; 2.317 ; 2.297 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[10] ; PIN_HSE ; 2.292 ; 2.283 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[11] ; PIN_HSE ; 2.238 ; 2.235 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- +------------------------------------------+------------+--------+--------+------------+-------------------------------------+
- +----------------------------------------------------------------------------------------------------------------------------+
- ; Minimum Clock to Output Times ;
- +------------------------------------------+------------+--------+--------+------------+-------------------------------------+
- ; Data Port ; Clock Port ; Rise ; Fall ; Clock Edge ; Clock Reference ;
- +------------------------------------------+------------+--------+--------+------------+-------------------------------------+
- ; SIM_CLK ; PIN_HSI ; 3.879 ; 3.941 ; Rise ; PIN_HSI ;
- ; alta_rv32:rv32|sys_clk~QIC_DANGLING_PORT ; PIN_HSI ; 1.327 ; 1.895 ; Rise ; PIN_HSI ;
- ; alta_rv32:rv32|sys_clk~QIC_DANGLING_PORT ; PIN_HSI ; 1.327 ; 1.895 ; Fall ; PIN_HSI ;
- ; SIM_CLK ; PIN_HSE ; 2.245 ; 2.307 ; Rise ; pll_inst|auto_generated|pll1|clk[0] ;
- ; alta_rv32:rv32|sys_clk~QIC_DANGLING_PORT ; PIN_HSE ; -0.307 ; ; Rise ; pll_inst|auto_generated|pll1|clk[0] ;
- ; alta_rv32:rv32|sys_clk~QIC_DANGLING_PORT ; PIN_HSE ; ; -0.283 ; Fall ; pll_inst|auto_generated|pll1|clk[0] ;
- ; SIM_IO[*] ; PIN_HSE ; 1.710 ; 1.728 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[0] ; PIN_HSE ; 1.710 ; 1.728 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[1] ; PIN_HSE ; 1.714 ; 1.732 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[2] ; PIN_HSE ; 1.775 ; 1.792 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[3] ; PIN_HSE ; 1.808 ; 1.805 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[4] ; PIN_HSE ; 1.893 ; 1.904 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[5] ; PIN_HSE ; 3.257 ; 3.493 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[6] ; PIN_HSE ; 2.146 ; 2.119 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[7] ; PIN_HSE ; 1.863 ; 1.863 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[8] ; PIN_HSE ; 1.975 ; 1.958 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[9] ; PIN_HSE ; 1.988 ; 1.971 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[10] ; PIN_HSE ; 1.964 ; 1.958 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[11] ; PIN_HSE ; 1.912 ; 1.911 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- +------------------------------------------+------------+--------+--------+------------+-------------------------------------+
- +---------------------------------------------------------------------------------------------+
- ; Output Enable Times ;
- +-------------+------------+-------+-------+------------+-------------------------------------+
- ; Data Port ; Clock Port ; Rise ; Fall ; Clock Edge ; Clock Reference ;
- +-------------+------------+-------+-------+------------+-------------------------------------+
- ; SIM_IO[*] ; PIN_HSE ; 2.137 ; 2.063 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[0] ; PIN_HSE ; 2.182 ; 2.108 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[1] ; PIN_HSE ; 2.447 ; 2.373 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[2] ; PIN_HSE ; 2.243 ; 2.169 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[3] ; PIN_HSE ; 2.137 ; 2.063 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[4] ; PIN_HSE ; 2.147 ; 2.073 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[5] ; PIN_HSE ; 3.806 ; 3.490 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[6] ; PIN_HSE ; 2.459 ; 2.385 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[7] ; PIN_HSE ; 2.763 ; 2.689 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[8] ; PIN_HSE ; 2.910 ; 2.836 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[9] ; PIN_HSE ; 2.581 ; 2.507 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[10] ; PIN_HSE ; 2.644 ; 2.570 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[11] ; PIN_HSE ; 2.868 ; 2.794 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- +-------------+------------+-------+-------+------------+-------------------------------------+
- +---------------------------------------------------------------------------------------------+
- ; Minimum Output Enable Times ;
- +-------------+------------+-------+-------+------------+-------------------------------------+
- ; Data Port ; Clock Port ; Rise ; Fall ; Clock Edge ; Clock Reference ;
- +-------------+------------+-------+-------+------------+-------------------------------------+
- ; SIM_IO[*] ; PIN_HSE ; 1.817 ; 1.743 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[0] ; PIN_HSE ; 1.859 ; 1.785 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[1] ; PIN_HSE ; 2.114 ; 2.040 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[2] ; PIN_HSE ; 1.919 ; 1.845 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[3] ; PIN_HSE ; 1.817 ; 1.743 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[4] ; PIN_HSE ; 1.826 ; 1.752 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[5] ; PIN_HSE ; 3.480 ; 3.164 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[6] ; PIN_HSE ; 2.126 ; 2.052 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[7] ; PIN_HSE ; 2.418 ; 2.344 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[8] ; PIN_HSE ; 2.559 ; 2.485 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[9] ; PIN_HSE ; 2.242 ; 2.168 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[10] ; PIN_HSE ; 2.303 ; 2.229 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[11] ; PIN_HSE ; 2.518 ; 2.444 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- +-------------+------------+-------+-------+------------+-------------------------------------+
- +-----------------------------------------------------------------------------------------------------+
- ; Output Disable Times ;
- +-------------+------------+-----------+-----------+------------+-------------------------------------+
- ; Data Port ; Clock Port ; 0 to Hi-Z ; 1 to Hi-Z ; Clock Edge ; Clock Reference ;
- +-------------+------------+-----------+-----------+------------+-------------------------------------+
- ; SIM_IO[*] ; PIN_HSE ; 2.105 ; 2.179 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[0] ; PIN_HSE ; 2.159 ; 2.233 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[1] ; PIN_HSE ; 2.466 ; 2.540 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[2] ; PIN_HSE ; 2.220 ; 2.294 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[3] ; PIN_HSE ; 2.105 ; 2.179 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[4] ; PIN_HSE ; 2.118 ; 2.192 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[5] ; PIN_HSE ; 3.544 ; 3.860 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[6] ; PIN_HSE ; 2.471 ; 2.545 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[7] ; PIN_HSE ; 2.810 ; 2.884 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[8] ; PIN_HSE ; 2.976 ; 3.050 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[9] ; PIN_HSE ; 2.613 ; 2.687 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[10] ; PIN_HSE ; 2.684 ; 2.758 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[11] ; PIN_HSE ; 2.924 ; 2.998 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- +-------------+------------+-----------+-----------+------------+-------------------------------------+
- +-----------------------------------------------------------------------------------------------------+
- ; Minimum Output Disable Times ;
- +-------------+------------+-----------+-----------+------------+-------------------------------------+
- ; Data Port ; Clock Port ; 0 to Hi-Z ; 1 to Hi-Z ; Clock Edge ; Clock Reference ;
- +-------------+------------+-----------+-----------+------------+-------------------------------------+
- ; SIM_IO[*] ; PIN_HSE ; 1.783 ; 1.857 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[0] ; PIN_HSE ; 1.834 ; 1.908 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[1] ; PIN_HSE ; 2.130 ; 2.204 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[2] ; PIN_HSE ; 1.893 ; 1.967 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[3] ; PIN_HSE ; 1.783 ; 1.857 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[4] ; PIN_HSE ; 1.796 ; 1.870 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[5] ; PIN_HSE ; 3.216 ; 3.532 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[6] ; PIN_HSE ; 2.134 ; 2.208 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[7] ; PIN_HSE ; 2.460 ; 2.534 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[8] ; PIN_HSE ; 2.619 ; 2.693 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[9] ; PIN_HSE ; 2.270 ; 2.344 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[10] ; PIN_HSE ; 2.339 ; 2.413 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[11] ; PIN_HSE ; 2.569 ; 2.643 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- +-------------+------------+-----------+-----------+------------+-------------------------------------+
- ---------------------------------------------
- ; Fast 1200mV 0C Model Metastability Report ;
- ---------------------------------------------
- No synchronizer chains to report.
- +--------------------------------------------------------------------------------------------------+
- ; Multicorner Timing Analysis Summary ;
- +--------------------------------------+--------+-------+----------+---------+---------------------+
- ; Clock ; Setup ; Hold ; Recovery ; Removal ; Minimum Pulse Width ;
- +--------------------------------------+--------+-------+----------+---------+---------------------+
- ; Worst-case Slack ; 1.455 ; 0.153 ; N/A ; N/A ; 1.679 ;
- ; PIN_HSE ; N/A ; N/A ; N/A ; N/A ; 61.901 ;
- ; PIN_HSI ; 97.289 ; 0.182 ; N/A ; N/A ; 49.255 ;
- ; pll_inst|auto_generated|pll1|clk[0] ; 1.455 ; 0.182 ; N/A ; N/A ; 1.679 ;
- ; pll_inst|auto_generated|pll1|clk[3] ; 1.847 ; 0.153 ; N/A ; N/A ; 3.802 ;
- ; Design-wide TNS ; 0.0 ; 0.0 ; 0.0 ; 0.0 ; 0.0 ;
- ; PIN_HSE ; N/A ; N/A ; N/A ; N/A ; 0.000 ;
- ; PIN_HSI ; 0.000 ; 0.000 ; N/A ; N/A ; 0.000 ;
- ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.000 ; N/A ; N/A ; 0.000 ;
- ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.000 ; N/A ; N/A ; 0.000 ;
- +--------------------------------------+--------+-------+----------+---------+---------------------+
- +---------------------------------------------------------------------------------------------+
- ; Setup Times ;
- +-------------+------------+-------+-------+------------+-------------------------------------+
- ; Data Port ; Clock Port ; Rise ; Fall ; Clock Edge ; Clock Reference ;
- +-------------+------------+-------+-------+------------+-------------------------------------+
- ; SIM_IO[*] ; PIN_HSE ; 6.264 ; 6.748 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[0] ; PIN_HSE ; 4.384 ; 4.709 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[1] ; PIN_HSE ; 4.539 ; 4.858 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[2] ; PIN_HSE ; 4.819 ; 5.091 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[3] ; PIN_HSE ; 5.781 ; 6.183 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[4] ; PIN_HSE ; 4.433 ; 4.764 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[5] ; PIN_HSE ; 4.459 ; 4.786 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[6] ; PIN_HSE ; 5.184 ; 5.460 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[7] ; PIN_HSE ; 4.791 ; 5.086 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[8] ; PIN_HSE ; 4.660 ; 4.970 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[9] ; PIN_HSE ; 5.222 ; 5.549 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[10] ; PIN_HSE ; 6.264 ; 6.748 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[11] ; PIN_HSE ; 4.928 ; 5.225 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- +-------------+------------+-------+-------+------------+-------------------------------------+
- +-----------------------------------------------------------------------------------------------+
- ; Hold Times ;
- +-------------+------------+--------+--------+------------+-------------------------------------+
- ; Data Port ; Clock Port ; Rise ; Fall ; Clock Edge ; Clock Reference ;
- +-------------+------------+--------+--------+------------+-------------------------------------+
- ; SIM_IO[*] ; PIN_HSE ; -1.682 ; -2.410 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[0] ; PIN_HSE ; -1.682 ; -2.410 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[1] ; PIN_HSE ; -1.759 ; -2.480 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[2] ; PIN_HSE ; -1.896 ; -2.616 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[3] ; PIN_HSE ; -2.256 ; -2.958 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[4] ; PIN_HSE ; -1.767 ; -2.490 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[5] ; PIN_HSE ; -1.713 ; -2.430 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[6] ; PIN_HSE ; -2.059 ; -2.823 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[7] ; PIN_HSE ; -1.854 ; -2.611 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[8] ; PIN_HSE ; -1.832 ; -2.560 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[9] ; PIN_HSE ; -2.070 ; -2.850 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[10] ; PIN_HSE ; -2.564 ; -3.221 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[11] ; PIN_HSE ; -1.936 ; -2.677 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- +-------------+------------+--------+--------+------------+-------------------------------------+
- +--------------------------------------------------------------------------------------------------------------------------+
- ; Clock to Output Times ;
- +------------------------------------------+------------+-------+-------+------------+-------------------------------------+
- ; Data Port ; Clock Port ; Rise ; Fall ; Clock Edge ; Clock Reference ;
- +------------------------------------------+------------+-------+-------+------------+-------------------------------------+
- ; SIM_CLK ; PIN_HSI ; 8.420 ; 8.230 ; Rise ; PIN_HSI ;
- ; alta_rv32:rv32|sys_clk~QIC_DANGLING_PORT ; PIN_HSI ; 3.028 ; 3.099 ; Rise ; PIN_HSI ;
- ; alta_rv32:rv32|sys_clk~QIC_DANGLING_PORT ; PIN_HSI ; 3.028 ; 3.099 ; Fall ; PIN_HSI ;
- ; SIM_CLK ; PIN_HSE ; 5.608 ; 5.418 ; Rise ; pll_inst|auto_generated|pll1|clk[0] ;
- ; alta_rv32:rv32|sys_clk~QIC_DANGLING_PORT ; PIN_HSE ; 0.337 ; ; Rise ; pll_inst|auto_generated|pll1|clk[0] ;
- ; alta_rv32:rv32|sys_clk~QIC_DANGLING_PORT ; PIN_HSE ; ; 0.255 ; Fall ; pll_inst|auto_generated|pll1|clk[0] ;
- ; SIM_IO[*] ; PIN_HSE ; 6.674 ; 7.288 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[0] ; PIN_HSE ; 4.266 ; 4.424 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[1] ; PIN_HSE ; 4.257 ; 4.422 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[2] ; PIN_HSE ; 4.333 ; 4.492 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[3] ; PIN_HSE ; 4.448 ; 4.584 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[4] ; PIN_HSE ; 4.570 ; 4.788 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[5] ; PIN_HSE ; 6.674 ; 7.288 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[6] ; PIN_HSE ; 5.088 ; 5.305 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[7] ; PIN_HSE ; 4.607 ; 4.792 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[8] ; PIN_HSE ; 4.767 ; 4.929 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[9] ; PIN_HSE ; 4.790 ; 4.948 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[10] ; PIN_HSE ; 4.717 ; 4.898 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[11] ; PIN_HSE ; 4.651 ; 4.845 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- +------------------------------------------+------------+-------+-------+------------+-------------------------------------+
- +----------------------------------------------------------------------------------------------------------------------------+
- ; Minimum Clock to Output Times ;
- +------------------------------------------+------------+--------+--------+------------+-------------------------------------+
- ; Data Port ; Clock Port ; Rise ; Fall ; Clock Edge ; Clock Reference ;
- +------------------------------------------+------------+--------+--------+------------+-------------------------------------+
- ; SIM_CLK ; PIN_HSI ; 3.879 ; 3.941 ; Rise ; PIN_HSI ;
- ; alta_rv32:rv32|sys_clk~QIC_DANGLING_PORT ; PIN_HSI ; 1.327 ; 1.895 ; Rise ; PIN_HSI ;
- ; alta_rv32:rv32|sys_clk~QIC_DANGLING_PORT ; PIN_HSI ; 1.327 ; 1.895 ; Fall ; PIN_HSI ;
- ; SIM_CLK ; PIN_HSE ; 2.245 ; 2.307 ; Rise ; pll_inst|auto_generated|pll1|clk[0] ;
- ; alta_rv32:rv32|sys_clk~QIC_DANGLING_PORT ; PIN_HSE ; -0.307 ; ; Rise ; pll_inst|auto_generated|pll1|clk[0] ;
- ; alta_rv32:rv32|sys_clk~QIC_DANGLING_PORT ; PIN_HSE ; ; -0.348 ; Fall ; pll_inst|auto_generated|pll1|clk[0] ;
- ; SIM_IO[*] ; PIN_HSE ; 1.710 ; 1.728 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[0] ; PIN_HSE ; 1.710 ; 1.728 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[1] ; PIN_HSE ; 1.714 ; 1.732 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[2] ; PIN_HSE ; 1.775 ; 1.792 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[3] ; PIN_HSE ; 1.808 ; 1.805 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[4] ; PIN_HSE ; 1.893 ; 1.904 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[5] ; PIN_HSE ; 3.257 ; 3.493 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[6] ; PIN_HSE ; 2.146 ; 2.119 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[7] ; PIN_HSE ; 1.863 ; 1.863 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[8] ; PIN_HSE ; 1.975 ; 1.958 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[9] ; PIN_HSE ; 1.988 ; 1.971 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[10] ; PIN_HSE ; 1.964 ; 1.958 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- ; SIM_IO[11] ; PIN_HSE ; 1.912 ; 1.911 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
- +------------------------------------------+------------+--------+--------+------------+-------------------------------------+
- +------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
- ; Board Trace Model Assignments ;
- +---------------+--------------+-------------------+-------------------------+-------------------------+---------------+---------------------+----------------+------------------+--------+------------------+------------------------+------------------------+--------------+---------------+-----------------+-------+---------------------+--------------------+---------------+-----------------+-------------+
- ; Pin ; I/O Standard ; Near Tline Length ; Near Tline L per Length ; Near Tline C per Length ; Near Series R ; Near Differential R ; Near Pull-up R ; Near Pull-down R ; Near C ; Far Tline Length ; Far Tline L per Length ; Far Tline C per Length ; Far Series R ; Far Pull-up R ; Far Pull-down R ; Far C ; Termination Voltage ; Far Differential R ; EBD File Name ; EBD Signal Name ; EBD Far-end ;
- +---------------+--------------+-------------------+-------------------------+-------------------------+---------------+---------------------+----------------+------------------+--------+------------------+------------------------+------------------------+--------------+---------------+-----------------+-------+---------------------+--------------------+---------------+-----------------+-------------+
- ; GPIO1_0 ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
- ; GPIO1_1 ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
- ; GPIO1_2 ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
- ; GPIO1_3 ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
- ; GPIO1_4 ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
- ; GPIO1_5 ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
- ; GPIO1_6 ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
- ; GPIO1_7 ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
- ; GPIO2_0 ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
- ; GPIO2_1 ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
- ; GPIO2_2 ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
- ; GPIO2_3 ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
- ; GPIO2_4 ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
- ; GPIO2_5 ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
- ; GPIO2_6 ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
- ; GPIO2_7 ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
- ; GPIO6_0 ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
- ; GPIO6_2 ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
- ; GPIO6_4 ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
- ; GPIO9_0 ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
- ; GPIO9_2 ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
- ; GPIO9_3 ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
- ; GPIO9_4 ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
- ; GPIO9_5 ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
- ; GPIO9_6 ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
- ; GPIO9_7 ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
- ; SIM_CLK ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
- ; UART3_UARTTXD ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
- ; UART4_UARTTXD ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
- ; uart15_tx ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
- ; GPIO6_6 ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
- ; GPIO9_1 ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
- ; SIM_IO[0] ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
- ; SIM_IO[1] ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
- ; SIM_IO[2] ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
- ; SIM_IO[3] ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
- ; SIM_IO[4] ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
- ; SIM_IO[5] ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
- ; SIM_IO[6] ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
- ; SIM_IO[7] ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
- ; SIM_IO[8] ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
- ; SIM_IO[9] ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
- ; SIM_IO[10] ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
- ; SIM_IO[11] ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
- ; SIM_IO_12 ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
- ; SIM_IO_13 ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
- ; SIM_IO_15 ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
- ; ~ALTERA_DCLK~ ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
- ; ~ALTERA_nCEO~ ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
- +---------------+--------------+-------------------+-------------------------+-------------------------+---------------+---------------------+----------------+------------------+--------+------------------+------------------------+------------------------+--------------+---------------+-----------------+-------+---------------------+--------------------+---------------+-----------------+-------------+
- +----------------------------------------------------------------------------+
- ; Input Transition Times ;
- +-------------------------+--------------+-----------------+-----------------+
- ; Pin ; I/O Standard ; 10-90 Rise Time ; 90-10 Fall Time ;
- +-------------------------+--------------+-----------------+-----------------+
- ; PIN_OSC ; 3.3-V LVTTL ; 2640 ps ; 2640 ps ;
- ; GPIO6_6 ; 3.3-V LVTTL ; 2640 ps ; 2640 ps ;
- ; GPIO9_1 ; 3.3-V LVTTL ; 2640 ps ; 2640 ps ;
- ; SIM_IO[0] ; 3.3-V LVTTL ; 2640 ps ; 2640 ps ;
- ; SIM_IO[1] ; 3.3-V LVTTL ; 2640 ps ; 2640 ps ;
- ; SIM_IO[2] ; 3.3-V LVTTL ; 2640 ps ; 2640 ps ;
- ; SIM_IO[3] ; 3.3-V LVTTL ; 2640 ps ; 2640 ps ;
- ; SIM_IO[4] ; 3.3-V LVTTL ; 2640 ps ; 2640 ps ;
- ; SIM_IO[5] ; 3.3-V LVTTL ; 2640 ps ; 2640 ps ;
- ; SIM_IO[6] ; 3.3-V LVTTL ; 2640 ps ; 2640 ps ;
- ; SIM_IO[7] ; 3.3-V LVTTL ; 2640 ps ; 2640 ps ;
- ; SIM_IO[8] ; 3.3-V LVTTL ; 2640 ps ; 2640 ps ;
- ; SIM_IO[9] ; 3.3-V LVTTL ; 2640 ps ; 2640 ps ;
- ; SIM_IO[10] ; 3.3-V LVTTL ; 2640 ps ; 2640 ps ;
- ; SIM_IO[11] ; 3.3-V LVTTL ; 2640 ps ; 2640 ps ;
- ; SIM_IO_12 ; 3.3-V LVTTL ; 2640 ps ; 2640 ps ;
- ; SIM_IO_13 ; 3.3-V LVTTL ; 2640 ps ; 2640 ps ;
- ; SIM_IO_15 ; 3.3-V LVTTL ; 2640 ps ; 2640 ps ;
- ; GPIO3_0 ; 3.3-V LVTTL ; 2640 ps ; 2640 ps ;
- ; GPIO3_1 ; 3.3-V LVTTL ; 2640 ps ; 2640 ps ;
- ; GPIO3_2 ; 3.3-V LVTTL ; 2640 ps ; 2640 ps ;
- ; GPIO3_3 ; 3.3-V LVTTL ; 2640 ps ; 2640 ps ;
- ; GPIO3_4 ; 3.3-V LVTTL ; 2640 ps ; 2640 ps ;
- ; uart15_rx ; 3.3-V LVTTL ; 2640 ps ; 2640 ps ;
- ; UART3_UARTRXD ; 3.3-V LVTTL ; 2640 ps ; 2640 ps ;
- ; UART4_UARTRXD ; 3.3-V LVTTL ; 2640 ps ; 2640 ps ;
- ; PIN_HSI ; 3.3-V LVTTL ; 2640 ps ; 2640 ps ;
- ; PIN_HSE ; 3.3-V LVTTL ; 2640 ps ; 2640 ps ;
- ; ~ALTERA_ASDO_DATA1~ ; 3.3-V LVTTL ; 2640 ps ; 2640 ps ;
- ; ~ALTERA_FLASH_nCE_nCSO~ ; 3.3-V LVTTL ; 2640 ps ; 2640 ps ;
- ; ~ALTERA_DATA0~ ; 3.3-V LVTTL ; 2640 ps ; 2640 ps ;
- +-------------------------+--------------+-----------------+-----------------+
- +--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
- ; Signal Integrity Metrics (Slow 1200mv 0c Model) ;
- +---------------+--------------+---------------------+---------------------+------------------------------+------------------------------+---------------------+---------------------+--------------------------------------+--------------------------------------+-----------------------------+-----------------------------+----------------------------+----------------------------+-----------------------------+-----------------------------+--------------------+--------------------+-------------------------------------+-------------------------------------+----------------------------+----------------------------+---------------------------+---------------------------+
- ; Pin ; I/O Standard ; Board Delay on Rise ; Board Delay on Fall ; Steady State Voh at FPGA Pin ; Steady State Vol at FPGA Pin ; Voh Max at FPGA Pin ; Vol Min at FPGA Pin ; Ringback Voltage on Rise at FPGA Pin ; Ringback Voltage on Fall at FPGA Pin ; 10-90 Rise Time at FPGA Pin ; 90-10 Fall Time at FPGA Pin ; Monotonic Rise at FPGA Pin ; Monotonic Fall at FPGA Pin ; Steady State Voh at Far-end ; Steady State Vol at Far-end ; Voh Max at Far-end ; Vol Min at Far-end ; Ringback Voltage on Rise at Far-end ; Ringback Voltage on Fall at Far-end ; 10-90 Rise Time at Far-end ; 90-10 Fall Time at Far-end ; Monotonic Rise at Far-end ; Monotonic Fall at Far-end ;
- +---------------+--------------+---------------------+---------------------+------------------------------+------------------------------+---------------------+---------------------+--------------------------------------+--------------------------------------+-----------------------------+-----------------------------+----------------------------+----------------------------+-----------------------------+-----------------------------+--------------------+--------------------+-------------------------------------+-------------------------------------+----------------------------+----------------------------+---------------------------+---------------------------+
- ; GPIO1_0 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
- ; GPIO1_1 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
- ; GPIO1_2 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
- ; GPIO1_3 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
- ; GPIO1_4 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
- ; GPIO1_5 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
- ; GPIO1_6 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
- ; GPIO1_7 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
- ; GPIO2_0 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
- ; GPIO2_1 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
- ; GPIO2_2 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
- ; GPIO2_3 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
- ; GPIO2_4 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
- ; GPIO2_5 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
- ; GPIO2_6 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
- ; GPIO2_7 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
- ; GPIO6_0 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
- ; GPIO6_2 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
- ; GPIO6_4 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
- ; GPIO9_0 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
- ; GPIO9_2 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
- ; GPIO9_3 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
- ; GPIO9_4 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
- ; GPIO9_5 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
- ; GPIO9_6 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
- ; GPIO9_7 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
- ; SIM_CLK ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
- ; UART3_UARTTXD ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
- ; UART4_UARTTXD ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
- ; uart15_tx ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
- ; GPIO6_6 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
- ; GPIO9_1 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
- ; SIM_IO[0] ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
- ; SIM_IO[1] ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
- ; SIM_IO[2] ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
- ; SIM_IO[3] ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
- ; SIM_IO[4] ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
- ; SIM_IO[5] ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.09 V ; -0.011 V ; 0.196 V ; 0.301 V ; 4.93e-09 s ; 3.56e-09 s ; Yes ; Yes ; 3.08 V ; 8.89e-09 V ; 3.09 V ; -0.011 V ; 0.196 V ; 0.301 V ; 4.93e-09 s ; 3.56e-09 s ; Yes ; Yes ;
- ; SIM_IO[6] ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
- ; SIM_IO[7] ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
- ; SIM_IO[8] ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
- ; SIM_IO[9] ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
- ; SIM_IO[10] ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
- ; SIM_IO[11] ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
- ; SIM_IO_12 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
- ; SIM_IO_13 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
- ; SIM_IO_15 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.09 V ; -0.011 V ; 0.196 V ; 0.301 V ; 4.93e-09 s ; 3.56e-09 s ; Yes ; Yes ; 3.08 V ; 8.89e-09 V ; 3.09 V ; -0.011 V ; 0.196 V ; 0.301 V ; 4.93e-09 s ; 3.56e-09 s ; Yes ; Yes ;
- ; ~ALTERA_DCLK~ ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 3.51e-09 V ; 3.18 V ; -0.157 V ; 0.147 V ; 0.259 V ; 2.81e-10 s ; 2.53e-10 s ; Yes ; Yes ; 3.08 V ; 3.51e-09 V ; 3.18 V ; -0.157 V ; 0.147 V ; 0.259 V ; 2.81e-10 s ; 2.53e-10 s ; Yes ; Yes ;
- ; ~ALTERA_nCEO~ ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 6.38e-09 V ; 3.12 V ; -0.0818 V ; 0.205 V ; 0.244 V ; 8.86e-10 s ; 6.56e-10 s ; No ; No ; 3.08 V ; 6.38e-09 V ; 3.12 V ; -0.0818 V ; 0.205 V ; 0.244 V ; 8.86e-10 s ; 6.56e-10 s ; No ; No ;
- +---------------+--------------+---------------------+---------------------+------------------------------+------------------------------+---------------------+---------------------+--------------------------------------+--------------------------------------+-----------------------------+-----------------------------+----------------------------+----------------------------+-----------------------------+-----------------------------+--------------------+--------------------+-------------------------------------+-------------------------------------+----------------------------+----------------------------+---------------------------+---------------------------+
- +--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
- ; Signal Integrity Metrics (Slow 1200mv 85c Model) ;
- +---------------+--------------+---------------------+---------------------+------------------------------+------------------------------+---------------------+---------------------+--------------------------------------+--------------------------------------+-----------------------------+-----------------------------+----------------------------+----------------------------+-----------------------------+-----------------------------+--------------------+--------------------+-------------------------------------+-------------------------------------+----------------------------+----------------------------+---------------------------+---------------------------+
- ; Pin ; I/O Standard ; Board Delay on Rise ; Board Delay on Fall ; Steady State Voh at FPGA Pin ; Steady State Vol at FPGA Pin ; Voh Max at FPGA Pin ; Vol Min at FPGA Pin ; Ringback Voltage on Rise at FPGA Pin ; Ringback Voltage on Fall at FPGA Pin ; 10-90 Rise Time at FPGA Pin ; 90-10 Fall Time at FPGA Pin ; Monotonic Rise at FPGA Pin ; Monotonic Fall at FPGA Pin ; Steady State Voh at Far-end ; Steady State Vol at Far-end ; Voh Max at Far-end ; Vol Min at Far-end ; Ringback Voltage on Rise at Far-end ; Ringback Voltage on Fall at Far-end ; 10-90 Rise Time at Far-end ; 90-10 Fall Time at Far-end ; Monotonic Rise at Far-end ; Monotonic Fall at Far-end ;
- +---------------+--------------+---------------------+---------------------+------------------------------+------------------------------+---------------------+---------------------+--------------------------------------+--------------------------------------+-----------------------------+-----------------------------+----------------------------+----------------------------+-----------------------------+-----------------------------+--------------------+--------------------+-------------------------------------+-------------------------------------+----------------------------+----------------------------+---------------------------+---------------------------+
- ; GPIO1_0 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
- ; GPIO1_1 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
- ; GPIO1_2 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
- ; GPIO1_3 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
- ; GPIO1_4 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
- ; GPIO1_5 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
- ; GPIO1_6 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
- ; GPIO1_7 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
- ; GPIO2_0 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
- ; GPIO2_1 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
- ; GPIO2_2 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
- ; GPIO2_3 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
- ; GPIO2_4 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
- ; GPIO2_5 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
- ; GPIO2_6 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
- ; GPIO2_7 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
- ; GPIO6_0 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
- ; GPIO6_2 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
- ; GPIO6_4 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
- ; GPIO9_0 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
- ; GPIO9_2 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
- ; GPIO9_3 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
- ; GPIO9_4 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
- ; GPIO9_5 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
- ; GPIO9_6 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
- ; GPIO9_7 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
- ; SIM_CLK ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
- ; UART3_UARTTXD ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
- ; UART4_UARTTXD ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
- ; uart15_tx ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
- ; GPIO6_6 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
- ; GPIO9_1 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
- ; SIM_IO[0] ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
- ; SIM_IO[1] ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
- ; SIM_IO[2] ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
- ; SIM_IO[3] ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
- ; SIM_IO[4] ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
- ; SIM_IO[5] ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.08 V ; -0.00457 V ; 0.185 V ; 0.21 V ; 5.8e-09 s ; 4.46e-09 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.08 V ; -0.00457 V ; 0.185 V ; 0.21 V ; 5.8e-09 s ; 4.46e-09 s ; Yes ; Yes ;
- ; SIM_IO[6] ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
- ; SIM_IO[7] ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
- ; SIM_IO[8] ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
- ; SIM_IO[9] ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
- ; SIM_IO[10] ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
- ; SIM_IO[11] ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
- ; SIM_IO_12 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
- ; SIM_IO_13 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
- ; SIM_IO_15 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.08 V ; -0.00457 V ; 0.185 V ; 0.21 V ; 5.8e-09 s ; 4.46e-09 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.08 V ; -0.00457 V ; 0.185 V ; 0.21 V ; 5.8e-09 s ; 4.46e-09 s ; Yes ; Yes ;
- ; ~ALTERA_DCLK~ ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 2.6e-07 V ; 3.13 V ; -0.103 V ; 0.164 V ; 0.134 V ; 3.14e-10 s ; 4.05e-10 s ; Yes ; No ; 3.08 V ; 2.6e-07 V ; 3.13 V ; -0.103 V ; 0.164 V ; 0.134 V ; 3.14e-10 s ; 4.05e-10 s ; Yes ; No ;
- ; ~ALTERA_nCEO~ ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 5.04e-07 V ; 3.11 V ; -0.0469 V ; 0.191 V ; 0.215 V ; 1.08e-09 s ; 8.62e-10 s ; Yes ; No ; 3.08 V ; 5.04e-07 V ; 3.11 V ; -0.0469 V ; 0.191 V ; 0.215 V ; 1.08e-09 s ; 8.62e-10 s ; Yes ; No ;
- +---------------+--------------+---------------------+---------------------+------------------------------+------------------------------+---------------------+---------------------+--------------------------------------+--------------------------------------+-----------------------------+-----------------------------+----------------------------+----------------------------+-----------------------------+-----------------------------+--------------------+--------------------+-------------------------------------+-------------------------------------+----------------------------+----------------------------+---------------------------+---------------------------+
- +--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
- ; Signal Integrity Metrics (Fast 1200mv 0c Model) ;
- +---------------+--------------+---------------------+---------------------+------------------------------+------------------------------+---------------------+---------------------+--------------------------------------+--------------------------------------+-----------------------------+-----------------------------+----------------------------+----------------------------+-----------------------------+-----------------------------+--------------------+--------------------+-------------------------------------+-------------------------------------+----------------------------+----------------------------+---------------------------+---------------------------+
- ; Pin ; I/O Standard ; Board Delay on Rise ; Board Delay on Fall ; Steady State Voh at FPGA Pin ; Steady State Vol at FPGA Pin ; Voh Max at FPGA Pin ; Vol Min at FPGA Pin ; Ringback Voltage on Rise at FPGA Pin ; Ringback Voltage on Fall at FPGA Pin ; 10-90 Rise Time at FPGA Pin ; 90-10 Fall Time at FPGA Pin ; Monotonic Rise at FPGA Pin ; Monotonic Fall at FPGA Pin ; Steady State Voh at Far-end ; Steady State Vol at Far-end ; Voh Max at Far-end ; Vol Min at Far-end ; Ringback Voltage on Rise at Far-end ; Ringback Voltage on Fall at Far-end ; 10-90 Rise Time at Far-end ; 90-10 Fall Time at Far-end ; Monotonic Rise at Far-end ; Monotonic Fall at Far-end ;
- +---------------+--------------+---------------------+---------------------+------------------------------+------------------------------+---------------------+---------------------+--------------------------------------+--------------------------------------+-----------------------------+-----------------------------+----------------------------+----------------------------+-----------------------------+-----------------------------+--------------------+--------------------+-------------------------------------+-------------------------------------+----------------------------+----------------------------+---------------------------+---------------------------+
- ; GPIO1_0 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
- ; GPIO1_1 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
- ; GPIO1_2 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
- ; GPIO1_3 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
- ; GPIO1_4 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
- ; GPIO1_5 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
- ; GPIO1_6 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
- ; GPIO1_7 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
- ; GPIO2_0 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
- ; GPIO2_1 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
- ; GPIO2_2 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
- ; GPIO2_3 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
- ; GPIO2_4 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
- ; GPIO2_5 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
- ; GPIO2_6 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
- ; GPIO2_7 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
- ; GPIO6_0 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
- ; GPIO6_2 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
- ; GPIO6_4 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
- ; GPIO9_0 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
- ; GPIO9_2 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
- ; GPIO9_3 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
- ; GPIO9_4 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
- ; GPIO9_5 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
- ; GPIO9_6 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
- ; GPIO9_7 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
- ; SIM_CLK ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
- ; UART3_UARTTXD ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
- ; UART4_UARTTXD ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
- ; uart15_tx ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
- ; GPIO6_6 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
- ; GPIO9_1 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
- ; SIM_IO[0] ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
- ; SIM_IO[1] ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
- ; SIM_IO[2] ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
- ; SIM_IO[3] ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
- ; SIM_IO[4] ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
- ; SIM_IO[5] ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.48 V ; -0.0173 V ; 0.356 V ; 0.324 V ; 3.89e-09 s ; 3.06e-09 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.48 V ; -0.0173 V ; 0.356 V ; 0.324 V ; 3.89e-09 s ; 3.06e-09 s ; No ; No ;
- ; SIM_IO[6] ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
- ; SIM_IO[7] ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
- ; SIM_IO[8] ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
- ; SIM_IO[9] ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
- ; SIM_IO[10] ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
- ; SIM_IO[11] ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
- ; SIM_IO_12 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
- ; SIM_IO_13 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
- ; SIM_IO_15 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.48 V ; -0.0173 V ; 0.356 V ; 0.324 V ; 3.89e-09 s ; 3.06e-09 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.48 V ; -0.0173 V ; 0.356 V ; 0.324 V ; 3.89e-09 s ; 3.06e-09 s ; No ; No ;
- ; ~ALTERA_DCLK~ ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 6.54e-08 V ; 3.66 V ; -0.26 V ; 0.41 V ; 0.32 V ; 1.57e-10 s ; 2.15e-10 s ; No ; Yes ; 3.46 V ; 6.54e-08 V ; 3.66 V ; -0.26 V ; 0.41 V ; 0.32 V ; 1.57e-10 s ; 2.15e-10 s ; No ; Yes ;
- ; ~ALTERA_nCEO~ ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.25e-07 V ; 3.57 V ; -0.0855 V ; 0.315 V ; 0.175 V ; 6.79e-10 s ; 6.15e-10 s ; No ; No ; 3.46 V ; 1.25e-07 V ; 3.57 V ; -0.0855 V ; 0.315 V ; 0.175 V ; 6.79e-10 s ; 6.15e-10 s ; No ; No ;
- +---------------+--------------+---------------------+---------------------+------------------------------+------------------------------+---------------------+---------------------+--------------------------------------+--------------------------------------+-----------------------------+-----------------------------+----------------------------+----------------------------+-----------------------------+-----------------------------+--------------------+--------------------+-------------------------------------+-------------------------------------+----------------------------+----------------------------+---------------------------+---------------------------+
- +-------------------------------------------------------------------------------------------------------------------------+
- ; Setup Transfers ;
- +-------------------------------------+-------------------------------------+------------+----------+----------+----------+
- ; From Clock ; To Clock ; RR Paths ; FR Paths ; RF Paths ; FF Paths ;
- +-------------------------------------+-------------------------------------+------------+----------+----------+----------+
- ; PIN_HSI ; PIN_HSI ; 124 ; 0 ; 0 ; 0 ;
- ; pll_inst|auto_generated|pll1|clk[0] ; PIN_HSI ; false path ; 0 ; 0 ; 0 ;
- ; pll_inst|auto_generated|pll1|clk[3] ; PIN_HSI ; false path ; 0 ; 0 ; 0 ;
- ; PIN_HSI ; pll_inst|auto_generated|pll1|clk[0] ; false path ; 0 ; 0 ; 0 ;
- ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 124 ; 0 ; 0 ; 0 ;
- ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; 12 ; 0 ; 0 ; 0 ;
- ; PIN_HSI ; pll_inst|auto_generated|pll1|clk[3] ; false path ; 0 ; 0 ; 0 ;
- ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[3] ; 12 ; 0 ; 0 ; 0 ;
- ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 14867 ; 0 ; 0 ; 0 ;
- +-------------------------------------+-------------------------------------+------------+----------+----------+----------+
- Entries labeled "false path" only account for clock-to-clock false paths and not path-based false paths. As a result, actual path counts may be lower than reported.
- +-------------------------------------------------------------------------------------------------------------------------+
- ; Hold Transfers ;
- +-------------------------------------+-------------------------------------+------------+----------+----------+----------+
- ; From Clock ; To Clock ; RR Paths ; FR Paths ; RF Paths ; FF Paths ;
- +-------------------------------------+-------------------------------------+------------+----------+----------+----------+
- ; PIN_HSI ; PIN_HSI ; 124 ; 0 ; 0 ; 0 ;
- ; pll_inst|auto_generated|pll1|clk[0] ; PIN_HSI ; false path ; 0 ; 0 ; 0 ;
- ; pll_inst|auto_generated|pll1|clk[3] ; PIN_HSI ; false path ; 0 ; 0 ; 0 ;
- ; PIN_HSI ; pll_inst|auto_generated|pll1|clk[0] ; false path ; 0 ; 0 ; 0 ;
- ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 124 ; 0 ; 0 ; 0 ;
- ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; 12 ; 0 ; 0 ; 0 ;
- ; PIN_HSI ; pll_inst|auto_generated|pll1|clk[3] ; false path ; 0 ; 0 ; 0 ;
- ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[3] ; 12 ; 0 ; 0 ; 0 ;
- ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 14867 ; 0 ; 0 ; 0 ;
- +-------------------------------------+-------------------------------------+------------+----------+----------+----------+
- Entries labeled "false path" only account for clock-to-clock false paths and not path-based false paths. As a result, actual path counts may be lower than reported.
- ---------------
- ; Report TCCS ;
- ---------------
- No dedicated SERDES Transmitter circuitry present in device or used in design
- ---------------
- ; Report RSKM ;
- ---------------
- No dedicated SERDES Receiver circuitry present in device or used in design
- +------------------------------------------------+
- ; Unconstrained Paths ;
- +---------------------------------+-------+------+
- ; Property ; Setup ; Hold ;
- +---------------------------------+-------+------+
- ; Illegal Clocks ; 0 ; 0 ;
- ; Unconstrained Clocks ; 0 ; 0 ;
- ; Unconstrained Input Ports ; 13 ; 13 ;
- ; Unconstrained Input Port Paths ; 13 ; 13 ;
- ; Unconstrained Output Ports ; 14 ; 14 ;
- ; Unconstrained Output Port Paths ; 28 ; 28 ;
- +---------------------------------+-------+------+
- +------------------------------------+
- ; TimeQuest Timing Analyzer Messages ;
- +------------------------------------+
- Info: *******************************************************************
- Info: Running Quartus II 64-Bit TimeQuest Timing Analyzer
- Info: Version 13.0.0 Build 156 04/24/2013 SJ Full Version
- Info: Processing started: Tue Jul 15 16:27:09 2025
- Info: Command: quartus_sta test_uart -c test_uart
- Info: qsta_default_script.tcl version: #1
- Info (11104): Parallel Compilation has detected 8 hyper-threaded processors. However, the extra hyper-threaded processors will not be used by default. Parallel Compilation will use 4 of the 4 physical processors detected instead.
- Info (21077): Low junction temperature is 0 degrees C
- Info (21077): High junction temperature is 85 degrees C
- Info (332104): Reading SDC File: 'test_uart.sdc'
- Info (332110): Deriving PLL clocks
- Info (332110): create_generated_clock -source {pll_inst|auto_generated|pll1|inclk[0]} -multiply_by 30 -duty_cycle 50.00 -name {pll_inst|auto_generated|pll1|clk[0]} {pll_inst|auto_generated|pll1|clk[0]}
- Info (332110): create_generated_clock -source {pll_inst|auto_generated|pll1|inclk[0]} -multiply_by 15 -duty_cycle 50.00 -name {pll_inst|auto_generated|pll1|clk[3]} {pll_inst|auto_generated|pll1|clk[3]}
- Warning (332174): Ignored filter at test_uart.sdc(13): rv32|resetn_out could not be matched with a clock or keeper or register or port or pin or cell or partition
- Warning (332049): Ignored set_false_path at test_uart.sdc(13): Argument <from> is not an object ID
- Info (332050): set_false_path -from rv32|resetn_out
- Critical Warning (332168): The following clock transfers have no clock uncertainty assignment. For more accurate results, apply clock uncertainty assignments or use the derive_clock_uncertainty command.
- Critical Warning (332169): From PIN_HSI (Rise) to PIN_HSI (Rise) (setup and hold)
- Critical Warning (332169): From pll_inst|auto_generated|pll1|clk[0] (Rise) to pll_inst|auto_generated|pll1|clk[0] (Rise) (setup and hold)
- Critical Warning (332169): From pll_inst|auto_generated|pll1|clk[3] (Rise) to pll_inst|auto_generated|pll1|clk[0] (Rise) (setup and hold)
- Critical Warning (332169): From pll_inst|auto_generated|pll1|clk[0] (Rise) to pll_inst|auto_generated|pll1|clk[3] (Rise) (setup and hold)
- Critical Warning (332169): From pll_inst|auto_generated|pll1|clk[3] (Rise) to pll_inst|auto_generated|pll1|clk[3] (Rise) (setup and hold)
- Info: Found TIMEQUEST_REPORT_SCRIPT_INCLUDE_DEFAULT_ANALYSIS = ON
- Info: Analyzing Slow 1200mV 85C Model
- Info (332146): Worst-case setup slack is 1.455
- Info (332119): Slack End Point TNS Clock
- Info (332119): ========= ============= =====================
- Info (332119): 1.455 0.000 pll_inst|auto_generated|pll1|clk[0]
- Info (332119): 1.847 0.000 pll_inst|auto_generated|pll1|clk[3]
- Info (332119): 97.289 0.000 PIN_HSI
- Info (332146): Worst-case hold slack is 0.426
- Info (332119): Slack End Point TNS Clock
- Info (332119): ========= ============= =====================
- Info (332119): 0.426 0.000 pll_inst|auto_generated|pll1|clk[3]
- Info (332119): 0.446 0.000 PIN_HSI
- Info (332119): 0.446 0.000 pll_inst|auto_generated|pll1|clk[0]
- Info (332140): No Recovery paths to report
- Info (332140): No Removal paths to report
- Info (332146): Worst-case minimum pulse width slack is 1.679
- Info (332119): Slack End Point TNS Clock
- Info (332119): ========= ============= =====================
- Info (332119): 1.679 0.000 pll_inst|auto_generated|pll1|clk[0]
- Info (332119): 3.817 0.000 pll_inst|auto_generated|pll1|clk[3]
- Info (332119): 49.777 0.000 PIN_HSI
- Info (332119): 62.371 0.000 PIN_HSE
- Info: Analyzing Slow 1200mV 0C Model
- Info (334003): Started post-fitting delay annotation
- Info (334004): Delay annotation completed successfully
- Critical Warning (332168): The following clock transfers have no clock uncertainty assignment. For more accurate results, apply clock uncertainty assignments or use the derive_clock_uncertainty command.
- Critical Warning (332169): From PIN_HSI (Rise) to PIN_HSI (Rise) (setup and hold)
- Critical Warning (332169): From pll_inst|auto_generated|pll1|clk[0] (Rise) to pll_inst|auto_generated|pll1|clk[0] (Rise) (setup and hold)
- Critical Warning (332169): From pll_inst|auto_generated|pll1|clk[3] (Rise) to pll_inst|auto_generated|pll1|clk[0] (Rise) (setup and hold)
- Critical Warning (332169): From pll_inst|auto_generated|pll1|clk[0] (Rise) to pll_inst|auto_generated|pll1|clk[3] (Rise) (setup and hold)
- Critical Warning (332169): From pll_inst|auto_generated|pll1|clk[3] (Rise) to pll_inst|auto_generated|pll1|clk[3] (Rise) (setup and hold)
- Info (332146): Worst-case setup slack is 1.679
- Info (332119): Slack End Point TNS Clock
- Info (332119): ========= ============= =====================
- Info (332119): 1.679 0.000 pll_inst|auto_generated|pll1|clk[0]
- Info (332119): 2.217 0.000 pll_inst|auto_generated|pll1|clk[3]
- Info (332119): 97.513 0.000 PIN_HSI
- Info (332146): Worst-case hold slack is 0.375
- Info (332119): Slack End Point TNS Clock
- Info (332119): ========= ============= =====================
- Info (332119): 0.375 0.000 pll_inst|auto_generated|pll1|clk[3]
- Info (332119): 0.395 0.000 PIN_HSI
- Info (332119): 0.395 0.000 pll_inst|auto_generated|pll1|clk[0]
- Info (332140): No Recovery paths to report
- Info (332140): No Removal paths to report
- Info (332146): Worst-case minimum pulse width slack is 1.679
- Info (332119): Slack End Point TNS Clock
- Info (332119): ========= ============= =====================
- Info (332119): 1.679 0.000 pll_inst|auto_generated|pll1|clk[0]
- Info (332119): 3.802 0.000 pll_inst|auto_generated|pll1|clk[3]
- Info (332119): 49.764 0.000 PIN_HSI
- Info (332119): 62.365 0.000 PIN_HSE
- Info: Analyzing Fast 1200mV 0C Model
- Critical Warning (332168): The following clock transfers have no clock uncertainty assignment. For more accurate results, apply clock uncertainty assignments or use the derive_clock_uncertainty command.
- Critical Warning (332169): From PIN_HSI (Rise) to PIN_HSI (Rise) (setup and hold)
- Critical Warning (332169): From pll_inst|auto_generated|pll1|clk[0] (Rise) to pll_inst|auto_generated|pll1|clk[0] (Rise) (setup and hold)
- Critical Warning (332169): From pll_inst|auto_generated|pll1|clk[3] (Rise) to pll_inst|auto_generated|pll1|clk[0] (Rise) (setup and hold)
- Critical Warning (332169): From pll_inst|auto_generated|pll1|clk[0] (Rise) to pll_inst|auto_generated|pll1|clk[3] (Rise) (setup and hold)
- Critical Warning (332169): From pll_inst|auto_generated|pll1|clk[3] (Rise) to pll_inst|auto_generated|pll1|clk[3] (Rise) (setup and hold)
- Info (332146): Worst-case setup slack is 3.045
- Info (332119): Slack End Point TNS Clock
- Info (332119): ========= ============= =====================
- Info (332119): 3.045 0.000 pll_inst|auto_generated|pll1|clk[0]
- Info (332119): 5.489 0.000 pll_inst|auto_generated|pll1|clk[3]
- Info (332119): 98.879 0.000 PIN_HSI
- Info (332146): Worst-case hold slack is 0.153
- Info (332119): Slack End Point TNS Clock
- Info (332119): ========= ============= =====================
- Info (332119): 0.153 0.000 pll_inst|auto_generated|pll1|clk[3]
- Info (332119): 0.182 0.000 PIN_HSI
- Info (332119): 0.182 0.000 pll_inst|auto_generated|pll1|clk[0]
- Info (332140): No Recovery paths to report
- Info (332140): No Removal paths to report
- Info (332146): Worst-case minimum pulse width slack is 1.864
- Info (332119): Slack End Point TNS Clock
- Info (332119): ========= ============= =====================
- Info (332119): 1.864 0.000 pll_inst|auto_generated|pll1|clk[0]
- Info (332119): 3.947 0.000 pll_inst|auto_generated|pll1|clk[3]
- Info (332119): 49.255 0.000 PIN_HSI
- Info (332119): 61.901 0.000 PIN_HSE
- Info (332102): Design is not fully constrained for setup requirements
- Info (332102): Design is not fully constrained for hold requirements
- Info: Quartus II 64-Bit TimeQuest Timing Analyzer was successful. 0 errors, 20 warnings
- Info: Peak virtual memory: 4711 megabytes
- Info: Processing ended: Tue Jul 15 16:27:12 2025
- Info: Elapsed time: 00:00:03
- Info: Total CPU time (on all processors): 00:00:04
|