test_uart.sta.rpt 838 KB

1234567891011121314151617181920212223242526272829303132333435363738394041424344454647484950515253545556575859606162636465666768697071727374757677787980818283848586878889909192939495969798991001011021031041051061071081091101111121131141151161171181191201211221231241251261271281291301311321331341351361371381391401411421431441451461471481491501511521531541551561571581591601611621631641651661671681691701711721731741751761771781791801811821831841851861871881891901911921931941951961971981992002012022032042052062072082092102112122132142152162172182192202212222232242252262272282292302312322332342352362372382392402412422432442452462472482492502512522532542552562572582592602612622632642652662672682692702712722732742752762772782792802812822832842852862872882892902912922932942952962972982993003013023033043053063073083093103113123133143153163173183193203213223233243253263273283293303313323333343353363373383393403413423433443453463473483493503513523533543553563573583593603613623633643653663673683693703713723733743753763773783793803813823833843853863873883893903913923933943953963973983994004014024034044054064074084094104114124134144154164174184194204214224234244254264274284294304314324334344354364374384394404414424434444454464474484494504514524534544554564574584594604614624634644654664674684694704714724734744754764774784794804814824834844854864874884894904914924934944954964974984995005015025035045055065075085095105115125135145155165175185195205215225235245255265275285295305315325335345355365375385395405415425435445455465475485495505515525535545555565575585595605615625635645655665675685695705715725735745755765775785795805815825835845855865875885895905915925935945955965975985996006016026036046056066076086096106116126136146156166176186196206216226236246256266276286296306316326336346356366376386396406416426436446456466476486496506516526536546556566576586596606616626636646656666676686696706716726736746756766776786796806816826836846856866876886896906916926936946956966976986997007017027037047057067077087097107117127137147157167177187197207217227237247257267277287297307317327337347357367377387397407417427437447457467477487497507517527537547557567577587597607617627637647657667677687697707717727737747757767777787797807817827837847857867877887897907917927937947957967977987998008018028038048058068078088098108118128138148158168178188198208218228238248258268278288298308318328338348358368378388398408418428438448458468478488498508518528538548558568578588598608618628638648658668678688698708718728738748758768778788798808818828838848858868878888898908918928938948958968978988999009019029039049059069079089099109119129139149159169179189199209219229239249259269279289299309319329339349359369379389399409419429439449459469479489499509519529539549559569579589599609619629639649659669679689699709719729739749759769779789799809819829839849859869879889899909919929939949959969979989991000100110021003100410051006100710081009101010111012101310141015101610171018101910201021102210231024102510261027102810291030103110321033103410351036103710381039104010411042104310441045104610471048104910501051105210531054105510561057105810591060106110621063106410651066106710681069107010711072107310741075107610771078107910801081108210831084108510861087108810891090109110921093109410951096109710981099110011011102110311041105110611071108110911101111111211131114111511161117111811191120112111221123112411251126112711281129113011311132113311341135113611371138113911401141114211431144114511461147114811491150115111521153115411551156115711581159116011611162116311641165116611671168116911701171117211731174117511761177117811791180118111821183118411851186118711881189119011911192119311941195119611971198119912001201120212031204120512061207120812091210121112121213121412151216121712181219122012211222122312241225122612271228122912301231123212331234123512361237123812391240124112421243124412451246124712481249125012511252125312541255125612571258125912601261126212631264126512661267126812691270127112721273127412751276127712781279128012811282128312841285128612871288128912901291129212931294129512961297129812991300130113021303130413051306130713081309131013111312131313141315131613171318131913201321132213231324132513261327132813291330133113321333133413351336133713381339134013411342134313441345134613471348134913501351135213531354135513561357135813591360136113621363136413651366136713681369137013711372137313741375137613771378137913801381138213831384138513861387138813891390139113921393139413951396139713981399140014011402140314041405140614071408140914101411141214131414141514161417141814191420142114221423142414251426142714281429143014311432143314341435143614371438143914401441144214431444144514461447144814491450145114521453145414551456145714581459146014611462146314641465146614671468146914701471147214731474147514761477147814791480148114821483148414851486148714881489149014911492149314941495149614971498149915001501150215031504150515061507150815091510151115121513151415151516151715181519152015211522152315241525152615271528152915301531153215331534153515361537153815391540154115421543154415451546154715481549155015511552155315541555155615571558155915601561156215631564156515661567156815691570157115721573157415751576157715781579158015811582158315841585158615871588158915901591159215931594159515961597159815991600160116021603160416051606160716081609161016111612161316141615161616171618161916201621162216231624162516261627162816291630163116321633163416351636163716381639164016411642164316441645164616471648164916501651165216531654165516561657165816591660166116621663166416651666166716681669167016711672167316741675167616771678167916801681168216831684168516861687168816891690169116921693169416951696169716981699170017011702170317041705170617071708170917101711171217131714171517161717171817191720172117221723172417251726172717281729173017311732173317341735173617371738173917401741174217431744174517461747174817491750175117521753175417551756175717581759176017611762176317641765176617671768176917701771177217731774177517761777177817791780178117821783178417851786178717881789179017911792179317941795179617971798179918001801180218031804180518061807180818091810181118121813181418151816181718181819182018211822182318241825182618271828182918301831183218331834183518361837183818391840184118421843184418451846184718481849185018511852185318541855185618571858185918601861186218631864186518661867186818691870187118721873187418751876187718781879188018811882188318841885188618871888188918901891189218931894189518961897189818991900190119021903190419051906190719081909191019111912191319141915191619171918191919201921192219231924192519261927192819291930193119321933193419351936193719381939194019411942194319441945194619471948194919501951195219531954195519561957195819591960196119621963196419651966196719681969197019711972197319741975197619771978197919801981198219831984198519861987198819891990199119921993199419951996199719981999200020012002200320042005200620072008200920102011201220132014201520162017201820192020202120222023202420252026202720282029203020312032203320342035203620372038203920402041204220432044204520462047204820492050205120522053205420552056205720582059206020612062206320642065206620672068206920702071207220732074207520762077207820792080208120822083208420852086208720882089209020912092209320942095209620972098209921002101210221032104210521062107210821092110211121122113211421152116211721182119212021212122212321242125212621272128212921302131213221332134213521362137213821392140214121422143214421452146214721482149215021512152215321542155215621572158215921602161216221632164216521662167216821692170217121722173217421752176217721782179218021812182218321842185218621872188218921902191219221932194219521962197219821992200220122022203220422052206220722082209221022112212221322142215221622172218221922202221222222232224222522262227222822292230223122322233223422352236223722382239224022412242224322442245224622472248224922502251225222532254225522562257225822592260226122622263226422652266226722682269227022712272227322742275227622772278227922802281228222832284228522862287228822892290229122922293229422952296229722982299230023012302230323042305230623072308230923102311231223132314231523162317231823192320232123222323232423252326232723282329233023312332233323342335233623372338233923402341234223432344234523462347234823492350235123522353235423552356235723582359236023612362236323642365236623672368236923702371237223732374237523762377237823792380238123822383238423852386238723882389239023912392239323942395239623972398239924002401240224032404240524062407240824092410241124122413241424152416241724182419242024212422242324242425242624272428242924302431243224332434243524362437243824392440244124422443244424452446244724482449245024512452245324542455245624572458245924602461246224632464246524662467246824692470247124722473247424752476247724782479248024812482248324842485248624872488248924902491249224932494249524962497249824992500250125022503250425052506250725082509251025112512251325142515251625172518251925202521252225232524252525262527252825292530253125322533253425352536253725382539254025412542254325442545254625472548254925502551255225532554255525562557255825592560256125622563256425652566256725682569257025712572257325742575257625772578257925802581258225832584258525862587258825892590259125922593259425952596259725982599260026012602260326042605260626072608260926102611261226132614261526162617261826192620262126222623262426252626262726282629263026312632263326342635263626372638263926402641264226432644264526462647264826492650265126522653265426552656265726582659266026612662266326642665266626672668266926702671267226732674267526762677267826792680268126822683268426852686268726882689269026912692269326942695269626972698269927002701270227032704270527062707270827092710271127122713271427152716271727182719272027212722272327242725272627272728272927302731273227332734273527362737273827392740274127422743274427452746274727482749275027512752275327542755275627572758275927602761276227632764276527662767276827692770277127722773277427752776277727782779278027812782278327842785278627872788278927902791279227932794279527962797279827992800280128022803280428052806280728082809281028112812281328142815281628172818281928202821282228232824282528262827282828292830283128322833283428352836283728382839284028412842284328442845284628472848284928502851285228532854285528562857285828592860286128622863286428652866286728682869287028712872287328742875287628772878287928802881288228832884288528862887288828892890289128922893289428952896289728982899290029012902290329042905290629072908290929102911291229132914291529162917291829192920292129222923292429252926292729282929293029312932293329342935293629372938293929402941294229432944294529462947294829492950295129522953295429552956295729582959296029612962296329642965296629672968296929702971297229732974297529762977297829792980298129822983298429852986298729882989299029912992299329942995299629972998299930003001300230033004300530063007300830093010301130123013301430153016301730183019302030213022302330243025302630273028302930303031303230333034303530363037303830393040304130423043304430453046304730483049305030513052305330543055305630573058305930603061306230633064306530663067306830693070307130723073307430753076307730783079308030813082308330843085308630873088308930903091309230933094309530963097309830993100310131023103310431053106310731083109311031113112311331143115311631173118311931203121312231233124312531263127312831293130313131323133313431353136313731383139314031413142314331443145314631473148314931503151315231533154315531563157315831593160316131623163316431653166316731683169317031713172317331743175317631773178317931803181318231833184318531863187318831893190319131923193319431953196319731983199320032013202320332043205320632073208320932103211321232133214321532163217321832193220322132223223322432253226322732283229323032313232323332343235323632373238323932403241324232433244324532463247324832493250325132523253325432553256325732583259326032613262326332643265326632673268326932703271327232733274327532763277327832793280328132823283328432853286328732883289329032913292329332943295329632973298329933003301330233033304330533063307330833093310331133123313331433153316331733183319332033213322332333243325332633273328332933303331333233333334333533363337333833393340334133423343334433453346334733483349335033513352335333543355335633573358335933603361336233633364336533663367336833693370337133723373337433753376337733783379338033813382338333843385338633873388338933903391339233933394339533963397339833993400340134023403340434053406340734083409341034113412341334143415341634173418341934203421342234233424342534263427342834293430343134323433343434353436343734383439344034413442344334443445344634473448344934503451345234533454345534563457345834593460346134623463346434653466346734683469347034713472347334743475347634773478347934803481348234833484348534863487348834893490349134923493349434953496349734983499350035013502350335043505350635073508350935103511351235133514351535163517351835193520352135223523352435253526352735283529353035313532353335343535353635373538353935403541354235433544354535463547354835493550355135523553355435553556355735583559356035613562356335643565356635673568356935703571357235733574357535763577357835793580358135823583358435853586358735883589359035913592359335943595359635973598359936003601360236033604360536063607360836093610361136123613361436153616361736183619362036213622362336243625362636273628362936303631363236333634363536363637363836393640364136423643364436453646364736483649365036513652365336543655365636573658365936603661366236633664366536663667366836693670367136723673367436753676367736783679368036813682368336843685368636873688368936903691369236933694369536963697369836993700370137023703370437053706370737083709371037113712371337143715371637173718371937203721372237233724372537263727372837293730373137323733373437353736373737383739374037413742374337443745374637473748374937503751375237533754375537563757375837593760376137623763376437653766376737683769377037713772377337743775377637773778377937803781378237833784378537863787378837893790379137923793379437953796379737983799380038013802380338043805380638073808380938103811381238133814381538163817381838193820382138223823382438253826382738283829383038313832383338343835383638373838383938403841384238433844384538463847384838493850385138523853385438553856385738583859386038613862386338643865386638673868386938703871387238733874387538763877387838793880388138823883388438853886388738883889389038913892389338943895389638973898389939003901390239033904390539063907390839093910391139123913391439153916391739183919392039213922392339243925392639273928392939303931393239333934393539363937393839393940394139423943394439453946394739483949395039513952395339543955395639573958395939603961396239633964396539663967396839693970397139723973397439753976397739783979398039813982398339843985398639873988398939903991399239933994399539963997399839994000400140024003400440054006400740084009401040114012401340144015401640174018401940204021402240234024402540264027402840294030403140324033403440354036403740384039404040414042404340444045404640474048404940504051405240534054405540564057405840594060406140624063406440654066406740684069407040714072407340744075407640774078407940804081408240834084408540864087408840894090409140924093409440954096409740984099410041014102410341044105410641074108410941104111411241134114411541164117411841194120412141224123412441254126412741284129413041314132413341344135413641374138413941404141414241434144414541464147414841494150415141524153415441554156415741584159416041614162416341644165416641674168416941704171417241734174417541764177417841794180418141824183418441854186418741884189419041914192419341944195419641974198419942004201420242034204420542064207420842094210421142124213421442154216421742184219422042214222422342244225422642274228422942304231423242334234423542364237423842394240424142424243424442454246424742484249425042514252425342544255425642574258425942604261426242634264426542664267426842694270427142724273427442754276427742784279428042814282428342844285428642874288428942904291429242934294429542964297429842994300430143024303430443054306430743084309431043114312431343144315431643174318431943204321432243234324432543264327432843294330433143324333433443354336433743384339434043414342434343444345434643474348434943504351435243534354435543564357435843594360436143624363436443654366436743684369
  1. TimeQuest Timing Analyzer report for test_uart
  2. Tue Jul 15 16:27:12 2025
  3. Quartus II 64-Bit Version 13.0.0 Build 156 04/24/2013 SJ Full Version
  4. ---------------------
  5. ; Table of Contents ;
  6. ---------------------
  7. 1. Legal Notice
  8. 2. TimeQuest Timing Analyzer Summary
  9. 3. Parallel Compilation
  10. 4. SDC File List
  11. 5. Clocks
  12. 6. Slow 1200mV 85C Model Fmax Summary
  13. 7. Timing Closure Recommendations
  14. 8. Slow 1200mV 85C Model Setup Summary
  15. 9. Slow 1200mV 85C Model Hold Summary
  16. 10. Slow 1200mV 85C Model Recovery Summary
  17. 11. Slow 1200mV 85C Model Removal Summary
  18. 12. Slow 1200mV 85C Model Minimum Pulse Width Summary
  19. 13. Slow 1200mV 85C Model Setup: 'pll_inst|auto_generated|pll1|clk[0]'
  20. 14. Slow 1200mV 85C Model Setup: 'pll_inst|auto_generated|pll1|clk[3]'
  21. 15. Slow 1200mV 85C Model Setup: 'PIN_HSI'
  22. 16. Slow 1200mV 85C Model Hold: 'pll_inst|auto_generated|pll1|clk[3]'
  23. 17. Slow 1200mV 85C Model Hold: 'PIN_HSI'
  24. 18. Slow 1200mV 85C Model Hold: 'pll_inst|auto_generated|pll1|clk[0]'
  25. 19. Slow 1200mV 85C Model Minimum Pulse Width: 'pll_inst|auto_generated|pll1|clk[0]'
  26. 20. Slow 1200mV 85C Model Minimum Pulse Width: 'pll_inst|auto_generated|pll1|clk[3]'
  27. 21. Slow 1200mV 85C Model Minimum Pulse Width: 'PIN_HSI'
  28. 22. Slow 1200mV 85C Model Minimum Pulse Width: 'PIN_HSE'
  29. 23. Setup Times
  30. 24. Hold Times
  31. 25. Clock to Output Times
  32. 26. Minimum Clock to Output Times
  33. 27. Output Enable Times
  34. 28. Minimum Output Enable Times
  35. 29. Output Disable Times
  36. 30. Minimum Output Disable Times
  37. 31. Slow 1200mV 85C Model Metastability Report
  38. 32. Slow 1200mV 0C Model Fmax Summary
  39. 33. Slow 1200mV 0C Model Setup Summary
  40. 34. Slow 1200mV 0C Model Hold Summary
  41. 35. Slow 1200mV 0C Model Recovery Summary
  42. 36. Slow 1200mV 0C Model Removal Summary
  43. 37. Slow 1200mV 0C Model Minimum Pulse Width Summary
  44. 38. Slow 1200mV 0C Model Setup: 'pll_inst|auto_generated|pll1|clk[0]'
  45. 39. Slow 1200mV 0C Model Setup: 'pll_inst|auto_generated|pll1|clk[3]'
  46. 40. Slow 1200mV 0C Model Setup: 'PIN_HSI'
  47. 41. Slow 1200mV 0C Model Hold: 'pll_inst|auto_generated|pll1|clk[3]'
  48. 42. Slow 1200mV 0C Model Hold: 'PIN_HSI'
  49. 43. Slow 1200mV 0C Model Hold: 'pll_inst|auto_generated|pll1|clk[0]'
  50. 44. Slow 1200mV 0C Model Minimum Pulse Width: 'pll_inst|auto_generated|pll1|clk[0]'
  51. 45. Slow 1200mV 0C Model Minimum Pulse Width: 'pll_inst|auto_generated|pll1|clk[3]'
  52. 46. Slow 1200mV 0C Model Minimum Pulse Width: 'PIN_HSI'
  53. 47. Slow 1200mV 0C Model Minimum Pulse Width: 'PIN_HSE'
  54. 48. Setup Times
  55. 49. Hold Times
  56. 50. Clock to Output Times
  57. 51. Minimum Clock to Output Times
  58. 52. Output Enable Times
  59. 53. Minimum Output Enable Times
  60. 54. Output Disable Times
  61. 55. Minimum Output Disable Times
  62. 56. Slow 1200mV 0C Model Metastability Report
  63. 57. Fast 1200mV 0C Model Setup Summary
  64. 58. Fast 1200mV 0C Model Hold Summary
  65. 59. Fast 1200mV 0C Model Recovery Summary
  66. 60. Fast 1200mV 0C Model Removal Summary
  67. 61. Fast 1200mV 0C Model Minimum Pulse Width Summary
  68. 62. Fast 1200mV 0C Model Setup: 'pll_inst|auto_generated|pll1|clk[0]'
  69. 63. Fast 1200mV 0C Model Setup: 'pll_inst|auto_generated|pll1|clk[3]'
  70. 64. Fast 1200mV 0C Model Setup: 'PIN_HSI'
  71. 65. Fast 1200mV 0C Model Hold: 'pll_inst|auto_generated|pll1|clk[3]'
  72. 66. Fast 1200mV 0C Model Hold: 'PIN_HSI'
  73. 67. Fast 1200mV 0C Model Hold: 'pll_inst|auto_generated|pll1|clk[0]'
  74. 68. Fast 1200mV 0C Model Minimum Pulse Width: 'pll_inst|auto_generated|pll1|clk[0]'
  75. 69. Fast 1200mV 0C Model Minimum Pulse Width: 'pll_inst|auto_generated|pll1|clk[3]'
  76. 70. Fast 1200mV 0C Model Minimum Pulse Width: 'PIN_HSI'
  77. 71. Fast 1200mV 0C Model Minimum Pulse Width: 'PIN_HSE'
  78. 72. Setup Times
  79. 73. Hold Times
  80. 74. Clock to Output Times
  81. 75. Minimum Clock to Output Times
  82. 76. Output Enable Times
  83. 77. Minimum Output Enable Times
  84. 78. Output Disable Times
  85. 79. Minimum Output Disable Times
  86. 80. Fast 1200mV 0C Model Metastability Report
  87. 81. Multicorner Timing Analysis Summary
  88. 82. Setup Times
  89. 83. Hold Times
  90. 84. Clock to Output Times
  91. 85. Minimum Clock to Output Times
  92. 86. Board Trace Model Assignments
  93. 87. Input Transition Times
  94. 88. Signal Integrity Metrics (Slow 1200mv 0c Model)
  95. 89. Signal Integrity Metrics (Slow 1200mv 85c Model)
  96. 90. Signal Integrity Metrics (Fast 1200mv 0c Model)
  97. 91. Setup Transfers
  98. 92. Hold Transfers
  99. 93. Report TCCS
  100. 94. Report RSKM
  101. 95. Unconstrained Paths
  102. 96. TimeQuest Timing Analyzer Messages
  103. ----------------
  104. ; Legal Notice ;
  105. ----------------
  106. Copyright (C) 1991-2013 Altera Corporation
  107. Your use of Altera Corporation's design tools, logic functions
  108. and other software and tools, and its AMPP partner logic
  109. functions, and any output files from any of the foregoing
  110. (including device programming or simulation files), and any
  111. associated documentation or information are expressly subject
  112. to the terms and conditions of the Altera Program License
  113. Subscription Agreement, Altera MegaCore Function License
  114. Agreement, or other applicable license agreement, including,
  115. without limitation, that your use is for the sole purpose of
  116. programming logic devices manufactured by Altera and sold by
  117. Altera or its authorized distributors. Please refer to the
  118. applicable agreement for further details.
  119. +--------------------------------------------------------------------------+
  120. ; TimeQuest Timing Analyzer Summary ;
  121. +--------------------+-----------------------------------------------------+
  122. ; Quartus II Version ; Version 13.0.0 Build 156 04/24/2013 SJ Full Version ;
  123. ; Revision Name ; test_uart ;
  124. ; Device Family ; Cyclone IV E ;
  125. ; Device Name ; EP4CE75F29C8 ;
  126. ; Timing Models ; Final ;
  127. ; Delay Model ; Combined ;
  128. ; Rise/Fall Delays ; Enabled ;
  129. +--------------------+-----------------------------------------------------+
  130. +------------------------------------------+
  131. ; Parallel Compilation ;
  132. +----------------------------+-------------+
  133. ; Processors ; Number ;
  134. +----------------------------+-------------+
  135. ; Number detected on machine ; 8 ;
  136. ; Maximum allowed ; 4 ;
  137. ; ; ;
  138. ; Average used ; 2.50 ;
  139. ; Maximum used ; 4 ;
  140. ; ; ;
  141. ; Usage by Processor ; % Time Used ;
  142. ; Processor 1 ; 100.0% ;
  143. ; Processors 2-4 ; 50.0% ;
  144. ; Processors 5-8 ; 0.0% ;
  145. +----------------------------+-------------+
  146. +---------------------------------------------------+
  147. ; SDC File List ;
  148. +---------------+--------+--------------------------+
  149. ; SDC File Path ; Status ; Read at ;
  150. +---------------+--------+--------------------------+
  151. ; test_uart.sdc ; OK ; Tue Jul 15 16:27:10 2025 ;
  152. +---------------+--------+--------------------------+
  153. +---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
  154. ; Clocks ;
  155. +-------------------------------------+-----------+---------+------------+-------+--------+------------+-----------+-------------+-------+--------+-----------+------------+----------+---------+---------------------------------------+-----------------------------------------+
  156. ; Clock Name ; Type ; Period ; Frequency ; Rise ; Fall ; Duty Cycle ; Divide by ; Multiply by ; Phase ; Offset ; Edge List ; Edge Shift ; Inverted ; Master ; Source ; Targets ;
  157. +-------------------------------------+-----------+---------+------------+-------+--------+------------+-----------+-------------+-------+--------+-----------+------------+----------+---------+---------------------------------------+-----------------------------------------+
  158. ; PIN_HSE ; Base ; 125.000 ; 8.0 MHz ; 0.000 ; 62.500 ; ; ; ; ; ; ; ; ; ; ; { PIN_HSE } ;
  159. ; PIN_HSI ; Base ; 100.000 ; 10.0 MHz ; 0.000 ; 50.000 ; ; ; ; ; ; ; ; ; ; ; { PIN_HSI } ;
  160. ; pll_inst|auto_generated|pll1|clk[0] ; Generated ; 4.166 ; 240.04 MHz ; 0.000 ; 2.083 ; 50.00 ; 1 ; 30 ; ; ; ; ; false ; PIN_HSE ; pll_inst|auto_generated|pll1|inclk[0] ; { pll_inst|auto_generated|pll1|clk[0] } ;
  161. ; pll_inst|auto_generated|pll1|clk[3] ; Generated ; 8.333 ; 120.0 MHz ; 0.000 ; 4.166 ; 50.00 ; 1 ; 15 ; ; ; ; ; false ; PIN_HSE ; pll_inst|auto_generated|pll1|inclk[0] ; { pll_inst|auto_generated|pll1|clk[3] } ;
  162. +-------------------------------------+-----------+---------+------------+-------+--------+------------+-----------+-------------+-------+--------+-----------+------------+----------+---------+---------------------------------------+-----------------------------------------+
  163. +------------------------------------------------------------------------------------------------------------------------------------+
  164. ; Slow 1200mV 85C Model Fmax Summary ;
  165. +------------+-----------------+-------------------------------------+---------------------------------------------------------------+
  166. ; Fmax ; Restricted Fmax ; Clock Name ; Note ;
  167. +------------+-----------------+-------------------------------------+---------------------------------------------------------------+
  168. ; 154.18 MHz ; 154.18 MHz ; pll_inst|auto_generated|pll1|clk[3] ; ;
  169. ; 368.87 MHz ; 250.0 MHz ; PIN_HSI ; limit due to minimum period restriction (max I/O toggle rate) ;
  170. ; 368.87 MHz ; 368.87 MHz ; pll_inst|auto_generated|pll1|clk[0] ; ;
  171. +------------+-----------------+-------------------------------------+---------------------------------------------------------------+
  172. This panel reports FMAX for every clock in the design, regardless of the user-specified clock periods. FMAX is only computed for paths where the source and destination registers or ports are driven by the same clock. Paths of different clocks, including generated clocks, are ignored. For paths between a clock and its inversion, FMAX is computed as if the rising and falling edges are scaled along with FMAX, such that the duty cycle (in terms of a percentage) is maintained. Altera recommends that you always use clock constraints and other slack reports for sign-off analysis.
  173. ----------------------------------
  174. ; Timing Closure Recommendations ;
  175. ----------------------------------
  176. HTML report is unavailable in plain text report export.
  177. +--------------------------------------------------------------+
  178. ; Slow 1200mV 85C Model Setup Summary ;
  179. +-------------------------------------+--------+---------------+
  180. ; Clock ; Slack ; End Point TNS ;
  181. +-------------------------------------+--------+---------------+
  182. ; pll_inst|auto_generated|pll1|clk[0] ; 1.455 ; 0.000 ;
  183. ; pll_inst|auto_generated|pll1|clk[3] ; 1.847 ; 0.000 ;
  184. ; PIN_HSI ; 97.289 ; 0.000 ;
  185. +-------------------------------------+--------+---------------+
  186. +-------------------------------------------------------------+
  187. ; Slow 1200mV 85C Model Hold Summary ;
  188. +-------------------------------------+-------+---------------+
  189. ; Clock ; Slack ; End Point TNS ;
  190. +-------------------------------------+-------+---------------+
  191. ; pll_inst|auto_generated|pll1|clk[3] ; 0.426 ; 0.000 ;
  192. ; PIN_HSI ; 0.446 ; 0.000 ;
  193. ; pll_inst|auto_generated|pll1|clk[0] ; 0.446 ; 0.000 ;
  194. +-------------------------------------+-------+---------------+
  195. ------------------------------------------
  196. ; Slow 1200mV 85C Model Recovery Summary ;
  197. ------------------------------------------
  198. No paths to report.
  199. -----------------------------------------
  200. ; Slow 1200mV 85C Model Removal Summary ;
  201. -----------------------------------------
  202. No paths to report.
  203. +--------------------------------------------------------------+
  204. ; Slow 1200mV 85C Model Minimum Pulse Width Summary ;
  205. +-------------------------------------+--------+---------------+
  206. ; Clock ; Slack ; End Point TNS ;
  207. +-------------------------------------+--------+---------------+
  208. ; pll_inst|auto_generated|pll1|clk[0] ; 1.679 ; 0.000 ;
  209. ; pll_inst|auto_generated|pll1|clk[3] ; 3.817 ; 0.000 ;
  210. ; PIN_HSI ; 49.777 ; 0.000 ;
  211. ; PIN_HSE ; 62.371 ; 0.000 ;
  212. +-------------------------------------+--------+---------------+
  213. +-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
  214. ; Slow 1200mV 85C Model Setup: 'pll_inst|auto_generated|pll1|clk[0]' ;
  215. +-------+-------------------------------------------------------+------------------------------------------------------+-------------------------------------+-------------------------------------+--------------+------------+------------+
  216. ; Slack ; From Node ; To Node ; Launch Clock ; Latch Clock ; Relationship ; Clock Skew ; Data Delay ;
  217. +-------+-------------------------------------------------------+------------------------------------------------------+-------------------------------------+-------------------------------------+--------------+------------+------------+
  218. ; 1.455 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.644 ;
  219. ; 1.455 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.644 ;
  220. ; 1.455 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.644 ;
  221. ; 1.455 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.644 ;
  222. ; 1.455 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.644 ;
  223. ; 1.455 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.644 ;
  224. ; 1.455 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.644 ;
  225. ; 1.455 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.644 ;
  226. ; 1.545 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.554 ;
  227. ; 1.545 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.554 ;
  228. ; 1.545 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.554 ;
  229. ; 1.545 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.554 ;
  230. ; 1.545 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.554 ;
  231. ; 1.545 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.554 ;
  232. ; 1.545 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.554 ;
  233. ; 1.545 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.554 ;
  234. ; 1.605 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; 0.344 ; 2.926 ;
  235. ; 1.605 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; 0.344 ; 2.926 ;
  236. ; 1.605 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[9] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; 0.344 ; 2.926 ;
  237. ; 1.605 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[8] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; 0.344 ; 2.926 ;
  238. ; 1.605 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; 0.344 ; 2.926 ;
  239. ; 1.605 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[10] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; 0.344 ; 2.926 ;
  240. ; 1.605 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; 0.344 ; 2.926 ;
  241. ; 1.605 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; 0.344 ; 2.926 ;
  242. ; 1.633 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.466 ;
  243. ; 1.633 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.466 ;
  244. ; 1.633 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.466 ;
  245. ; 1.633 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.466 ;
  246. ; 1.633 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.466 ;
  247. ; 1.633 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.466 ;
  248. ; 1.633 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.466 ;
  249. ; 1.633 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.466 ;
  250. ; 1.641 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.458 ;
  251. ; 1.641 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.458 ;
  252. ; 1.641 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.458 ;
  253. ; 1.641 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.458 ;
  254. ; 1.641 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.458 ;
  255. ; 1.641 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.458 ;
  256. ; 1.641 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.458 ;
  257. ; 1.641 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.458 ;
  258. ; 1.644 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.455 ;
  259. ; 1.644 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.455 ;
  260. ; 1.644 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.455 ;
  261. ; 1.644 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.455 ;
  262. ; 1.644 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.455 ;
  263. ; 1.644 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.455 ;
  264. ; 1.644 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.455 ;
  265. ; 1.644 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.455 ;
  266. ; 1.694 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.405 ;
  267. ; 1.694 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.405 ;
  268. ; 1.694 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.405 ;
  269. ; 1.694 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.405 ;
  270. ; 1.694 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.405 ;
  271. ; 1.694 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.405 ;
  272. ; 1.694 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.405 ;
  273. ; 1.694 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.405 ;
  274. ; 1.826 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.273 ;
  275. ; 1.826 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.273 ;
  276. ; 1.826 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.273 ;
  277. ; 1.826 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.273 ;
  278. ; 1.826 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.273 ;
  279. ; 1.826 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.273 ;
  280. ; 1.826 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.273 ;
  281. ; 1.826 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.273 ;
  282. ; 1.976 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.123 ;
  283. ; 1.976 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.123 ;
  284. ; 1.976 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.123 ;
  285. ; 1.976 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.123 ;
  286. ; 1.976 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.123 ;
  287. ; 1.976 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.123 ;
  288. ; 1.976 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.123 ;
  289. ; 1.976 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.123 ;
  290. ; 2.023 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.076 ;
  291. ; 2.049 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.050 ;
  292. ; 2.057 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.042 ;
  293. ; 2.083 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 2.016 ;
  294. ; 2.113 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 1.986 ;
  295. ; 2.243 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hwrite ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; 0.381 ; 2.325 ;
  296. ; 2.243 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; 0.381 ; 2.325 ;
  297. ; 2.243 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[12] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; 0.381 ; 2.325 ;
  298. ; 2.262 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 1.837 ;
  299. ; 2.392 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 1.707 ;
  300. ; 2.394 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 1.705 ;
  301. ; 2.824 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 1.275 ;
  302. ; 3.203 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 0.896 ;
  303. ; 3.241 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 0.858 ;
  304. ; 3.241 ; multi_uart_ip:macro_inst|sim_clk_reg ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 0.858 ;
  305. ; 3.277 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.088 ; 0.822 ;
  306. ; 5.282 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[12] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[12] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; 8.332 ; 0.265 ; 3.336 ;
  307. ; 5.367 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|pdone ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; 8.332 ; -0.207 ; 2.779 ;
  308. ; 5.378 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|pvalid ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; 8.332 ; -0.208 ; 2.767 ;
  309. ; 5.539 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[7] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[7] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; 8.332 ; 0.264 ; 3.078 ;
  310. ; 5.636 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[10] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[10] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; 8.332 ; 0.228 ; 2.945 ;
  311. ; 5.929 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[5] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[5] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; 8.332 ; 0.227 ; 2.651 ;
  312. ; 6.129 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[9] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[9] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; 8.332 ; 0.228 ; 2.452 ;
  313. ; 6.275 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[4] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; 8.332 ; 0.228 ; 2.306 ;
  314. ; 6.331 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[2] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[2] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; 8.332 ; 0.227 ; 2.249 ;
  315. ; 6.614 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[3] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[3] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; 8.332 ; 0.228 ; 1.967 ;
  316. ; 6.687 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[8] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[8] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; 8.332 ; 0.228 ; 1.894 ;
  317. ; 7.032 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[6] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[6] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; 8.332 ; 0.227 ; 1.548 ;
  318. +-------+-------------------------------------------------------+------------------------------------------------------+-------------------------------------+-------------------------------------+--------------+------------+------------+
  319. +------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
  320. ; Slow 1200mV 85C Model Setup: 'pll_inst|auto_generated|pll1|clk[3]' ;
  321. +-------+------------------------------------------------------------------------------------+------------------------------------------------------------------------------------+-------------------------------------+-------------------------------------+--------------+------------+------------+
  322. ; Slack ; From Node ; To Node ; Launch Clock ; Latch Clock ; Relationship ; Clock Skew ; Data Delay ;
  323. +-------+------------------------------------------------------------------------------------+------------------------------------------------------------------------------------+-------------------------------------+-------------------------------------+--------------+------------+------------+
  324. ; 1.847 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[3] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.084 ; 6.423 ;
  325. ; 2.098 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[5] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.084 ; 6.172 ;
  326. ; 2.131 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[9] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[7] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.365 ; 6.588 ;
  327. ; 2.135 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|parity_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.392 ; 6.611 ;
  328. ; 2.150 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[8] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.084 ; 6.120 ;
  329. ; 2.166 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[5] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.084 ; 6.104 ;
  330. ; 2.170 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|framing_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.090 ; 6.094 ;
  331. ; 2.179 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[8] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.399 ; 6.574 ;
  332. ; 2.189 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[2] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.400 ; 6.565 ;
  333. ; 2.193 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[8] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[7] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.365 ; 6.526 ;
  334. ; 2.199 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[4] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.084 ; 6.071 ;
  335. ; 2.201 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[10] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.399 ; 6.552 ;
  336. ; 2.214 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[9] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.084 ; 6.056 ;
  337. ; 2.217 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[3] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.084 ; 6.053 ;
  338. ; 2.252 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_state.UART_DATA ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_state.UART_DATA ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.086 ; 6.016 ;
  339. ; 2.263 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[9] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[8] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.097 ; 5.994 ;
  340. ; 2.267 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[3] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.399 ; 6.486 ;
  341. ; 2.276 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[4] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.084 ; 5.994 ;
  342. ; 2.296 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[3] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|tx_dma_en[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.117 ; 5.941 ;
  343. ; 2.296 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[3] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|rx_dma_en[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.117 ; 5.941 ;
  344. ; 2.298 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[9] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.399 ; 6.455 ;
  345. ; 2.320 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[9] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.084 ; 5.950 ;
  346. ; 2.341 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|framing_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.065 ; 5.948 ;
  347. ; 2.348 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|psel ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_idle_ie[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.121 ; 5.885 ;
  348. ; 2.348 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|psel ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|overrun_error_ie[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.121 ; 5.885 ;
  349. ; 2.351 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[2] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.083 ; 5.920 ;
  350. ; 2.378 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|framing_error_ie[1] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[7] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.362 ; 6.338 ;
  351. ; 2.402 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[8] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.084 ; 5.868 ;
  352. ; 2.418 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[2] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.083 ; 5.853 ;
  353. ; 2.431 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[9] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.393 ; 6.316 ;
  354. ; 2.448 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_shift_reg[7] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.117 ; 5.789 ;
  355. ; 2.448 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_shift_reg[6] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.117 ; 5.789 ;
  356. ; 2.448 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_shift_reg[5] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.117 ; 5.789 ;
  357. ; 2.448 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_shift_reg[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.117 ; 5.789 ;
  358. ; 2.448 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_shift_reg[3] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.117 ; 5.789 ;
  359. ; 2.448 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_shift_reg[2] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.117 ; 5.789 ;
  360. ; 2.448 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_shift_reg[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.117 ; 5.789 ;
  361. ; 2.448 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_shift_reg[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.117 ; 5.789 ;
  362. ; 2.452 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[8] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.393 ; 6.295 ;
  363. ; 2.457 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[5] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_idle_ie[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.121 ; 5.776 ;
  364. ; 2.457 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[5] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|overrun_error_ie[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.121 ; 5.776 ;
  365. ; 2.476 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[5] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[7] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.404 ; 6.282 ;
  366. ; 2.486 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_shift_reg[7] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.118 ; 5.750 ;
  367. ; 2.486 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_shift_reg[6] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.118 ; 5.750 ;
  368. ; 2.486 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_shift_reg[5] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.118 ; 5.750 ;
  369. ; 2.486 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_shift_reg[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.118 ; 5.750 ;
  370. ; 2.486 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_shift_reg[3] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.118 ; 5.750 ;
  371. ; 2.486 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_shift_reg[2] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.118 ; 5.750 ;
  372. ; 2.486 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_shift_reg[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.118 ; 5.750 ;
  373. ; 2.486 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_shift_reg[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.118 ; 5.750 ;
  374. ; 2.506 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|parity_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.392 ; 6.240 ;
  375. ; 2.518 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_data_cnt[0] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_state.UART_DATA ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.116 ; 5.720 ;
  376. ; 2.526 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_data_cnt[1] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_state.UART_DATA ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.116 ; 5.712 ;
  377. ; 2.532 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_shift_reg[7] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.091 ; 5.731 ;
  378. ; 2.532 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_shift_reg[6] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.091 ; 5.731 ;
  379. ; 2.532 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_shift_reg[5] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.091 ; 5.731 ;
  380. ; 2.532 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_shift_reg[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.091 ; 5.731 ;
  381. ; 2.532 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_shift_reg[3] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.091 ; 5.731 ;
  382. ; 2.532 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_shift_reg[2] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.091 ; 5.731 ;
  383. ; 2.532 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_shift_reg[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.091 ; 5.731 ;
  384. ; 2.532 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_shift_reg[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.091 ; 5.731 ;
  385. ; 2.536 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|framing_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.090 ; 5.728 ;
  386. ; 2.543 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[10] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.089 ; 5.722 ;
  387. ; 2.578 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[4] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_idle_ie[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.121 ; 5.655 ;
  388. ; 2.578 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[4] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|overrun_error_ie[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.121 ; 5.655 ;
  389. ; 2.580 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[4] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|tx_dma_en[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.117 ; 5.657 ;
  390. ; 2.580 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[4] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|rx_dma_en[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.117 ; 5.657 ;
  391. ; 2.582 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|tx_dma_en[1] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.397 ; 6.169 ;
  392. ; 2.600 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|baud_gen:u_baud|baud16 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_state.UART_PARITY ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.089 ; 5.665 ;
  393. ; 2.600 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|baud_gen:u_baud|baud16 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_state.UART_STOP ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.089 ; 5.665 ;
  394. ; 2.604 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[5] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.089 ; 5.661 ;
  395. ; 2.607 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[7] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_idle_ie[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.120 ; 5.627 ;
  396. ; 2.607 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[7] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|overrun_error_ie[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.120 ; 5.627 ;
  397. ; 2.607 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|framing_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.090 ; 5.657 ;
  398. ; 2.609 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[2] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|tx_dma_en[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.116 ; 5.629 ;
  399. ; 2.609 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[2] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|rx_dma_en[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.116 ; 5.629 ;
  400. ; 2.613 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_baud_cnt[3] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_state.UART_STOP ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.126 ; 5.615 ;
  401. ; 2.616 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_baud_cnt[3] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_state.UART_PARITY ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.126 ; 5.612 ;
  402. ; 2.618 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_baud_cnt[0] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_state.UART_DATA ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.116 ; 5.620 ;
  403. ; 2.630 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_baud_cnt[3] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_state.UART_DATA ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.116 ; 5.608 ;
  404. ; 2.634 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[8] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.089 ; 5.631 ;
  405. ; 2.637 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[5] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.399 ; 6.116 ;
  406. ; 2.637 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[9] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.089 ; 5.628 ;
  407. ; 2.642 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[8] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[2] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.404 ; 6.116 ;
  408. ; 2.644 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|parity_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.393 ; 6.103 ;
  409. ; 2.652 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[3] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_idle_ie[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.121 ; 5.581 ;
  410. ; 2.652 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[3] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|overrun_error_ie[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.121 ; 5.581 ;
  411. ; 2.652 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|framing_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.090 ; 5.612 ;
  412. ; 2.656 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[8] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[8] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.097 ; 5.601 ;
  413. ; 2.660 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[2] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|ibrd[14] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.354 ; 6.048 ;
  414. ; 2.661 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|psel ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|break_error_ie[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.121 ; 5.572 ;
  415. ; 2.662 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[2] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|parity_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.098 ; 5.594 ;
  416. ; 2.667 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|framing_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.619 ; 5.068 ;
  417. ; 2.678 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|baud_gen:u_baud|baud16 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|framing_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.089 ; 5.587 ;
  418. ; 2.684 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|baud_gen:u_baud|baud16 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_state.UART_STOP ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.077 ; 5.593 ;
  419. ; 2.691 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|baud_gen:u_baud|baud16 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_state.UART_PARITY ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.077 ; 5.586 ;
  420. ; 2.696 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[2] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[3]|tx_complete ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.098 ; 5.560 ;
  421. ; 2.699 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[9] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[3] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.089 ; 5.566 ;
  422. ; 2.699 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|baud_gen:u_baud|baud16 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|overrun_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.089 ; 5.566 ;
  423. ; 2.704 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[5]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[5]|tx_shift_reg[7] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.106 ; 5.544 ;
  424. +-------+------------------------------------------------------------------------------------+------------------------------------------------------------------------------------+-------------------------------------+-------------------------------------+--------------+------------+------------+
  425. +--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
  426. ; Slow 1200mV 85C Model Setup: 'PIN_HSI' ;
  427. +--------+------------------------------------------------------+------------------------------------------------------+--------------+-------------+--------------+------------+------------+
  428. ; Slack ; From Node ; To Node ; Launch Clock ; Latch Clock ; Relationship ; Clock Skew ; Data Delay ;
  429. +--------+------------------------------------------------------+------------------------------------------------------+--------------+-------------+--------------+------------+------------+
  430. ; 97.289 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.644 ;
  431. ; 97.289 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.644 ;
  432. ; 97.289 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.644 ;
  433. ; 97.289 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.644 ;
  434. ; 97.289 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.644 ;
  435. ; 97.289 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.644 ;
  436. ; 97.289 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.644 ;
  437. ; 97.289 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.644 ;
  438. ; 97.379 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.554 ;
  439. ; 97.379 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.554 ;
  440. ; 97.379 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.554 ;
  441. ; 97.379 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.554 ;
  442. ; 97.379 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.554 ;
  443. ; 97.379 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.554 ;
  444. ; 97.379 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.554 ;
  445. ; 97.379 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.554 ;
  446. ; 97.439 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[6] ; PIN_HSI ; PIN_HSI ; 100.000 ; 0.344 ; 2.926 ;
  447. ; 97.439 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[2] ; PIN_HSI ; PIN_HSI ; 100.000 ; 0.344 ; 2.926 ;
  448. ; 97.439 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[9] ; PIN_HSI ; PIN_HSI ; 100.000 ; 0.344 ; 2.926 ;
  449. ; 97.439 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[8] ; PIN_HSI ; PIN_HSI ; 100.000 ; 0.344 ; 2.926 ;
  450. ; 97.439 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[5] ; PIN_HSI ; PIN_HSI ; 100.000 ; 0.344 ; 2.926 ;
  451. ; 97.439 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[10] ; PIN_HSI ; PIN_HSI ; 100.000 ; 0.344 ; 2.926 ;
  452. ; 97.439 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[4] ; PIN_HSI ; PIN_HSI ; 100.000 ; 0.344 ; 2.926 ;
  453. ; 97.439 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[3] ; PIN_HSI ; PIN_HSI ; 100.000 ; 0.344 ; 2.926 ;
  454. ; 97.467 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.466 ;
  455. ; 97.467 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.466 ;
  456. ; 97.467 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.466 ;
  457. ; 97.467 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.466 ;
  458. ; 97.467 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.466 ;
  459. ; 97.467 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.466 ;
  460. ; 97.467 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.466 ;
  461. ; 97.467 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.466 ;
  462. ; 97.475 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.458 ;
  463. ; 97.475 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.458 ;
  464. ; 97.475 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.458 ;
  465. ; 97.475 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.458 ;
  466. ; 97.475 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.458 ;
  467. ; 97.475 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.458 ;
  468. ; 97.475 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.458 ;
  469. ; 97.475 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.458 ;
  470. ; 97.478 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.455 ;
  471. ; 97.478 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.455 ;
  472. ; 97.478 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.455 ;
  473. ; 97.478 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.455 ;
  474. ; 97.478 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.455 ;
  475. ; 97.478 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.455 ;
  476. ; 97.478 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.455 ;
  477. ; 97.478 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.455 ;
  478. ; 97.528 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.405 ;
  479. ; 97.528 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.405 ;
  480. ; 97.528 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.405 ;
  481. ; 97.528 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.405 ;
  482. ; 97.528 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.405 ;
  483. ; 97.528 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.405 ;
  484. ; 97.528 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.405 ;
  485. ; 97.528 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.405 ;
  486. ; 97.660 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.273 ;
  487. ; 97.660 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.273 ;
  488. ; 97.660 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.273 ;
  489. ; 97.660 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.273 ;
  490. ; 97.660 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.273 ;
  491. ; 97.660 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.273 ;
  492. ; 97.660 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.273 ;
  493. ; 97.660 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.273 ;
  494. ; 97.810 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.123 ;
  495. ; 97.810 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.123 ;
  496. ; 97.810 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.123 ;
  497. ; 97.810 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.123 ;
  498. ; 97.810 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.123 ;
  499. ; 97.810 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.123 ;
  500. ; 97.810 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.123 ;
  501. ; 97.810 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.123 ;
  502. ; 97.857 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.076 ;
  503. ; 97.883 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.050 ;
  504. ; 97.891 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.042 ;
  505. ; 97.917 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 2.016 ;
  506. ; 97.947 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 1.986 ;
  507. ; 98.077 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hwrite ; PIN_HSI ; PIN_HSI ; 100.000 ; 0.381 ; 2.325 ;
  508. ; 98.077 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[7] ; PIN_HSI ; PIN_HSI ; 100.000 ; 0.381 ; 2.325 ;
  509. ; 98.077 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[12] ; PIN_HSI ; PIN_HSI ; 100.000 ; 0.381 ; 2.325 ;
  510. ; 98.096 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 1.837 ;
  511. ; 98.226 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 1.707 ;
  512. ; 98.228 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 1.705 ;
  513. ; 98.658 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 1.275 ;
  514. ; 99.037 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 0.896 ;
  515. ; 99.075 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 0.858 ;
  516. ; 99.075 ; multi_uart_ip:macro_inst|sim_clk_reg ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 0.858 ;
  517. ; 99.111 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.088 ; 0.822 ;
  518. +--------+------------------------------------------------------+------------------------------------------------------+--------------+-------------+--------------+------------+------------+
  519. +----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
  520. ; Slow 1200mV 85C Model Hold: 'pll_inst|auto_generated|pll1|clk[3]' ;
  521. +-------+--------------------------------------------------------------------------------------------+--------------------------------------------------------------------------------------------+-------------------------------------+-------------------------------------+--------------+------------+------------+
  522. ; Slack ; From Node ; To Node ; Launch Clock ; Latch Clock ; Relationship ; Clock Skew ; Data Delay ;
  523. +-------+--------------------------------------------------------------------------------------------+--------------------------------------------------------------------------------------------+-------------------------------------+-------------------------------------+--------------+------------+------------+
  524. ; 0.426 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|break_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|break_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.108 ; 0.746 ;
  525. ; 0.426 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|break_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|break_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.108 ; 0.746 ;
  526. ; 0.426 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|break_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|break_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.108 ; 0.746 ;
  527. ; 0.426 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|rx_idle ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|rx_idle ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.108 ; 0.746 ;
  528. ; 0.426 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|framing_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|framing_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.108 ; 0.746 ;
  529. ; 0.426 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|framing_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|framing_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.108 ; 0.746 ;
  530. ; 0.426 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|framing_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|framing_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.108 ; 0.746 ;
  531. ; 0.427 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_state.UART_START ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_state.UART_START ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.107 ; 0.746 ;
  532. ; 0.427 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|rx_parity ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|rx_parity ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.107 ; 0.746 ;
  533. ; 0.427 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_state.UART_STOP ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_state.UART_STOP ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.107 ; 0.746 ;
  534. ; 0.428 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_state.UART_START ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_state.UART_START ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.106 ; 0.746 ;
  535. ; 0.428 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_state.UART_PARITY ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_state.UART_PARITY ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.106 ; 0.746 ;
  536. ; 0.429 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_data_cnt[1] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_data_cnt[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.105 ; 0.746 ;
  537. ; 0.429 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_data_cnt[2] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_data_cnt[2] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.105 ; 0.746 ;
  538. ; 0.429 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|rx_parity ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|rx_parity ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.105 ; 0.746 ;
  539. ; 0.429 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|break_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|break_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.105 ; 0.746 ;
  540. ; 0.429 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|rx_idle_en ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|rx_idle_en ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.105 ; 0.746 ;
  541. ; 0.429 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|rx_idle_en ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|rx_idle_en ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.105 ; 0.746 ;
  542. ; 0.429 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|framing_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|framing_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.105 ; 0.746 ;
  543. ; 0.441 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_data_cnt[0] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_data_cnt[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.105 ; 0.758 ;
  544. ; 0.446 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_state.UART_START ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_state.UART_START ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.088 ; 0.746 ;
  545. ; 0.446 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_state.UART_IDLE ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_state.UART_IDLE ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.088 ; 0.746 ;
  546. ; 0.446 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|sync_fifo:tx_fifo|counter[0] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|sync_fifo:tx_fifo|counter[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.088 ; 0.746 ;
  547. ; 0.446 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|tx_state.UART_IDLE ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|tx_state.UART_IDLE ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.088 ; 0.746 ;
  548. ; 0.446 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|rx_state.UART_IDLE ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|rx_state.UART_IDLE ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.088 ; 0.746 ;
  549. ; 0.446 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_state.UART_IDLE ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_state.UART_IDLE ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.088 ; 0.746 ;
  550. ; 0.446 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|parity_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|parity_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.088 ; 0.746 ;
  551. ; 0.446 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|tx_state.UART_DATA ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|tx_state.UART_DATA ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.088 ; 0.746 ;
  552. ; 0.446 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|tx_state.UART_START ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|tx_state.UART_START ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.088 ; 0.746 ;
  553. ; 0.446 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|tx_data_cnt[1] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|tx_data_cnt[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.088 ; 0.746 ;
  554. ; 0.446 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|tx_data_cnt[2] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|tx_data_cnt[2] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.088 ; 0.746 ;
  555. ; 0.446 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|sync_fifo:tx_fifo|counter[0] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|sync_fifo:tx_fifo|counter[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.088 ; 0.746 ;
  556. ; 0.446 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|tx_state.UART_IDLE ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|tx_state.UART_IDLE ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.088 ; 0.746 ;
  557. ; 0.446 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|rx_data_cnt[3] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|rx_data_cnt[3] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.088 ; 0.746 ;
  558. ; 0.446 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|rx_parity ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|rx_parity ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.088 ; 0.746 ;
  559. ; 0.446 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|parity_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|parity_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.088 ; 0.746 ;
  560. ; 0.446 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_state.UART_DATA ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_state.UART_DATA ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.088 ; 0.746 ;
  561. ; 0.446 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_data_cnt[1] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_data_cnt[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.088 ; 0.746 ;
  562. ; 0.446 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_data_cnt[2] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_data_cnt[2] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.088 ; 0.746 ;
  563. ; 0.446 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_state.UART_START ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_state.UART_START ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.088 ; 0.746 ;
  564. ; 0.446 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|sync_fifo:rx_fifo|counter[0] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|sync_fifo:rx_fifo|counter[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.088 ; 0.746 ;
  565. ; 0.446 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|sync_fifo:rx_fifo|counter[0] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|sync_fifo:rx_fifo|counter[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.088 ; 0.746 ;
  566. ; 0.446 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[5]|tx_state.UART_DATA ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[5]|tx_state.UART_DATA ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.088 ; 0.746 ;
  567. ; 0.446 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[5]|tx_data_cnt[1] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[5]|tx_data_cnt[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.088 ; 0.746 ;
  568. ; 0.446 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[5]|tx_data_cnt[2] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[5]|tx_data_cnt[2] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.088 ; 0.746 ;
  569. ; 0.446 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[5]|tx_state.UART_IDLE ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[5]|tx_state.UART_IDLE ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.088 ; 0.746 ;
  570. ; 0.446 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|rx_state.UART_IDLE ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|rx_state.UART_IDLE ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.088 ; 0.746 ;
  571. ; 0.446 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|break_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|break_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.088 ; 0.746 ;
  572. ; 0.446 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|break_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|break_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.088 ; 0.746 ;
  573. ; 0.446 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[1]|tx_complete ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[1]|tx_complete ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.088 ; 0.746 ;
  574. ; 0.446 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_idle_en ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_idle_en ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.088 ; 0.746 ;
  575. ; 0.446 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|rx_idle_en ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|rx_idle_en ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.088 ; 0.746 ;
  576. ; 0.446 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|rx_idle ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|rx_idle ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.088 ; 0.746 ;
  577. ; 0.446 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|overrun_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|overrun_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.088 ; 0.746 ;
  578. ; 0.446 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|overrun_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|overrun_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.088 ; 0.746 ;
  579. ; 0.446 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|tx_parity ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|tx_parity ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.088 ; 0.746 ;
  580. ; 0.446 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[2]|tx_parity ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[2]|tx_parity ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.088 ; 0.746 ;
  581. ; 0.446 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_parity ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_parity ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.088 ; 0.746 ;
  582. ; 0.446 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[5]|tx_parity ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[5]|tx_parity ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.088 ; 0.746 ;
  583. ; 0.447 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_state.UART_IDLE ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_state.UART_IDLE ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.087 ; 0.746 ;
  584. ; 0.447 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_state.UART_DATA ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_state.UART_DATA ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.087 ; 0.746 ;
  585. ; 0.447 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_data_cnt[3] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_data_cnt[3] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.087 ; 0.746 ;
  586. ; 0.447 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_state.UART_START ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_state.UART_START ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.087 ; 0.746 ;
  587. ; 0.447 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_parity ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_parity ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.087 ; 0.746 ;
  588. ; 0.447 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_data_cnt[3] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_data_cnt[3] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.087 ; 0.746 ;
  589. ; 0.447 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_state.UART_START ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_state.UART_START ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.087 ; 0.746 ;
  590. ; 0.447 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[1]|tx_state.UART_DATA ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[1]|tx_state.UART_DATA ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.087 ; 0.746 ;
  591. ; 0.447 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[1]|tx_data_cnt[1] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[1]|tx_data_cnt[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.087 ; 0.746 ;
  592. ; 0.447 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[1]|tx_data_cnt[2] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[1]|tx_data_cnt[2] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.087 ; 0.746 ;
  593. ; 0.447 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_state.UART_PARITY ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_state.UART_PARITY ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.087 ; 0.746 ;
  594. ; 0.447 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_parity ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_parity ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.087 ; 0.746 ;
  595. ; 0.447 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|rx_parity ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|rx_parity ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.087 ; 0.746 ;
  596. ; 0.447 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_state.UART_START ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_state.UART_START ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.087 ; 0.746 ;
  597. ; 0.447 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_state.UART_STOP ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_state.UART_STOP ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.087 ; 0.746 ;
  598. ; 0.447 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_state.UART_IDLE ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_state.UART_IDLE ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.087 ; 0.746 ;
  599. ; 0.447 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_state.UART_PARITY ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_state.UART_PARITY ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.087 ; 0.746 ;
  600. ; 0.447 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_parity ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_parity ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.087 ; 0.746 ;
  601. ; 0.447 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|rx_state.UART_START ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|rx_state.UART_START ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.087 ; 0.746 ;
  602. ; 0.447 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|rx_data_cnt[3] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|rx_data_cnt[3] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.087 ; 0.746 ;
  603. ; 0.447 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_state.UART_IDLE ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_state.UART_IDLE ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.087 ; 0.746 ;
  604. ; 0.447 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_state.UART_STOP ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_state.UART_STOP ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.087 ; 0.746 ;
  605. ; 0.447 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|break_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|break_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.087 ; 0.746 ;
  606. ; 0.447 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[1]|tx_parity ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[1]|tx_parity ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.087 ; 0.746 ;
  607. ; 0.447 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|apbState.apbAccess ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|apbState.apbAccess ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.087 ; 0.746 ;
  608. ; 0.447 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|psel ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|psel ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.087 ; 0.746 ;
  609. ; 0.447 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|tx_state.UART_DATA ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|tx_state.UART_DATA ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.087 ; 0.746 ;
  610. ; 0.447 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|tx_state.UART_START ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|tx_state.UART_START ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.087 ; 0.746 ;
  611. ; 0.447 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|tx_data_cnt[1] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|tx_data_cnt[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.087 ; 0.746 ;
  612. ; 0.447 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|tx_data_cnt[2] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|tx_data_cnt[2] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.087 ; 0.746 ;
  613. ; 0.447 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|sync_fifo:tx_fifo|counter[0] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|sync_fifo:tx_fifo|counter[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.087 ; 0.746 ;
  614. ; 0.447 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|tx_state.UART_IDLE ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|tx_state.UART_IDLE ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.087 ; 0.746 ;
  615. ; 0.447 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_data_cnt[3] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_data_cnt[3] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.087 ; 0.746 ;
  616. ; 0.447 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_parity ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_parity ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.087 ; 0.746 ;
  617. ; 0.447 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|parity_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|parity_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.087 ; 0.746 ;
  618. ; 0.447 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|sync_fifo:tx_fifo|counter[0] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|sync_fifo:tx_fifo|counter[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.087 ; 0.746 ;
  619. ; 0.447 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_state.UART_IDLE ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_state.UART_IDLE ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.087 ; 0.746 ;
  620. ; 0.447 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_data_cnt[3] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_data_cnt[3] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.087 ; 0.746 ;
  621. ; 0.447 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_state.UART_PARITY ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_state.UART_PARITY ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.087 ; 0.746 ;
  622. ; 0.447 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_state.UART_STOP ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_state.UART_STOP ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.087 ; 0.746 ;
  623. ; 0.447 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_parity ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_parity ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.087 ; 0.746 ;
  624. +-------+--------------------------------------------------------------------------------------------+--------------------------------------------------------------------------------------------+-------------------------------------+-------------------------------------+--------------+------------+------------+
  625. +-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
  626. ; Slow 1200mV 85C Model Hold: 'PIN_HSI' ;
  627. +-------+------------------------------------------------------+------------------------------------------------------+--------------+-------------+--------------+------------+------------+
  628. ; Slack ; From Node ; To Node ; Launch Clock ; Latch Clock ; Relationship ; Clock Skew ; Data Delay ;
  629. +-------+------------------------------------------------------+------------------------------------------------------+--------------+-------------+--------------+------------+------------+
  630. ; 0.446 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 0.746 ;
  631. ; 0.446 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 0.746 ;
  632. ; 0.446 ; multi_uart_ip:macro_inst|sim_clk_reg ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 0.746 ;
  633. ; 0.479 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 0.779 ;
  634. ; 0.738 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.038 ;
  635. ; 0.740 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.040 ;
  636. ; 0.740 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.040 ;
  637. ; 0.740 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.040 ;
  638. ; 0.742 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.042 ;
  639. ; 0.742 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.042 ;
  640. ; 0.757 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.057 ;
  641. ; 0.760 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.060 ;
  642. ; 0.764 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.064 ;
  643. ; 1.093 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.393 ;
  644. ; 1.094 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.394 ;
  645. ; 1.101 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.401 ;
  646. ; 1.102 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.402 ;
  647. ; 1.103 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.403 ;
  648. ; 1.103 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.403 ;
  649. ; 1.110 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.410 ;
  650. ; 1.111 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.411 ;
  651. ; 1.111 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.411 ;
  652. ; 1.112 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.412 ;
  653. ; 1.159 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.459 ;
  654. ; 1.175 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.475 ;
  655. ; 1.224 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.524 ;
  656. ; 1.225 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.525 ;
  657. ; 1.233 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.533 ;
  658. ; 1.234 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.534 ;
  659. ; 1.241 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.541 ;
  660. ; 1.242 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.542 ;
  661. ; 1.242 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.542 ;
  662. ; 1.243 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.543 ;
  663. ; 1.250 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.550 ;
  664. ; 1.251 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.551 ;
  665. ; 1.318 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.618 ;
  666. ; 1.364 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.664 ;
  667. ; 1.365 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.665 ;
  668. ; 1.373 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.673 ;
  669. ; 1.381 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.681 ;
  670. ; 1.382 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.682 ;
  671. ; 1.391 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.691 ;
  672. ; 1.448 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.748 ;
  673. ; 1.455 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.755 ;
  674. ; 1.504 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.804 ;
  675. ; 1.510 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.810 ;
  676. ; 1.517 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.817 ;
  677. ; 1.517 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.817 ;
  678. ; 1.522 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 1.822 ;
  679. ; 1.583 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hwrite ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.577 ; 2.372 ;
  680. ; 1.583 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[7] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.577 ; 2.372 ;
  681. ; 1.583 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[12] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.577 ; 2.372 ;
  682. ; 1.706 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 2.006 ;
  683. ; 1.706 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 2.006 ;
  684. ; 1.706 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 2.006 ;
  685. ; 1.706 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 2.006 ;
  686. ; 1.834 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 2.134 ;
  687. ; 2.045 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 2.345 ;
  688. ; 2.045 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 2.345 ;
  689. ; 2.045 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 2.345 ;
  690. ; 2.045 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 2.345 ;
  691. ; 2.045 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 2.345 ;
  692. ; 2.064 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 2.364 ;
  693. ; 2.064 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 2.364 ;
  694. ; 2.064 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 2.364 ;
  695. ; 2.064 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 2.364 ;
  696. ; 2.064 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 2.364 ;
  697. ; 2.064 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 2.364 ;
  698. ; 2.064 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 2.364 ;
  699. ; 2.064 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 2.364 ;
  700. ; 2.064 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 2.364 ;
  701. ; 2.064 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 2.364 ;
  702. ; 2.064 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 2.364 ;
  703. ; 2.064 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 2.364 ;
  704. ; 2.064 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 2.364 ;
  705. ; 2.107 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 2.407 ;
  706. ; 2.107 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 2.407 ;
  707. ; 2.114 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 2.414 ;
  708. ; 2.114 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 2.414 ;
  709. ; 2.114 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.088 ; 2.414 ;
  710. ; 2.128 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[6] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.538 ; 2.878 ;
  711. ; 2.128 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[2] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.538 ; 2.878 ;
  712. ; 2.128 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[9] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.538 ; 2.878 ;
  713. ; 2.128 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[8] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.538 ; 2.878 ;
  714. ; 2.128 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[5] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.538 ; 2.878 ;
  715. ; 2.128 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[10] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.538 ; 2.878 ;
  716. ; 2.128 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[4] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.538 ; 2.878 ;
  717. ; 2.128 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[3] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.538 ; 2.878 ;
  718. +-------+------------------------------------------------------+------------------------------------------------------+--------------+-------------+--------------+------------+------------+
  719. +-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
  720. ; Slow 1200mV 85C Model Hold: 'pll_inst|auto_generated|pll1|clk[0]' ;
  721. +-------+-------------------------------------------------------+------------------------------------------------------+-------------------------------------+-------------------------------------+--------------+------------+------------+
  722. ; Slack ; From Node ; To Node ; Launch Clock ; Latch Clock ; Relationship ; Clock Skew ; Data Delay ;
  723. +-------+-------------------------------------------------------+------------------------------------------------------+-------------------------------------+-------------------------------------+--------------+------------+------------+
  724. ; 0.446 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 0.746 ;
  725. ; 0.446 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 0.746 ;
  726. ; 0.446 ; multi_uart_ip:macro_inst|sim_clk_reg ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 0.746 ;
  727. ; 0.479 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 0.779 ;
  728. ; 0.581 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[6] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[6] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; -0.001 ; 0.663 ; 1.455 ;
  729. ; 0.738 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.038 ;
  730. ; 0.740 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.040 ;
  731. ; 0.740 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.040 ;
  732. ; 0.740 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.040 ;
  733. ; 0.742 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.042 ;
  734. ; 0.742 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.042 ;
  735. ; 0.757 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.057 ;
  736. ; 0.760 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.060 ;
  737. ; 0.764 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.064 ;
  738. ; 0.894 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[8] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[8] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; -0.001 ; 0.664 ; 1.769 ;
  739. ; 0.961 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[3] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[3] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; -0.001 ; 0.664 ; 1.836 ;
  740. ; 1.093 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.393 ;
  741. ; 1.094 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.394 ;
  742. ; 1.101 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.401 ;
  743. ; 1.102 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.402 ;
  744. ; 1.103 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.403 ;
  745. ; 1.103 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.403 ;
  746. ; 1.110 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.410 ;
  747. ; 1.111 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.411 ;
  748. ; 1.111 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.411 ;
  749. ; 1.112 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.412 ;
  750. ; 1.159 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.459 ;
  751. ; 1.174 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[2] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[2] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; -0.001 ; 0.663 ; 2.048 ;
  752. ; 1.175 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.475 ;
  753. ; 1.224 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.524 ;
  754. ; 1.225 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.525 ;
  755. ; 1.233 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.533 ;
  756. ; 1.234 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.534 ;
  757. ; 1.241 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.541 ;
  758. ; 1.242 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.542 ;
  759. ; 1.242 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.542 ;
  760. ; 1.243 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.543 ;
  761. ; 1.250 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.550 ;
  762. ; 1.251 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.551 ;
  763. ; 1.309 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[4] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; -0.001 ; 0.664 ; 2.184 ;
  764. ; 1.318 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.618 ;
  765. ; 1.344 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[9] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[9] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; -0.001 ; 0.664 ; 2.219 ;
  766. ; 1.364 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.664 ;
  767. ; 1.365 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.665 ;
  768. ; 1.373 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.673 ;
  769. ; 1.381 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.681 ;
  770. ; 1.382 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.682 ;
  771. ; 1.391 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.691 ;
  772. ; 1.448 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.748 ;
  773. ; 1.455 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.755 ;
  774. ; 1.504 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.804 ;
  775. ; 1.510 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.810 ;
  776. ; 1.517 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.817 ;
  777. ; 1.517 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.817 ;
  778. ; 1.522 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 1.822 ;
  779. ; 1.522 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[5] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[5] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; -0.001 ; 0.663 ; 2.396 ;
  780. ; 1.583 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hwrite ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.577 ; 2.372 ;
  781. ; 1.583 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.577 ; 2.372 ;
  782. ; 1.583 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[12] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.577 ; 2.372 ;
  783. ; 1.706 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 2.006 ;
  784. ; 1.706 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 2.006 ;
  785. ; 1.706 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 2.006 ;
  786. ; 1.706 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 2.006 ;
  787. ; 1.800 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[10] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[10] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; -0.001 ; 0.664 ; 2.675 ;
  788. ; 1.834 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 2.134 ;
  789. ; 1.924 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[7] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[7] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; -0.001 ; 0.702 ; 2.837 ;
  790. ; 2.045 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 2.345 ;
  791. ; 2.045 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 2.345 ;
  792. ; 2.045 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 2.345 ;
  793. ; 2.045 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 2.345 ;
  794. ; 2.045 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 2.345 ;
  795. ; 2.053 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|pvalid ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; -0.001 ; 0.210 ; 2.474 ;
  796. ; 2.064 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 2.364 ;
  797. ; 2.064 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 2.364 ;
  798. ; 2.064 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 2.364 ;
  799. ; 2.064 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 2.364 ;
  800. ; 2.064 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 2.364 ;
  801. ; 2.064 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 2.364 ;
  802. ; 2.064 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 2.364 ;
  803. ; 2.064 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 2.364 ;
  804. ; 2.064 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 2.364 ;
  805. ; 2.064 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 2.364 ;
  806. ; 2.064 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 2.364 ;
  807. ; 2.064 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 2.364 ;
  808. ; 2.064 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 2.364 ;
  809. ; 2.090 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|pdone ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; -0.001 ; 0.211 ; 2.512 ;
  810. ; 2.107 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 2.407 ;
  811. ; 2.107 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 2.407 ;
  812. ; 2.114 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 2.414 ;
  813. ; 2.114 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 2.414 ;
  814. ; 2.114 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.088 ; 2.414 ;
  815. ; 2.128 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.538 ; 2.878 ;
  816. ; 2.128 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.538 ; 2.878 ;
  817. ; 2.128 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[9] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.538 ; 2.878 ;
  818. ; 2.128 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[8] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.538 ; 2.878 ;
  819. ; 2.128 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.538 ; 2.878 ;
  820. ; 2.128 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[10] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.538 ; 2.878 ;
  821. ; 2.128 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.538 ; 2.878 ;
  822. ; 2.128 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.538 ; 2.878 ;
  823. ; 2.146 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[12] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[12] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; -0.001 ; 0.703 ; 3.060 ;
  824. +-------+-------------------------------------------------------+------------------------------------------------------+-------------------------------------+-------------------------------------+--------------+------------+------------+
  825. +--------------------------------------------------------------------------------------------------------------------------------------------------------------------+
  826. ; Slow 1200mV 85C Model Minimum Pulse Width: 'pll_inst|auto_generated|pll1|clk[0]' ;
  827. +-------+--------------+----------------+------------------+-------------------------------------+------------+------------------------------------------------------+
  828. ; Slack ; Actual Width ; Required Width ; Type ; Clock ; Clock Edge ; Target ;
  829. +-------+--------------+----------------+------------------+-------------------------------------+------------+------------------------------------------------------+
  830. ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[10] ;
  831. ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[12] ;
  832. ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[2] ;
  833. ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[3] ;
  834. ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[4] ;
  835. ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[5] ;
  836. ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[6] ;
  837. ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[7] ;
  838. ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[8] ;
  839. ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[9] ;
  840. ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ;
  841. ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ;
  842. ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hwrite ;
  843. ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ;
  844. ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ;
  845. ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ;
  846. ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ;
  847. ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ;
  848. ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ;
  849. ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ;
  850. ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ;
  851. ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_reg ;
  852. ; 1.740 ; 1.960 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[12] ;
  853. ; 1.740 ; 1.960 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[7] ;
  854. ; 1.740 ; 1.960 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hwrite ;
  855. ; 1.741 ; 1.961 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[10] ;
  856. ; 1.741 ; 1.961 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[2] ;
  857. ; 1.741 ; 1.961 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[3] ;
  858. ; 1.741 ; 1.961 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[4] ;
  859. ; 1.741 ; 1.961 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[5] ;
  860. ; 1.741 ; 1.961 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[6] ;
  861. ; 1.741 ; 1.961 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[8] ;
  862. ; 1.741 ; 1.961 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[9] ;
  863. ; 1.765 ; 1.985 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ;
  864. ; 1.765 ; 1.985 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ;
  865. ; 1.765 ; 1.985 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ;
  866. ; 1.765 ; 1.985 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ;
  867. ; 1.765 ; 1.985 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ;
  868. ; 1.765 ; 1.985 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ;
  869. ; 1.765 ; 1.985 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ;
  870. ; 1.765 ; 1.985 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ;
  871. ; 1.765 ; 1.985 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ;
  872. ; 1.765 ; 1.985 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ;
  873. ; 1.765 ; 1.985 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_reg ;
  874. ; 1.990 ; 2.178 ; 0.188 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ;
  875. ; 1.990 ; 2.178 ; 0.188 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ;
  876. ; 1.990 ; 2.178 ; 0.188 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ;
  877. ; 1.990 ; 2.178 ; 0.188 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ;
  878. ; 1.990 ; 2.178 ; 0.188 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ;
  879. ; 1.990 ; 2.178 ; 0.188 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ;
  880. ; 1.990 ; 2.178 ; 0.188 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ;
  881. ; 1.990 ; 2.178 ; 0.188 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ;
  882. ; 1.990 ; 2.178 ; 0.188 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ;
  883. ; 1.990 ; 2.178 ; 0.188 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ;
  884. ; 1.990 ; 2.178 ; 0.188 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_reg ;
  885. ; 2.009 ; 2.009 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|haddr[12]|clk ;
  886. ; 2.009 ; 2.009 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|haddr[7]|clk ;
  887. ; 2.009 ; 2.009 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|hwrite|clk ;
  888. ; 2.010 ; 2.010 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|haddr[10]|clk ;
  889. ; 2.010 ; 2.010 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|haddr[2]|clk ;
  890. ; 2.010 ; 2.010 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|haddr[3]|clk ;
  891. ; 2.010 ; 2.010 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|haddr[4]|clk ;
  892. ; 2.010 ; 2.010 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|haddr[5]|clk ;
  893. ; 2.010 ; 2.010 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|haddr[6]|clk ;
  894. ; 2.010 ; 2.010 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|haddr[8]|clk ;
  895. ; 2.010 ; 2.010 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|haddr[9]|clk ;
  896. ; 2.013 ; 2.201 ; 0.188 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[10] ;
  897. ; 2.013 ; 2.201 ; 0.188 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[12] ;
  898. ; 2.013 ; 2.201 ; 0.188 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[2] ;
  899. ; 2.013 ; 2.201 ; 0.188 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[3] ;
  900. ; 2.013 ; 2.201 ; 0.188 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[4] ;
  901. ; 2.013 ; 2.201 ; 0.188 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[5] ;
  902. ; 2.013 ; 2.201 ; 0.188 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[6] ;
  903. ; 2.013 ; 2.201 ; 0.188 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[7] ;
  904. ; 2.013 ; 2.201 ; 0.188 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[8] ;
  905. ; 2.013 ; 2.201 ; 0.188 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[9] ;
  906. ; 2.013 ; 2.201 ; 0.188 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hwrite ;
  907. ; 2.034 ; 2.034 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[0]|clk ;
  908. ; 2.034 ; 2.034 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[1]|clk ;
  909. ; 2.034 ; 2.034 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[2]|clk ;
  910. ; 2.034 ; 2.034 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[3]|clk ;
  911. ; 2.034 ; 2.034 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[4]|clk ;
  912. ; 2.034 ; 2.034 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[5]|clk ;
  913. ; 2.034 ; 2.034 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[6]|clk ;
  914. ; 2.034 ; 2.034 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[7]|clk ;
  915. ; 2.034 ; 2.034 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_reg|clk ;
  916. ; 2.034 ; 2.034 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|hdone|clk ;
  917. ; 2.034 ; 2.034 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|hreadyout|clk ;
  918. ; 2.047 ; 2.047 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; gclksw_inst|gclk_switch|inclk[2] ;
  919. ; 2.047 ; 2.047 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; gclksw_inst|gclk_switch|outclk ;
  920. ; 2.117 ; 2.117 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; gclksw_inst|gclk_switch|inclk[2] ;
  921. ; 2.117 ; 2.117 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; gclksw_inst|gclk_switch|outclk ;
  922. ; 2.130 ; 2.130 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[0]|clk ;
  923. ; 2.130 ; 2.130 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[1]|clk ;
  924. ; 2.130 ; 2.130 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[2]|clk ;
  925. ; 2.130 ; 2.130 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[3]|clk ;
  926. ; 2.130 ; 2.130 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[4]|clk ;
  927. ; 2.130 ; 2.130 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[5]|clk ;
  928. ; 2.130 ; 2.130 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[6]|clk ;
  929. ; 2.130 ; 2.130 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[7]|clk ;
  930. +-------+--------------+----------------+------------------+-------------------------------------+------------+------------------------------------------------------+
  931. +----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
  932. ; Slow 1200mV 85C Model Minimum Pulse Width: 'pll_inst|auto_generated|pll1|clk[3]' ;
  933. +-------+--------------+----------------+------------------+-------------------------------------+------------+--------------------------------------------------------------------------------------------+
  934. ; Slack ; Actual Width ; Required Width ; Type ; Clock ; Clock Edge ; Target ;
  935. +-------+--------------+----------------+------------------+-------------------------------------+------------+--------------------------------------------------------------------------------------------+
  936. ; 3.817 ; 4.037 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_shift_reg[1] ;
  937. ; 3.817 ; 4.037 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_shift_reg[2] ;
  938. ; 3.817 ; 4.037 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_shift_reg[3] ;
  939. ; 3.817 ; 4.037 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_shift_reg[4] ;
  940. ; 3.817 ; 4.037 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_shift_reg[5] ;
  941. ; 3.817 ; 4.037 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_shift_reg[6] ;
  942. ; 3.817 ; 4.037 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_shift_reg[7] ;
  943. ; 3.817 ; 4.037 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|sync_fifo:tx_fifo|fifo[1][0] ;
  944. ; 3.817 ; 4.037 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|sync_fifo:tx_fifo|fifo[1][1] ;
  945. ; 3.817 ; 4.037 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|sync_fifo:tx_fifo|fifo[1][2] ;
  946. ; 3.817 ; 4.037 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|sync_fifo:tx_fifo|fifo[1][3] ;
  947. ; 3.817 ; 4.037 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|sync_fifo:tx_fifo|fifo[1][4] ;
  948. ; 3.817 ; 4.037 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|sync_fifo:tx_fifo|fifo[1][5] ;
  949. ; 3.817 ; 4.037 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|sync_fifo:tx_fifo|fifo[1][6] ;
  950. ; 3.817 ; 4.037 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|sync_fifo:tx_fifo|fifo[1][7] ;
  951. ; 3.818 ; 4.038 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|break_error_ie[0] ;
  952. ; 3.818 ; 4.038 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|framing_error_ie[0] ;
  953. ; 3.818 ; 4.038 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|ibrd[11] ;
  954. ; 3.818 ; 4.038 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|ibrd[15] ;
  955. ; 3.818 ; 4.038 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|ibrd[6] ;
  956. ; 3.818 ; 4.038 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|ibrd[8] ;
  957. ; 3.818 ; 4.038 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|overrun_error_ie[0] ;
  958. ; 3.818 ; 4.038 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|parity_error_ie[0] ;
  959. ; 3.818 ; 4.038 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_idle_ie[0] ;
  960. ; 3.818 ; 4.038 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_not_empty_ie[0] ;
  961. ; 3.818 ; 4.038 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|tx_complete_ie[0] ;
  962. ; 3.818 ; 4.038 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|tx_not_full_ie[0] ;
  963. ; 3.819 ; 4.039 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_dma_en[3] ;
  964. ; 3.819 ; 4.039 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|tx_dma_en[3] ;
  965. ; 3.819 ; 4.039 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|ibrd[10] ;
  966. ; 3.819 ; 4.039 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|ibrd[11] ;
  967. ; 3.819 ; 4.039 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|ibrd[12] ;
  968. ; 3.819 ; 4.039 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|ibrd[15] ;
  969. ; 3.819 ; 4.039 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|ibrd[4] ;
  970. ; 3.819 ; 4.039 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|ibrd[5] ;
  971. ; 3.819 ; 4.039 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|ibrd[6] ;
  972. ; 3.819 ; 4.039 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|ibrd[8] ;
  973. ; 3.819 ; 4.039 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|ibrd[9] ;
  974. ; 3.819 ; 4.039 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|rx_dma_en[5] ;
  975. ; 3.819 ; 4.039 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|tx_dma_en[5] ;
  976. ; 3.819 ; 4.039 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|rx_shift_reg[3] ;
  977. ; 3.819 ; 4.039 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|rx_shift_reg[4] ;
  978. ; 3.819 ; 4.039 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|rx_shift_reg[5] ;
  979. ; 3.819 ; 4.039 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|rx_shift_reg[6] ;
  980. ; 3.819 ; 4.039 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_data_cnt[0] ;
  981. ; 3.819 ; 4.039 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_data_cnt[1] ;
  982. ; 3.819 ; 4.039 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_data_cnt[2] ;
  983. ; 3.820 ; 4.040 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|break_error_ie[5] ;
  984. ; 3.820 ; 4.040 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|framing_error_ie[5] ;
  985. ; 3.820 ; 4.040 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|ibrd[14] ;
  986. ; 3.820 ; 4.040 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|overrun_error_ie[5] ;
  987. ; 3.820 ; 4.040 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|parity_error_ie[5] ;
  988. ; 3.820 ; 4.040 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_idle_ie[5] ;
  989. ; 3.820 ; 4.040 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|tx_complete_ie[5] ;
  990. ; 3.820 ; 4.040 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|rx_dma_en[3] ;
  991. ; 3.820 ; 4.040 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|tx_dma_en[3] ;
  992. ; 3.821 ; 4.041 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[2] ;
  993. ; 3.821 ; 4.041 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[7] ;
  994. ; 3.821 ; 4.041 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|sync_fifo:tx_fifo|fifo[1][0] ;
  995. ; 3.821 ; 4.041 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|sync_fifo:tx_fifo|fifo[1][1] ;
  996. ; 3.821 ; 4.041 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|sync_fifo:tx_fifo|fifo[1][2] ;
  997. ; 3.821 ; 4.041 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|sync_fifo:tx_fifo|fifo[1][3] ;
  998. ; 3.821 ; 4.041 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|sync_fifo:tx_fifo|fifo[1][4] ;
  999. ; 3.821 ; 4.041 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|sync_fifo:tx_fifo|fifo[1][5] ;
  1000. ; 3.821 ; 4.041 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|sync_fifo:tx_fifo|fifo[1][6] ;
  1001. ; 3.821 ; 4.041 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|sync_fifo:tx_fifo|fifo[1][7] ;
  1002. ; 3.822 ; 4.042 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|tx_complete_ie[2] ;
  1003. ; 3.823 ; 4.043 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|rx_dma_en[0] ;
  1004. ; 3.823 ; 4.043 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|tx_complete_ie[3] ;
  1005. ; 3.823 ; 4.043 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|tx_dma_en[0] ;
  1006. ; 3.823 ; 4.043 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|rx_idle_en ;
  1007. ; 3.823 ; 4.043 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|break_error ;
  1008. ; 3.823 ; 4.043 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|framing_error ;
  1009. ; 3.823 ; 4.043 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|rx_idle_en ;
  1010. ; 3.823 ; 4.043 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|rx_parity ;
  1011. ; 3.824 ; 4.044 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|rx_dma_en[1] ;
  1012. ; 3.824 ; 4.044 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|tx_dma_en[1] ;
  1013. ; 3.825 ; 4.045 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|break_error_ie[3] ;
  1014. ; 3.825 ; 4.045 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|framing_error_ie[3] ;
  1015. ; 3.825 ; 4.045 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|overrun_error_ie[3] ;
  1016. ; 3.825 ; 4.045 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|parity_error_ie[3] ;
  1017. ; 3.825 ; 4.045 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_idle_ie[3] ;
  1018. ; 3.825 ; 4.045 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_not_empty_ie[3] ;
  1019. ; 3.825 ; 4.045 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|tx_complete_ie[3] ;
  1020. ; 3.825 ; 4.045 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|tx_not_full_ie[3] ;
  1021. ; 3.825 ; 4.045 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|rx_reg[2] ;
  1022. ; 3.825 ; 4.045 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|break_error ;
  1023. ; 3.825 ; 4.045 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|framing_error ;
  1024. ; 3.825 ; 4.045 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|break_error ;
  1025. ; 3.825 ; 4.045 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|framing_error ;
  1026. ; 3.825 ; 4.045 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|break_error ;
  1027. ; 3.825 ; 4.045 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|framing_error ;
  1028. ; 3.825 ; 4.045 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|rx_idle ;
  1029. ; 3.826 ; 4.046 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|ibrd[0] ;
  1030. ; 3.826 ; 4.046 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|ibrd[13] ;
  1031. ; 3.826 ; 4.046 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|tx_shift_reg[0] ;
  1032. ; 3.826 ; 4.046 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|tx_shift_reg[1] ;
  1033. ; 3.826 ; 4.046 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|tx_shift_reg[2] ;
  1034. ; 3.826 ; 4.046 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|tx_shift_reg[3] ;
  1035. ; 3.826 ; 4.046 ; 0.220 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|tx_shift_reg[4] ;
  1036. +-------+--------------+----------------+------------------+-------------------------------------+------------+--------------------------------------------------------------------------------------------+
  1037. +-----------------------------------------------------------------------------------------------------------------------------------------+
  1038. ; Slow 1200mV 85C Model Minimum Pulse Width: 'PIN_HSI' ;
  1039. +--------+--------------+----------------+------------------+---------+------------+------------------------------------------------------+
  1040. ; Slack ; Actual Width ; Required Width ; Type ; Clock ; Clock Edge ; Target ;
  1041. +--------+--------------+----------------+------------------+---------+------------+------------------------------------------------------+
  1042. ; 49.777 ; 49.965 ; 0.188 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ;
  1043. ; 49.777 ; 49.965 ; 0.188 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ;
  1044. ; 49.777 ; 49.965 ; 0.188 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ;
  1045. ; 49.777 ; 49.965 ; 0.188 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ;
  1046. ; 49.777 ; 49.965 ; 0.188 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ;
  1047. ; 49.777 ; 49.965 ; 0.188 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ;
  1048. ; 49.777 ; 49.965 ; 0.188 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ;
  1049. ; 49.777 ; 49.965 ; 0.188 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ;
  1050. ; 49.777 ; 49.965 ; 0.188 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ;
  1051. ; 49.777 ; 49.965 ; 0.188 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ;
  1052. ; 49.777 ; 49.965 ; 0.188 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_reg ;
  1053. ; 49.789 ; 50.009 ; 0.220 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[12] ;
  1054. ; 49.789 ; 50.009 ; 0.220 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[7] ;
  1055. ; 49.789 ; 50.009 ; 0.220 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hwrite ;
  1056. ; 49.790 ; 50.010 ; 0.220 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[10] ;
  1057. ; 49.790 ; 50.010 ; 0.220 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[2] ;
  1058. ; 49.790 ; 50.010 ; 0.220 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[3] ;
  1059. ; 49.790 ; 50.010 ; 0.220 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[4] ;
  1060. ; 49.790 ; 50.010 ; 0.220 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[5] ;
  1061. ; 49.790 ; 50.010 ; 0.220 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[6] ;
  1062. ; 49.790 ; 50.010 ; 0.220 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[8] ;
  1063. ; 49.790 ; 50.010 ; 0.220 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[9] ;
  1064. ; 49.800 ; 49.988 ; 0.188 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[10] ;
  1065. ; 49.800 ; 49.988 ; 0.188 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[12] ;
  1066. ; 49.800 ; 49.988 ; 0.188 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[2] ;
  1067. ; 49.800 ; 49.988 ; 0.188 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[3] ;
  1068. ; 49.800 ; 49.988 ; 0.188 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[4] ;
  1069. ; 49.800 ; 49.988 ; 0.188 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[5] ;
  1070. ; 49.800 ; 49.988 ; 0.188 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[6] ;
  1071. ; 49.800 ; 49.988 ; 0.188 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[7] ;
  1072. ; 49.800 ; 49.988 ; 0.188 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[8] ;
  1073. ; 49.800 ; 49.988 ; 0.188 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[9] ;
  1074. ; 49.800 ; 49.988 ; 0.188 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hwrite ;
  1075. ; 49.814 ; 50.034 ; 0.220 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ;
  1076. ; 49.814 ; 50.034 ; 0.220 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ;
  1077. ; 49.814 ; 50.034 ; 0.220 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ;
  1078. ; 49.814 ; 50.034 ; 0.220 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ;
  1079. ; 49.814 ; 50.034 ; 0.220 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ;
  1080. ; 49.814 ; 50.034 ; 0.220 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ;
  1081. ; 49.814 ; 50.034 ; 0.220 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ;
  1082. ; 49.814 ; 50.034 ; 0.220 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ;
  1083. ; 49.814 ; 50.034 ; 0.220 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ;
  1084. ; 49.814 ; 50.034 ; 0.220 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ;
  1085. ; 49.814 ; 50.034 ; 0.220 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_reg ;
  1086. ; 49.891 ; 49.891 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; PIN_HSI~input|o ;
  1087. ; 49.904 ; 49.904 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; gclksw_inst|gclk_switch|inclk[0] ;
  1088. ; 49.904 ; 49.904 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; gclksw_inst|gclk_switch|outclk ;
  1089. ; 49.917 ; 49.917 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[0]|clk ;
  1090. ; 49.917 ; 49.917 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[1]|clk ;
  1091. ; 49.917 ; 49.917 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[2]|clk ;
  1092. ; 49.917 ; 49.917 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[3]|clk ;
  1093. ; 49.917 ; 49.917 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[4]|clk ;
  1094. ; 49.917 ; 49.917 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[5]|clk ;
  1095. ; 49.917 ; 49.917 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[6]|clk ;
  1096. ; 49.917 ; 49.917 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[7]|clk ;
  1097. ; 49.917 ; 49.917 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_reg|clk ;
  1098. ; 49.917 ; 49.917 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|hdone|clk ;
  1099. ; 49.917 ; 49.917 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|hreadyout|clk ;
  1100. ; 49.940 ; 49.940 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[10]|clk ;
  1101. ; 49.940 ; 49.940 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[12]|clk ;
  1102. ; 49.940 ; 49.940 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[2]|clk ;
  1103. ; 49.940 ; 49.940 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[3]|clk ;
  1104. ; 49.940 ; 49.940 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[4]|clk ;
  1105. ; 49.940 ; 49.940 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[5]|clk ;
  1106. ; 49.940 ; 49.940 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[6]|clk ;
  1107. ; 49.940 ; 49.940 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[7]|clk ;
  1108. ; 49.940 ; 49.940 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[8]|clk ;
  1109. ; 49.940 ; 49.940 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[9]|clk ;
  1110. ; 49.940 ; 49.940 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|hwrite|clk ;
  1111. ; 50.000 ; 50.000 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; PIN_HSI~input|i ;
  1112. ; 50.000 ; 50.000 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; PIN_HSI~input|i ;
  1113. ; 50.058 ; 50.058 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[12]|clk ;
  1114. ; 50.058 ; 50.058 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[7]|clk ;
  1115. ; 50.058 ; 50.058 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|hwrite|clk ;
  1116. ; 50.059 ; 50.059 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[10]|clk ;
  1117. ; 50.059 ; 50.059 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[2]|clk ;
  1118. ; 50.059 ; 50.059 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[3]|clk ;
  1119. ; 50.059 ; 50.059 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[4]|clk ;
  1120. ; 50.059 ; 50.059 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[5]|clk ;
  1121. ; 50.059 ; 50.059 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[6]|clk ;
  1122. ; 50.059 ; 50.059 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[8]|clk ;
  1123. ; 50.059 ; 50.059 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[9]|clk ;
  1124. ; 50.083 ; 50.083 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[0]|clk ;
  1125. ; 50.083 ; 50.083 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[1]|clk ;
  1126. ; 50.083 ; 50.083 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[2]|clk ;
  1127. ; 50.083 ; 50.083 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[3]|clk ;
  1128. ; 50.083 ; 50.083 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[4]|clk ;
  1129. ; 50.083 ; 50.083 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[5]|clk ;
  1130. ; 50.083 ; 50.083 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[6]|clk ;
  1131. ; 50.083 ; 50.083 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[7]|clk ;
  1132. ; 50.083 ; 50.083 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_reg|clk ;
  1133. ; 50.083 ; 50.083 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|hdone|clk ;
  1134. ; 50.083 ; 50.083 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|hreadyout|clk ;
  1135. ; 50.096 ; 50.096 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; gclksw_inst|gclk_switch|inclk[0] ;
  1136. ; 50.096 ; 50.096 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; gclksw_inst|gclk_switch|outclk ;
  1137. ; 50.109 ; 50.109 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; PIN_HSI~input|o ;
  1138. ; 96.000 ; 100.000 ; 4.000 ; Port Rate ; PIN_HSI ; Rise ; PIN_HSI ;
  1139. ; 97.513 ; 100.000 ; 2.487 ; Min Period ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[10] ;
  1140. ; 97.513 ; 100.000 ; 2.487 ; Min Period ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[12] ;
  1141. ; 97.513 ; 100.000 ; 2.487 ; Min Period ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[2] ;
  1142. +--------+--------------+----------------+------------------+---------+------------+------------------------------------------------------+
  1143. +-----------------------------------------------------------------------------------------------------------------------------------+
  1144. ; Slow 1200mV 85C Model Minimum Pulse Width: 'PIN_HSE' ;
  1145. +---------+--------------+----------------+------------------+---------+------------+-----------------------------------------------+
  1146. ; Slack ; Actual Width ; Required Width ; Type ; Clock ; Clock Edge ; Target ;
  1147. +---------+--------------+----------------+------------------+---------+------------+-----------------------------------------------+
  1148. ; 62.371 ; 62.371 ; 0.000 ; Low Pulse Width ; PIN_HSE ; Rise ; pll_inst|auto_generated|pll1|clk[0] ;
  1149. ; 62.371 ; 62.371 ; 0.000 ; Low Pulse Width ; PIN_HSE ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1150. ; 62.371 ; 62.371 ; 0.000 ; Low Pulse Width ; PIN_HSE ; Rise ; pll_inst|auto_generated|pll1|observablevcoout ;
  1151. ; 62.391 ; 62.391 ; 0.000 ; Low Pulse Width ; PIN_HSE ; Rise ; PIN_HSE~input|o ;
  1152. ; 62.419 ; 62.419 ; 0.000 ; Low Pulse Width ; PIN_HSE ; Rise ; pll_inst|auto_generated|pll1|inclk[0] ;
  1153. ; 62.500 ; 62.500 ; 0.000 ; High Pulse Width ; PIN_HSE ; Rise ; PIN_HSE~input|i ;
  1154. ; 62.500 ; 62.500 ; 0.000 ; Low Pulse Width ; PIN_HSE ; Rise ; PIN_HSE~input|i ;
  1155. ; 62.580 ; 62.580 ; 0.000 ; High Pulse Width ; PIN_HSE ; Rise ; pll_inst|auto_generated|pll1|inclk[0] ;
  1156. ; 62.609 ; 62.609 ; 0.000 ; High Pulse Width ; PIN_HSE ; Rise ; PIN_HSE~input|o ;
  1157. ; 62.627 ; 62.627 ; 0.000 ; High Pulse Width ; PIN_HSE ; Rise ; pll_inst|auto_generated|pll1|clk[0] ;
  1158. ; 62.627 ; 62.627 ; 0.000 ; High Pulse Width ; PIN_HSE ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1159. ; 62.627 ; 62.627 ; 0.000 ; High Pulse Width ; PIN_HSE ; Rise ; pll_inst|auto_generated|pll1|observablevcoout ;
  1160. ; 121.000 ; 125.000 ; 4.000 ; Port Rate ; PIN_HSE ; Rise ; PIN_HSE ;
  1161. +---------+--------------+----------------+------------------+---------+------------+-----------------------------------------------+
  1162. +---------------------------------------------------------------------------------------------+
  1163. ; Setup Times ;
  1164. +-------------+------------+-------+-------+------------+-------------------------------------+
  1165. ; Data Port ; Clock Port ; Rise ; Fall ; Clock Edge ; Clock Reference ;
  1166. +-------------+------------+-------+-------+------------+-------------------------------------+
  1167. ; SIM_IO[*] ; PIN_HSE ; 6.264 ; 6.748 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1168. ; SIM_IO[0] ; PIN_HSE ; 4.384 ; 4.709 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1169. ; SIM_IO[1] ; PIN_HSE ; 4.539 ; 4.858 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1170. ; SIM_IO[2] ; PIN_HSE ; 4.819 ; 5.091 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1171. ; SIM_IO[3] ; PIN_HSE ; 5.781 ; 6.183 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1172. ; SIM_IO[4] ; PIN_HSE ; 4.433 ; 4.764 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1173. ; SIM_IO[5] ; PIN_HSE ; 4.459 ; 4.786 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1174. ; SIM_IO[6] ; PIN_HSE ; 5.184 ; 5.460 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1175. ; SIM_IO[7] ; PIN_HSE ; 4.791 ; 5.086 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1176. ; SIM_IO[8] ; PIN_HSE ; 4.660 ; 4.970 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1177. ; SIM_IO[9] ; PIN_HSE ; 5.222 ; 5.549 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1178. ; SIM_IO[10] ; PIN_HSE ; 6.264 ; 6.748 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1179. ; SIM_IO[11] ; PIN_HSE ; 4.928 ; 5.225 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1180. +-------------+------------+-------+-------+------------+-------------------------------------+
  1181. +-----------------------------------------------------------------------------------------------+
  1182. ; Hold Times ;
  1183. +-------------+------------+--------+--------+------------+-------------------------------------+
  1184. ; Data Port ; Clock Port ; Rise ; Fall ; Clock Edge ; Clock Reference ;
  1185. +-------------+------------+--------+--------+------------+-------------------------------------+
  1186. ; SIM_IO[*] ; PIN_HSE ; -3.475 ; -3.801 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1187. ; SIM_IO[0] ; PIN_HSE ; -3.475 ; -3.801 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1188. ; SIM_IO[1] ; PIN_HSE ; -3.624 ; -3.945 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1189. ; SIM_IO[2] ; PIN_HSE ; -3.892 ; -4.169 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1190. ; SIM_IO[3] ; PIN_HSE ; -4.812 ; -5.182 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1191. ; SIM_IO[4] ; PIN_HSE ; -3.526 ; -3.858 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1192. ; SIM_IO[5] ; PIN_HSE ; -3.547 ; -3.874 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1193. ; SIM_IO[6] ; PIN_HSE ; -4.246 ; -4.526 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1194. ; SIM_IO[7] ; PIN_HSE ; -3.864 ; -4.163 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1195. ; SIM_IO[8] ; PIN_HSE ; -3.742 ; -4.054 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1196. ; SIM_IO[9] ; PIN_HSE ; -4.280 ; -4.609 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1197. ; SIM_IO[10] ; PIN_HSE ; -5.310 ; -5.776 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1198. ; SIM_IO[11] ; PIN_HSE ; -3.995 ; -4.297 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1199. +-------------+------------+--------+--------+------------+-------------------------------------+
  1200. +--------------------------------------------------------------------------------------------------------------------------+
  1201. ; Clock to Output Times ;
  1202. +------------------------------------------+------------+-------+-------+------------+-------------------------------------+
  1203. ; Data Port ; Clock Port ; Rise ; Fall ; Clock Edge ; Clock Reference ;
  1204. +------------------------------------------+------------+-------+-------+------------+-------------------------------------+
  1205. ; SIM_CLK ; PIN_HSI ; 8.420 ; 8.230 ; Rise ; PIN_HSI ;
  1206. ; alta_rv32:rv32|sys_clk~QIC_DANGLING_PORT ; PIN_HSI ; 3.028 ; 3.099 ; Rise ; PIN_HSI ;
  1207. ; alta_rv32:rv32|sys_clk~QIC_DANGLING_PORT ; PIN_HSI ; 3.028 ; 3.099 ; Fall ; PIN_HSI ;
  1208. ; SIM_CLK ; PIN_HSE ; 5.608 ; 5.418 ; Rise ; pll_inst|auto_generated|pll1|clk[0] ;
  1209. ; alta_rv32:rv32|sys_clk~QIC_DANGLING_PORT ; PIN_HSE ; 0.216 ; ; Rise ; pll_inst|auto_generated|pll1|clk[0] ;
  1210. ; alta_rv32:rv32|sys_clk~QIC_DANGLING_PORT ; PIN_HSE ; ; 0.155 ; Fall ; pll_inst|auto_generated|pll1|clk[0] ;
  1211. ; SIM_IO[*] ; PIN_HSE ; 6.674 ; 7.288 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1212. ; SIM_IO[0] ; PIN_HSE ; 4.266 ; 4.424 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1213. ; SIM_IO[1] ; PIN_HSE ; 4.257 ; 4.422 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1214. ; SIM_IO[2] ; PIN_HSE ; 4.333 ; 4.492 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1215. ; SIM_IO[3] ; PIN_HSE ; 4.448 ; 4.584 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1216. ; SIM_IO[4] ; PIN_HSE ; 4.570 ; 4.788 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1217. ; SIM_IO[5] ; PIN_HSE ; 6.674 ; 7.288 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1218. ; SIM_IO[6] ; PIN_HSE ; 5.088 ; 5.305 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1219. ; SIM_IO[7] ; PIN_HSE ; 4.607 ; 4.792 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1220. ; SIM_IO[8] ; PIN_HSE ; 4.767 ; 4.929 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1221. ; SIM_IO[9] ; PIN_HSE ; 4.790 ; 4.948 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1222. ; SIM_IO[10] ; PIN_HSE ; 4.717 ; 4.898 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1223. ; SIM_IO[11] ; PIN_HSE ; 4.651 ; 4.845 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1224. +------------------------------------------+------------+-------+-------+------------+-------------------------------------+
  1225. +----------------------------------------------------------------------------------------------------------------------------+
  1226. ; Minimum Clock to Output Times ;
  1227. +------------------------------------------+------------+--------+--------+------------+-------------------------------------+
  1228. ; Data Port ; Clock Port ; Rise ; Fall ; Clock Edge ; Clock Reference ;
  1229. +------------------------------------------+------------+--------+--------+------------+-------------------------------------+
  1230. ; SIM_CLK ; PIN_HSI ; 8.122 ; 7.935 ; Rise ; PIN_HSI ;
  1231. ; alta_rv32:rv32|sys_clk~QIC_DANGLING_PORT ; PIN_HSI ; 2.939 ; 3.011 ; Rise ; PIN_HSI ;
  1232. ; alta_rv32:rv32|sys_clk~QIC_DANGLING_PORT ; PIN_HSI ; 2.939 ; 3.011 ; Fall ; PIN_HSI ;
  1233. ; SIM_CLK ; PIN_HSE ; 4.893 ; 4.706 ; Rise ; pll_inst|auto_generated|pll1|clk[0] ;
  1234. ; alta_rv32:rv32|sys_clk~QIC_DANGLING_PORT ; PIN_HSE ; -0.290 ; ; Rise ; pll_inst|auto_generated|pll1|clk[0] ;
  1235. ; alta_rv32:rv32|sys_clk~QIC_DANGLING_PORT ; PIN_HSE ; ; -0.348 ; Fall ; pll_inst|auto_generated|pll1|clk[0] ;
  1236. ; SIM_IO[*] ; PIN_HSE ; 3.591 ; 3.754 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1237. ; SIM_IO[0] ; PIN_HSE ; 3.599 ; 3.756 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1238. ; SIM_IO[1] ; PIN_HSE ; 3.591 ; 3.754 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1239. ; SIM_IO[2] ; PIN_HSE ; 3.666 ; 3.823 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1240. ; SIM_IO[3] ; PIN_HSE ; 3.773 ; 3.909 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1241. ; SIM_IO[4] ; PIN_HSE ; 3.893 ; 4.107 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1242. ; SIM_IO[5] ; PIN_HSE ; 5.984 ; 6.593 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1243. ; SIM_IO[6] ; PIN_HSE ; 4.389 ; 4.602 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1244. ; SIM_IO[7] ; PIN_HSE ; 3.925 ; 4.108 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1245. ; SIM_IO[8] ; PIN_HSE ; 4.081 ; 4.242 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1246. ; SIM_IO[9] ; PIN_HSE ; 4.104 ; 4.261 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1247. ; SIM_IO[10] ; PIN_HSE ; 4.033 ; 4.212 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1248. ; SIM_IO[11] ; PIN_HSE ; 3.969 ; 4.159 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1249. +------------------------------------------+------------+--------+--------+------------+-------------------------------------+
  1250. +---------------------------------------------------------------------------------------------+
  1251. ; Output Enable Times ;
  1252. +-------------+------------+-------+-------+------------+-------------------------------------+
  1253. ; Data Port ; Clock Port ; Rise ; Fall ; Clock Edge ; Clock Reference ;
  1254. +-------------+------------+-------+-------+------------+-------------------------------------+
  1255. ; SIM_IO[*] ; PIN_HSE ; 4.585 ; 4.415 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1256. ; SIM_IO[0] ; PIN_HSE ; 4.661 ; 4.491 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1257. ; SIM_IO[1] ; PIN_HSE ; 5.309 ; 5.139 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1258. ; SIM_IO[2] ; PIN_HSE ; 4.873 ; 4.703 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1259. ; SIM_IO[3] ; PIN_HSE ; 4.585 ; 4.415 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1260. ; SIM_IO[4] ; PIN_HSE ; 4.617 ; 4.447 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1261. ; SIM_IO[5] ; PIN_HSE ; 7.184 ; 6.645 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1262. ; SIM_IO[6] ; PIN_HSE ; 5.363 ; 5.193 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1263. ; SIM_IO[7] ; PIN_HSE ; 6.071 ; 5.901 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1264. ; SIM_IO[8] ; PIN_HSE ; 6.427 ; 6.257 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1265. ; SIM_IO[9] ; PIN_HSE ; 5.667 ; 5.497 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1266. ; SIM_IO[10] ; PIN_HSE ; 5.809 ; 5.639 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1267. ; SIM_IO[11] ; PIN_HSE ; 6.328 ; 6.158 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1268. +-------------+------------+-------+-------+------------+-------------------------------------+
  1269. +---------------------------------------------------------------------------------------------+
  1270. ; Minimum Output Enable Times ;
  1271. +-------------+------------+-------+-------+------------+-------------------------------------+
  1272. ; Data Port ; Clock Port ; Rise ; Fall ; Clock Edge ; Clock Reference ;
  1273. +-------------+------------+-------+-------+------------+-------------------------------------+
  1274. ; SIM_IO[*] ; PIN_HSE ; 3.883 ; 3.713 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1275. ; SIM_IO[0] ; PIN_HSE ; 3.956 ; 3.786 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1276. ; SIM_IO[1] ; PIN_HSE ; 4.580 ; 4.410 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1277. ; SIM_IO[2] ; PIN_HSE ; 4.160 ; 3.990 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1278. ; SIM_IO[3] ; PIN_HSE ; 3.883 ; 3.713 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1279. ; SIM_IO[4] ; PIN_HSE ; 3.914 ; 3.744 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1280. ; SIM_IO[5] ; PIN_HSE ; 6.468 ; 5.929 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1281. ; SIM_IO[6] ; PIN_HSE ; 4.630 ; 4.460 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1282. ; SIM_IO[7] ; PIN_HSE ; 5.310 ; 5.140 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1283. ; SIM_IO[8] ; PIN_HSE ; 5.651 ; 5.481 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1284. ; SIM_IO[9] ; PIN_HSE ; 4.922 ; 4.752 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1285. ; SIM_IO[10] ; PIN_HSE ; 5.059 ; 4.889 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1286. ; SIM_IO[11] ; PIN_HSE ; 5.556 ; 5.386 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1287. +-------------+------------+-------+-------+------------+-------------------------------------+
  1288. +-----------------------------------------------------------------------------------------------------+
  1289. ; Output Disable Times ;
  1290. +-------------+------------+-----------+-----------+------------+-------------------------------------+
  1291. ; Data Port ; Clock Port ; 0 to Hi-Z ; 1 to Hi-Z ; Clock Edge ; Clock Reference ;
  1292. +-------------+------------+-----------+-----------+------------+-------------------------------------+
  1293. ; SIM_IO[*] ; PIN_HSE ; 4.384 ; 4.554 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1294. ; SIM_IO[0] ; PIN_HSE ; 4.473 ; 4.643 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1295. ; SIM_IO[1] ; PIN_HSE ; 5.088 ; 5.258 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1296. ; SIM_IO[2] ; PIN_HSE ; 4.620 ; 4.790 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1297. ; SIM_IO[3] ; PIN_HSE ; 4.384 ; 4.554 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1298. ; SIM_IO[4] ; PIN_HSE ; 4.407 ; 4.577 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1299. ; SIM_IO[5] ; PIN_HSE ; 6.562 ; 7.101 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1300. ; SIM_IO[6] ; PIN_HSE ; 5.091 ; 5.261 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1301. ; SIM_IO[7] ; PIN_HSE ; 5.764 ; 5.934 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1302. ; SIM_IO[8] ; PIN_HSE ; 6.051 ; 6.221 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1303. ; SIM_IO[9] ; PIN_HSE ; 5.363 ; 5.533 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1304. ; SIM_IO[10] ; PIN_HSE ; 5.510 ; 5.680 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1305. ; SIM_IO[11] ; PIN_HSE ; 5.966 ; 6.136 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1306. +-------------+------------+-----------+-----------+------------+-------------------------------------+
  1307. +-----------------------------------------------------------------------------------------------------+
  1308. ; Minimum Output Disable Times ;
  1309. +-------------+------------+-----------+-----------+------------+-------------------------------------+
  1310. ; Data Port ; Clock Port ; 0 to Hi-Z ; 1 to Hi-Z ; Clock Edge ; Clock Reference ;
  1311. +-------------+------------+-----------+-----------+------------+-------------------------------------+
  1312. ; SIM_IO[*] ; PIN_HSE ; 3.683 ; 3.853 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1313. ; SIM_IO[0] ; PIN_HSE ; 3.769 ; 3.939 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1314. ; SIM_IO[1] ; PIN_HSE ; 4.360 ; 4.530 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1315. ; SIM_IO[2] ; PIN_HSE ; 3.911 ; 4.081 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1316. ; SIM_IO[3] ; PIN_HSE ; 3.683 ; 3.853 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1317. ; SIM_IO[4] ; PIN_HSE ; 3.706 ; 3.876 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1318. ; SIM_IO[5] ; PIN_HSE ; 5.849 ; 6.388 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1319. ; SIM_IO[6] ; PIN_HSE ; 4.363 ; 4.533 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1320. ; SIM_IO[7] ; PIN_HSE ; 5.008 ; 5.178 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1321. ; SIM_IO[8] ; PIN_HSE ; 5.284 ; 5.454 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1322. ; SIM_IO[9] ; PIN_HSE ; 4.623 ; 4.793 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1323. ; SIM_IO[10] ; PIN_HSE ; 4.765 ; 4.935 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1324. ; SIM_IO[11] ; PIN_HSE ; 5.202 ; 5.372 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  1325. +-------------+------------+-----------+-----------+------------+-------------------------------------+
  1326. ----------------------------------------------
  1327. ; Slow 1200mV 85C Model Metastability Report ;
  1328. ----------------------------------------------
  1329. No synchronizer chains to report.
  1330. +------------------------------------------------------------------------------------------------------------------------------------+
  1331. ; Slow 1200mV 0C Model Fmax Summary ;
  1332. +------------+-----------------+-------------------------------------+---------------------------------------------------------------+
  1333. ; Fmax ; Restricted Fmax ; Clock Name ; Note ;
  1334. +------------+-----------------+-------------------------------------+---------------------------------------------------------------+
  1335. ; 163.51 MHz ; 163.51 MHz ; pll_inst|auto_generated|pll1|clk[3] ; ;
  1336. ; 402.09 MHz ; 250.0 MHz ; PIN_HSI ; limit due to minimum period restriction (max I/O toggle rate) ;
  1337. ; 402.09 MHz ; 402.09 MHz ; pll_inst|auto_generated|pll1|clk[0] ; ;
  1338. +------------+-----------------+-------------------------------------+---------------------------------------------------------------+
  1339. This panel reports FMAX for every clock in the design, regardless of the user-specified clock periods. FMAX is only computed for paths where the source and destination registers or ports are driven by the same clock. Paths of different clocks, including generated clocks, are ignored. For paths between a clock and its inversion, FMAX is computed as if the rising and falling edges are scaled along with FMAX, such that the duty cycle (in terms of a percentage) is maintained. Altera recommends that you always use clock constraints and other slack reports for sign-off analysis.
  1340. +--------------------------------------------------------------+
  1341. ; Slow 1200mV 0C Model Setup Summary ;
  1342. +-------------------------------------+--------+---------------+
  1343. ; Clock ; Slack ; End Point TNS ;
  1344. +-------------------------------------+--------+---------------+
  1345. ; pll_inst|auto_generated|pll1|clk[0] ; 1.679 ; 0.000 ;
  1346. ; pll_inst|auto_generated|pll1|clk[3] ; 2.217 ; 0.000 ;
  1347. ; PIN_HSI ; 97.513 ; 0.000 ;
  1348. +-------------------------------------+--------+---------------+
  1349. +-------------------------------------------------------------+
  1350. ; Slow 1200mV 0C Model Hold Summary ;
  1351. +-------------------------------------+-------+---------------+
  1352. ; Clock ; Slack ; End Point TNS ;
  1353. +-------------------------------------+-------+---------------+
  1354. ; pll_inst|auto_generated|pll1|clk[3] ; 0.375 ; 0.000 ;
  1355. ; PIN_HSI ; 0.395 ; 0.000 ;
  1356. ; pll_inst|auto_generated|pll1|clk[0] ; 0.395 ; 0.000 ;
  1357. +-------------------------------------+-------+---------------+
  1358. -----------------------------------------
  1359. ; Slow 1200mV 0C Model Recovery Summary ;
  1360. -----------------------------------------
  1361. No paths to report.
  1362. ----------------------------------------
  1363. ; Slow 1200mV 0C Model Removal Summary ;
  1364. ----------------------------------------
  1365. No paths to report.
  1366. +--------------------------------------------------------------+
  1367. ; Slow 1200mV 0C Model Minimum Pulse Width Summary ;
  1368. +-------------------------------------+--------+---------------+
  1369. ; Clock ; Slack ; End Point TNS ;
  1370. +-------------------------------------+--------+---------------+
  1371. ; pll_inst|auto_generated|pll1|clk[0] ; 1.679 ; 0.000 ;
  1372. ; pll_inst|auto_generated|pll1|clk[3] ; 3.802 ; 0.000 ;
  1373. ; PIN_HSI ; 49.764 ; 0.000 ;
  1374. ; PIN_HSE ; 62.365 ; 0.000 ;
  1375. +-------------------------------------+--------+---------------+
  1376. +-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
  1377. ; Slow 1200mV 0C Model Setup: 'pll_inst|auto_generated|pll1|clk[0]' ;
  1378. +-------+-------------------------------------------------------+------------------------------------------------------+-------------------------------------+-------------------------------------+--------------+------------+------------+
  1379. ; Slack ; From Node ; To Node ; Launch Clock ; Latch Clock ; Relationship ; Clock Skew ; Data Delay ;
  1380. +-------+-------------------------------------------------------+------------------------------------------------------+-------------------------------------+-------------------------------------+--------------+------------+------------+
  1381. ; 1.679 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.430 ;
  1382. ; 1.679 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.430 ;
  1383. ; 1.679 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.430 ;
  1384. ; 1.679 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.430 ;
  1385. ; 1.679 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.430 ;
  1386. ; 1.679 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.430 ;
  1387. ; 1.679 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.430 ;
  1388. ; 1.679 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.430 ;
  1389. ; 1.757 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.352 ;
  1390. ; 1.757 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.352 ;
  1391. ; 1.757 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.352 ;
  1392. ; 1.757 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.352 ;
  1393. ; 1.757 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.352 ;
  1394. ; 1.757 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.352 ;
  1395. ; 1.757 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.352 ;
  1396. ; 1.757 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.352 ;
  1397. ; 1.792 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; 0.323 ; 2.719 ;
  1398. ; 1.792 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; 0.323 ; 2.719 ;
  1399. ; 1.792 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[9] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; 0.323 ; 2.719 ;
  1400. ; 1.792 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[8] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; 0.323 ; 2.719 ;
  1401. ; 1.792 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; 0.323 ; 2.719 ;
  1402. ; 1.792 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[10] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; 0.323 ; 2.719 ;
  1403. ; 1.792 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; 0.323 ; 2.719 ;
  1404. ; 1.792 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; 0.323 ; 2.719 ;
  1405. ; 1.818 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.291 ;
  1406. ; 1.818 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.291 ;
  1407. ; 1.818 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.291 ;
  1408. ; 1.818 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.291 ;
  1409. ; 1.818 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.291 ;
  1410. ; 1.818 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.291 ;
  1411. ; 1.818 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.291 ;
  1412. ; 1.818 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.291 ;
  1413. ; 1.828 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.281 ;
  1414. ; 1.828 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.281 ;
  1415. ; 1.828 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.281 ;
  1416. ; 1.828 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.281 ;
  1417. ; 1.828 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.281 ;
  1418. ; 1.828 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.281 ;
  1419. ; 1.828 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.281 ;
  1420. ; 1.828 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.281 ;
  1421. ; 1.828 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.281 ;
  1422. ; 1.828 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.281 ;
  1423. ; 1.828 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.281 ;
  1424. ; 1.828 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.281 ;
  1425. ; 1.828 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.281 ;
  1426. ; 1.828 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.281 ;
  1427. ; 1.828 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.281 ;
  1428. ; 1.828 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.281 ;
  1429. ; 1.883 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.226 ;
  1430. ; 1.883 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.226 ;
  1431. ; 1.883 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.226 ;
  1432. ; 1.883 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.226 ;
  1433. ; 1.883 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.226 ;
  1434. ; 1.883 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.226 ;
  1435. ; 1.883 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.226 ;
  1436. ; 1.883 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.226 ;
  1437. ; 2.004 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.105 ;
  1438. ; 2.004 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.105 ;
  1439. ; 2.004 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.105 ;
  1440. ; 2.004 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.105 ;
  1441. ; 2.004 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.105 ;
  1442. ; 2.004 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.105 ;
  1443. ; 2.004 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.105 ;
  1444. ; 2.004 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 2.105 ;
  1445. ; 2.145 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 1.964 ;
  1446. ; 2.145 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 1.964 ;
  1447. ; 2.145 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 1.964 ;
  1448. ; 2.145 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 1.964 ;
  1449. ; 2.145 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 1.964 ;
  1450. ; 2.145 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 1.964 ;
  1451. ; 2.145 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 1.964 ;
  1452. ; 2.145 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 1.964 ;
  1453. ; 2.216 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 1.893 ;
  1454. ; 2.240 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 1.869 ;
  1455. ; 2.247 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 1.862 ;
  1456. ; 2.262 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 1.847 ;
  1457. ; 2.294 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 1.815 ;
  1458. ; 2.382 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hwrite ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; 0.361 ; 2.167 ;
  1459. ; 2.382 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; 0.361 ; 2.167 ;
  1460. ; 2.382 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[12] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; 0.361 ; 2.167 ;
  1461. ; 2.420 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 1.689 ;
  1462. ; 2.541 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 1.568 ;
  1463. ; 2.542 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 1.567 ;
  1464. ; 2.960 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 1.149 ;
  1465. ; 3.293 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 0.816 ;
  1466. ; 3.339 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 0.770 ;
  1467. ; 3.339 ; multi_uart_ip:macro_inst|sim_clk_reg ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 0.770 ;
  1468. ; 3.364 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.079 ; 0.745 ;
  1469. ; 5.426 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[12] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[12] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; 8.332 ; 0.263 ; 3.191 ;
  1470. ; 5.510 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|pvalid ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; 8.332 ; -0.182 ; 2.662 ;
  1471. ; 5.521 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|pdone ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; 8.332 ; -0.180 ; 2.653 ;
  1472. ; 5.669 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[7] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[7] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; 8.332 ; 0.262 ; 2.947 ;
  1473. ; 5.752 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[10] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[10] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; 8.332 ; 0.225 ; 2.827 ;
  1474. ; 6.056 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[5] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[5] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; 8.332 ; 0.224 ; 2.522 ;
  1475. ; 6.231 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[9] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[9] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; 8.332 ; 0.225 ; 2.348 ;
  1476. ; 6.390 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[4] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; 8.332 ; 0.225 ; 2.189 ;
  1477. ; 6.433 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[2] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[2] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; 8.332 ; 0.224 ; 2.145 ;
  1478. ; 6.704 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[3] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[3] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; 8.332 ; 0.225 ; 1.875 ;
  1479. ; 6.774 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[8] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[8] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; 8.332 ; 0.225 ; 1.805 ;
  1480. ; 7.102 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[6] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[6] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; 8.332 ; 0.224 ; 1.476 ;
  1481. +-------+-------------------------------------------------------+------------------------------------------------------+-------------------------------------+-------------------------------------+--------------+------------+------------+
  1482. +------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
  1483. ; Slow 1200mV 0C Model Setup: 'pll_inst|auto_generated|pll1|clk[3]' ;
  1484. +-------+------------------------------------------------------------------------------------+------------------------------------------------------------------------------------+-------------------------------------+-------------------------------------+--------------+------------+------------+
  1485. ; Slack ; From Node ; To Node ; Launch Clock ; Latch Clock ; Relationship ; Clock Skew ; Data Delay ;
  1486. +-------+------------------------------------------------------------------------------------+------------------------------------------------------------------------------------+-------------------------------------+-------------------------------------+--------------+------------+------------+
  1487. ; 2.217 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[3] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.076 ; 6.062 ;
  1488. ; 2.349 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[5] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.076 ; 5.930 ;
  1489. ; 2.390 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[9] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[7] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.337 ; 6.302 ;
  1490. ; 2.414 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|parity_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.373 ; 6.314 ;
  1491. ; 2.419 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[2] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.381 ; 6.317 ;
  1492. ; 2.420 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[8] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.379 ; 6.314 ;
  1493. ; 2.432 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[5] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.076 ; 5.847 ;
  1494. ; 2.436 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[8] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[7] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.337 ; 6.256 ;
  1495. ; 2.443 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|framing_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.082 ; 5.830 ;
  1496. ; 2.449 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[8] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.076 ; 5.830 ;
  1497. ; 2.473 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[9] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.076 ; 5.806 ;
  1498. ; 2.522 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[9] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[8] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.089 ; 5.744 ;
  1499. ; 2.530 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[9] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.379 ; 6.204 ;
  1500. ; 2.535 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[4] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.076 ; 5.744 ;
  1501. ; 2.543 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[10] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.379 ; 6.191 ;
  1502. ; 2.559 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[9] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.076 ; 5.720 ;
  1503. ; 2.563 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[4] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.076 ; 5.716 ;
  1504. ; 2.572 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[3] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.379 ; 6.162 ;
  1505. ; 2.578 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[3] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|tx_dma_en[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.103 ; 5.674 ;
  1506. ; 2.578 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[3] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|rx_dma_en[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.103 ; 5.674 ;
  1507. ; 2.581 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|framing_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.056 ; 5.718 ;
  1508. ; 2.588 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_state.UART_DATA ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_state.UART_DATA ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.078 ; 5.689 ;
  1509. ; 2.595 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[3] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.076 ; 5.684 ;
  1510. ; 2.618 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|psel ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_idle_ie[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.106 ; 5.631 ;
  1511. ; 2.618 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|psel ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|overrun_error_ie[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.106 ; 5.631 ;
  1512. ; 2.646 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|framing_error_ie[1] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[7] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.334 ; 6.043 ;
  1513. ; 2.659 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[2] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.074 ; 5.622 ;
  1514. ; 2.661 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[8] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.076 ; 5.618 ;
  1515. ; 2.684 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[9] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.370 ; 6.041 ;
  1516. ; 2.687 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[8] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.370 ; 6.038 ;
  1517. ; 2.694 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[5] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[7] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.377 ; 6.038 ;
  1518. ; 2.712 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[5] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_idle_ie[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.107 ; 5.536 ;
  1519. ; 2.712 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[5] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|overrun_error_ie[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.107 ; 5.536 ;
  1520. ; 2.714 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[2] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.074 ; 5.567 ;
  1521. ; 2.724 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_shift_reg[7] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.105 ; 5.526 ;
  1522. ; 2.724 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_shift_reg[6] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.105 ; 5.526 ;
  1523. ; 2.724 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_shift_reg[5] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.105 ; 5.526 ;
  1524. ; 2.724 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_shift_reg[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.105 ; 5.526 ;
  1525. ; 2.724 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_shift_reg[3] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.105 ; 5.526 ;
  1526. ; 2.724 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_shift_reg[2] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.105 ; 5.526 ;
  1527. ; 2.724 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_shift_reg[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.105 ; 5.526 ;
  1528. ; 2.724 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_shift_reg[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.105 ; 5.526 ;
  1529. ; 2.744 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|parity_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.373 ; 5.984 ;
  1530. ; 2.753 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_shift_reg[7] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.110 ; 5.492 ;
  1531. ; 2.753 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_shift_reg[6] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.110 ; 5.492 ;
  1532. ; 2.753 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_shift_reg[5] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.110 ; 5.492 ;
  1533. ; 2.753 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_shift_reg[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.110 ; 5.492 ;
  1534. ; 2.753 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_shift_reg[3] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.110 ; 5.492 ;
  1535. ; 2.753 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_shift_reg[2] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.110 ; 5.492 ;
  1536. ; 2.753 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_shift_reg[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.110 ; 5.492 ;
  1537. ; 2.753 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_shift_reg[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.110 ; 5.492 ;
  1538. ; 2.764 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|framing_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.082 ; 5.509 ;
  1539. ; 2.785 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_shift_reg[7] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.082 ; 5.488 ;
  1540. ; 2.785 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_shift_reg[6] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.082 ; 5.488 ;
  1541. ; 2.785 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_shift_reg[5] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.082 ; 5.488 ;
  1542. ; 2.785 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_shift_reg[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.082 ; 5.488 ;
  1543. ; 2.785 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_shift_reg[3] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.082 ; 5.488 ;
  1544. ; 2.785 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_shift_reg[2] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.082 ; 5.488 ;
  1545. ; 2.785 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_shift_reg[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.082 ; 5.488 ;
  1546. ; 2.785 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_shift_reg[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.082 ; 5.488 ;
  1547. ; 2.812 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[4] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_idle_ie[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.107 ; 5.436 ;
  1548. ; 2.812 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[4] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|overrun_error_ie[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.107 ; 5.436 ;
  1549. ; 2.820 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|tx_dma_en[1] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.378 ; 5.913 ;
  1550. ; 2.832 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[10] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.081 ; 5.442 ;
  1551. ; 2.833 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|framing_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.082 ; 5.440 ;
  1552. ; 2.852 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[5] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.081 ; 5.422 ;
  1553. ; 2.874 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[2] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|ibrd[14] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.332 ; 5.813 ;
  1554. ; 2.878 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|framing_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.082 ; 5.395 ;
  1555. ; 2.887 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[3] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_idle_ie[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.107 ; 5.361 ;
  1556. ; 2.887 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[3] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|overrun_error_ie[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.107 ; 5.361 ;
  1557. ; 2.891 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|baud_gen:u_baud|baud16 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_state.UART_PARITY ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.080 ; 5.384 ;
  1558. ; 2.891 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|baud_gen:u_baud|baud16 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_state.UART_STOP ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.080 ; 5.384 ;
  1559. ; 2.898 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[2] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|parity_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.089 ; 5.368 ;
  1560. ; 2.898 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[8] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[2] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.377 ; 5.834 ;
  1561. ; 2.899 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[5] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.379 ; 5.835 ;
  1562. ; 2.907 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_baud_cnt[3] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_state.UART_STOP ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.112 ; 5.336 ;
  1563. ; 2.910 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_baud_cnt[3] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_state.UART_PARITY ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.112 ; 5.333 ;
  1564. ; 2.912 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|parity_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.371 ; 5.814 ;
  1565. ; 2.915 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|baud_gen:u_baud|baud16 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_state.UART_STOP ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.069 ; 5.371 ;
  1566. ; 2.915 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[9] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.081 ; 5.359 ;
  1567. ; 2.915 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[8] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.081 ; 5.359 ;
  1568. ; 2.916 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_data_cnt[0] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_state.UART_DATA ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.104 ; 5.335 ;
  1569. ; 2.917 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|baud_gen:u_baud|baud16 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|framing_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.080 ; 5.358 ;
  1570. ; 2.920 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[8] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[8] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.089 ; 5.346 ;
  1571. ; 2.922 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_data_cnt[1] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_state.UART_DATA ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.104 ; 5.329 ;
  1572. ; 2.923 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[7] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_idle_ie[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.105 ; 5.327 ;
  1573. ; 2.923 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[7] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|overrun_error_ie[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.105 ; 5.327 ;
  1574. ; 2.923 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[9] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[3] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.081 ; 5.351 ;
  1575. ; 2.924 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[2] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[3]|tx_complete ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.089 ; 5.342 ;
  1576. ; 2.925 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[4] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|tx_dma_en[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.103 ; 5.327 ;
  1577. ; 2.925 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[4] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|rx_dma_en[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.103 ; 5.327 ;
  1578. ; 2.926 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[2] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_complete ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.071 ; 5.358 ;
  1579. ; 2.927 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|psel ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|break_error_ie[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.106 ; 5.322 ;
  1580. ; 2.928 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[2] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_idle_en ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.071 ; 5.356 ;
  1581. ; 2.929 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|baud_gen:u_baud|baud16 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_state.UART_PARITY ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.069 ; 5.357 ;
  1582. ; 2.933 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[2] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|tx_dma_en[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.101 ; 5.321 ;
  1583. ; 2.933 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[2] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|rx_dma_en[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.101 ; 5.321 ;
  1584. ; 2.942 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|baud_gen:u_baud|baud16 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|overrun_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.080 ; 5.333 ;
  1585. ; 2.952 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|framing_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.579 ; 4.824 ;
  1586. ; 2.964 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[2] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.079 ; 5.312 ;
  1587. +-------+------------------------------------------------------------------------------------+------------------------------------------------------------------------------------+-------------------------------------+-------------------------------------+--------------+------------+------------+
  1588. +--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
  1589. ; Slow 1200mV 0C Model Setup: 'PIN_HSI' ;
  1590. +--------+------------------------------------------------------+------------------------------------------------------+--------------+-------------+--------------+------------+------------+
  1591. ; Slack ; From Node ; To Node ; Launch Clock ; Latch Clock ; Relationship ; Clock Skew ; Data Delay ;
  1592. +--------+------------------------------------------------------+------------------------------------------------------+--------------+-------------+--------------+------------+------------+
  1593. ; 97.513 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.430 ;
  1594. ; 97.513 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.430 ;
  1595. ; 97.513 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.430 ;
  1596. ; 97.513 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.430 ;
  1597. ; 97.513 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.430 ;
  1598. ; 97.513 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.430 ;
  1599. ; 97.513 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.430 ;
  1600. ; 97.513 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.430 ;
  1601. ; 97.591 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.352 ;
  1602. ; 97.591 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.352 ;
  1603. ; 97.591 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.352 ;
  1604. ; 97.591 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.352 ;
  1605. ; 97.591 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.352 ;
  1606. ; 97.591 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.352 ;
  1607. ; 97.591 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.352 ;
  1608. ; 97.591 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.352 ;
  1609. ; 97.626 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[6] ; PIN_HSI ; PIN_HSI ; 100.000 ; 0.323 ; 2.719 ;
  1610. ; 97.626 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[2] ; PIN_HSI ; PIN_HSI ; 100.000 ; 0.323 ; 2.719 ;
  1611. ; 97.626 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[9] ; PIN_HSI ; PIN_HSI ; 100.000 ; 0.323 ; 2.719 ;
  1612. ; 97.626 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[8] ; PIN_HSI ; PIN_HSI ; 100.000 ; 0.323 ; 2.719 ;
  1613. ; 97.626 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[5] ; PIN_HSI ; PIN_HSI ; 100.000 ; 0.323 ; 2.719 ;
  1614. ; 97.626 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[10] ; PIN_HSI ; PIN_HSI ; 100.000 ; 0.323 ; 2.719 ;
  1615. ; 97.626 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[4] ; PIN_HSI ; PIN_HSI ; 100.000 ; 0.323 ; 2.719 ;
  1616. ; 97.626 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[3] ; PIN_HSI ; PIN_HSI ; 100.000 ; 0.323 ; 2.719 ;
  1617. ; 97.652 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.291 ;
  1618. ; 97.652 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.291 ;
  1619. ; 97.652 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.291 ;
  1620. ; 97.652 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.291 ;
  1621. ; 97.652 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.291 ;
  1622. ; 97.652 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.291 ;
  1623. ; 97.652 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.291 ;
  1624. ; 97.652 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.291 ;
  1625. ; 97.662 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.281 ;
  1626. ; 97.662 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.281 ;
  1627. ; 97.662 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.281 ;
  1628. ; 97.662 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.281 ;
  1629. ; 97.662 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.281 ;
  1630. ; 97.662 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.281 ;
  1631. ; 97.662 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.281 ;
  1632. ; 97.662 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.281 ;
  1633. ; 97.662 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.281 ;
  1634. ; 97.662 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.281 ;
  1635. ; 97.662 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.281 ;
  1636. ; 97.662 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.281 ;
  1637. ; 97.662 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.281 ;
  1638. ; 97.662 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.281 ;
  1639. ; 97.662 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.281 ;
  1640. ; 97.662 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.281 ;
  1641. ; 97.717 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.226 ;
  1642. ; 97.717 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.226 ;
  1643. ; 97.717 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.226 ;
  1644. ; 97.717 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.226 ;
  1645. ; 97.717 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.226 ;
  1646. ; 97.717 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.226 ;
  1647. ; 97.717 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.226 ;
  1648. ; 97.717 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.226 ;
  1649. ; 97.838 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.105 ;
  1650. ; 97.838 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.105 ;
  1651. ; 97.838 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.105 ;
  1652. ; 97.838 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.105 ;
  1653. ; 97.838 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.105 ;
  1654. ; 97.838 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.105 ;
  1655. ; 97.838 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.105 ;
  1656. ; 97.838 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 2.105 ;
  1657. ; 97.979 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 1.964 ;
  1658. ; 97.979 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 1.964 ;
  1659. ; 97.979 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 1.964 ;
  1660. ; 97.979 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 1.964 ;
  1661. ; 97.979 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 1.964 ;
  1662. ; 97.979 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 1.964 ;
  1663. ; 97.979 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 1.964 ;
  1664. ; 97.979 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 1.964 ;
  1665. ; 98.050 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 1.893 ;
  1666. ; 98.074 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 1.869 ;
  1667. ; 98.081 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 1.862 ;
  1668. ; 98.096 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 1.847 ;
  1669. ; 98.128 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 1.815 ;
  1670. ; 98.216 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hwrite ; PIN_HSI ; PIN_HSI ; 100.000 ; 0.361 ; 2.167 ;
  1671. ; 98.216 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[7] ; PIN_HSI ; PIN_HSI ; 100.000 ; 0.361 ; 2.167 ;
  1672. ; 98.216 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[12] ; PIN_HSI ; PIN_HSI ; 100.000 ; 0.361 ; 2.167 ;
  1673. ; 98.254 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 1.689 ;
  1674. ; 98.375 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 1.568 ;
  1675. ; 98.376 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 1.567 ;
  1676. ; 98.794 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 1.149 ;
  1677. ; 99.127 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 0.816 ;
  1678. ; 99.173 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 0.770 ;
  1679. ; 99.173 ; multi_uart_ip:macro_inst|sim_clk_reg ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 0.770 ;
  1680. ; 99.198 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.079 ; 0.745 ;
  1681. +--------+------------------------------------------------------+------------------------------------------------------+--------------+-------------+--------------+------------+------------+
  1682. +----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
  1683. ; Slow 1200mV 0C Model Hold: 'pll_inst|auto_generated|pll1|clk[3]' ;
  1684. +-------+--------------------------------------------------------------------------------------------+--------------------------------------------------------------------------------------------+-------------------------------------+-------------------------------------+--------------+------------+------------+
  1685. ; Slack ; From Node ; To Node ; Launch Clock ; Latch Clock ; Relationship ; Clock Skew ; Data Delay ;
  1686. +-------+--------------------------------------------------------------------------------------------+--------------------------------------------------------------------------------------------+-------------------------------------+-------------------------------------+--------------+------------+------------+
  1687. ; 0.375 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|break_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|break_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.099 ; 0.669 ;
  1688. ; 0.375 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|break_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|break_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.099 ; 0.669 ;
  1689. ; 0.375 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|break_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|break_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.099 ; 0.669 ;
  1690. ; 0.375 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|rx_idle ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|rx_idle ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.099 ; 0.669 ;
  1691. ; 0.375 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|framing_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|framing_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.099 ; 0.669 ;
  1692. ; 0.375 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|framing_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|framing_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.099 ; 0.669 ;
  1693. ; 0.375 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|framing_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|framing_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.099 ; 0.669 ;
  1694. ; 0.378 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_state.UART_START ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_state.UART_START ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.096 ; 0.669 ;
  1695. ; 0.378 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_state.UART_PARITY ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_state.UART_PARITY ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.096 ; 0.669 ;
  1696. ; 0.378 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_state.UART_START ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_state.UART_START ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.096 ; 0.669 ;
  1697. ; 0.378 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|rx_parity ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|rx_parity ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.096 ; 0.669 ;
  1698. ; 0.378 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_state.UART_STOP ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_state.UART_STOP ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.096 ; 0.669 ;
  1699. ; 0.379 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_data_cnt[1] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_data_cnt[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.095 ; 0.669 ;
  1700. ; 0.379 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_data_cnt[2] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_data_cnt[2] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.095 ; 0.669 ;
  1701. ; 0.379 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|rx_parity ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|rx_parity ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.095 ; 0.669 ;
  1702. ; 0.379 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|break_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|break_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.095 ; 0.669 ;
  1703. ; 0.379 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|rx_idle_en ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|rx_idle_en ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.095 ; 0.669 ;
  1704. ; 0.379 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|rx_idle_en ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|rx_idle_en ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.095 ; 0.669 ;
  1705. ; 0.379 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|framing_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|framing_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.095 ; 0.669 ;
  1706. ; 0.394 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_data_cnt[0] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_data_cnt[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.095 ; 0.684 ;
  1707. ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_state.UART_IDLE ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_state.UART_IDLE ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
  1708. ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_state.UART_START ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_state.UART_START ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
  1709. ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_state.UART_IDLE ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_state.UART_IDLE ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
  1710. ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_parity ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_parity ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
  1711. ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|rx_state.UART_START ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|rx_state.UART_START ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
  1712. ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|rx_data_cnt[3] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|rx_data_cnt[3] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
  1713. ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|break_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|break_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
  1714. ; 0.395 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|apbState.apbAccess ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|apbState.apbAccess ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
  1715. ; 0.395 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|psel ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|psel ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
  1716. ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_data_cnt[3] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_data_cnt[3] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
  1717. ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_parity ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_parity ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
  1718. ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|parity_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|parity_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
  1719. ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_state.UART_PARITY ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_state.UART_PARITY ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
  1720. ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_state.UART_STOP ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_state.UART_STOP ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
  1721. ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|parity_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|parity_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
  1722. ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|rx_state.UART_START ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|rx_state.UART_START ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
  1723. ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|rx_data_cnt[3] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|rx_data_cnt[3] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
  1724. ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|rx_state.UART_STOP ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|rx_state.UART_STOP ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
  1725. ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|rx_state.UART_PARITY ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|rx_state.UART_PARITY ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
  1726. ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[5]|tx_data_cnt[1] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[5]|tx_data_cnt[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
  1727. ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[5]|tx_data_cnt[2] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[5]|tx_data_cnt[2] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
  1728. ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[5]|tx_state.UART_DATA ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[5]|tx_state.UART_DATA ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
  1729. ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_state.UART_PARITY ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_state.UART_PARITY ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
  1730. ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_state.UART_STOP ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_state.UART_STOP ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
  1731. ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|parity_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|parity_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
  1732. ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|tx_state.UART_DATA ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|tx_state.UART_DATA ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
  1733. ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|tx_data_cnt[1] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|tx_data_cnt[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
  1734. ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|tx_data_cnt[2] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|tx_data_cnt[2] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
  1735. ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|rx_state.UART_START ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|rx_state.UART_START ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
  1736. ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|rx_data_cnt[3] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|rx_data_cnt[3] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
  1737. ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|rx_parity ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|rx_parity ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
  1738. ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|parity_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|parity_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
  1739. ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|sync_fifo:tx_fifo|counter[0] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|sync_fifo:tx_fifo|counter[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
  1740. ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_state.UART_IDLE ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_state.UART_IDLE ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
  1741. ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|parity_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|parity_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
  1742. ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|sync_fifo:rx_fifo|counter[0] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|sync_fifo:rx_fifo|counter[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
  1743. ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|sync_fifo:rx_fifo|counter[0] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|sync_fifo:rx_fifo|counter[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
  1744. ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[5]|tx_state.UART_DATA ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[5]|tx_state.UART_DATA ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
  1745. ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[5]|tx_state.UART_START ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[5]|tx_state.UART_START ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
  1746. ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[5]|tx_data_cnt[1] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[5]|tx_data_cnt[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
  1747. ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[5]|tx_data_cnt[2] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[5]|tx_data_cnt[2] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
  1748. ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[5]|sync_fifo:tx_fifo|counter[0] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[5]|sync_fifo:tx_fifo|counter[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
  1749. ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|sync_fifo:rx_fifo|counter[0] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|sync_fifo:rx_fifo|counter[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
  1750. ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|parity_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|parity_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
  1751. ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|sync_fifo:rx_fifo|counter[0] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|sync_fifo:rx_fifo|counter[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
  1752. ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|rx_state.UART_IDLE ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|rx_state.UART_IDLE ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
  1753. ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|framing_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|framing_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
  1754. ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|framing_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|framing_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
  1755. ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|framing_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|framing_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
  1756. ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|framing_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|framing_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
  1757. ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|framing_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|framing_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
  1758. ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|framing_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|framing_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
  1759. ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|uart_en ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|uart_en ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
  1760. ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|break_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|break_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
  1761. ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|break_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|break_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
  1762. ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|break_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|break_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
  1763. ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|break_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|break_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
  1764. ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|break_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|break_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
  1765. ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|tx_complete ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|tx_complete ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
  1766. ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|tx_complete ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|tx_complete ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
  1767. ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_complete ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_complete ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
  1768. ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[5]|tx_complete ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[5]|tx_complete ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
  1769. ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|tx_complete ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|tx_complete ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
  1770. ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[2]|tx_complete ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[2]|tx_complete ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
  1771. ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_complete ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_complete ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
  1772. ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_idle ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_idle ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
  1773. ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_idle ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_idle ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
  1774. ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_idle_en ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_idle_en ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
  1775. ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_idle ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_idle ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
  1776. ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|rx_idle_en ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|rx_idle_en ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
  1777. ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|rx_idle ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|rx_idle ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
  1778. ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_idle_en ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_idle_en ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
  1779. ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_idle ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_idle ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
  1780. ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|rx_idle_en ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|rx_idle_en ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
  1781. ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|rx_idle ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|rx_idle ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
  1782. ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_idle_en ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_idle_en ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
  1783. ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_idle ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_idle ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
  1784. ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|rx_idle_en ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|rx_idle_en ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
  1785. ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|rx_idle ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|rx_idle ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
  1786. ; 0.395 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|overrun_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|overrun_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.079 ; 0.669 ;
  1787. +-------+--------------------------------------------------------------------------------------------+--------------------------------------------------------------------------------------------+-------------------------------------+-------------------------------------+--------------+------------+------------+
  1788. +-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
  1789. ; Slow 1200mV 0C Model Hold: 'PIN_HSI' ;
  1790. +-------+------------------------------------------------------+------------------------------------------------------+--------------+-------------+--------------+------------+------------+
  1791. ; Slack ; From Node ; To Node ; Launch Clock ; Latch Clock ; Relationship ; Clock Skew ; Data Delay ;
  1792. +-------+------------------------------------------------------+------------------------------------------------------+--------------+-------------+--------------+------------+------------+
  1793. ; 0.395 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 0.669 ;
  1794. ; 0.395 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 0.669 ;
  1795. ; 0.395 ; multi_uart_ip:macro_inst|sim_clk_reg ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 0.669 ;
  1796. ; 0.444 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 0.718 ;
  1797. ; 0.685 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 0.959 ;
  1798. ; 0.689 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 0.963 ;
  1799. ; 0.690 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 0.964 ;
  1800. ; 0.690 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 0.964 ;
  1801. ; 0.692 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 0.966 ;
  1802. ; 0.693 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 0.967 ;
  1803. ; 0.703 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 0.977 ;
  1804. ; 0.704 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 0.978 ;
  1805. ; 0.715 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 0.989 ;
  1806. ; 1.007 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 1.281 ;
  1807. ; 1.008 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 1.282 ;
  1808. ; 1.010 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 1.284 ;
  1809. ; 1.011 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 1.285 ;
  1810. ; 1.012 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 1.286 ;
  1811. ; 1.014 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 1.288 ;
  1812. ; 1.023 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 1.297 ;
  1813. ; 1.025 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 1.299 ;
  1814. ; 1.026 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 1.300 ;
  1815. ; 1.027 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 1.301 ;
  1816. ; 1.054 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 1.328 ;
  1817. ; 1.068 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 1.342 ;
  1818. ; 1.102 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 1.376 ;
  1819. ; 1.111 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 1.385 ;
  1820. ; 1.122 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 1.396 ;
  1821. ; 1.129 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 1.403 ;
  1822. ; 1.130 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 1.404 ;
  1823. ; 1.132 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 1.406 ;
  1824. ; 1.133 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 1.407 ;
  1825. ; 1.136 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 1.410 ;
  1826. ; 1.145 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 1.419 ;
  1827. ; 1.147 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 1.421 ;
  1828. ; 1.201 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 1.475 ;
  1829. ; 1.224 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 1.498 ;
  1830. ; 1.233 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 1.507 ;
  1831. ; 1.251 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 1.525 ;
  1832. ; 1.252 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 1.526 ;
  1833. ; 1.254 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 1.528 ;
  1834. ; 1.269 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 1.543 ;
  1835. ; 1.330 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 1.604 ;
  1836. ; 1.335 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 1.609 ;
  1837. ; 1.346 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 1.620 ;
  1838. ; 1.376 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 1.650 ;
  1839. ; 1.388 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 1.662 ;
  1840. ; 1.392 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 1.666 ;
  1841. ; 1.392 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 1.666 ;
  1842. ; 1.451 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hwrite ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.537 ; 2.183 ;
  1843. ; 1.451 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[7] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.537 ; 2.183 ;
  1844. ; 1.451 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[12] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.537 ; 2.183 ;
  1845. ; 1.588 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 1.862 ;
  1846. ; 1.588 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 1.862 ;
  1847. ; 1.588 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 1.862 ;
  1848. ; 1.588 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 1.862 ;
  1849. ; 1.709 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 1.983 ;
  1850. ; 1.888 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 2.162 ;
  1851. ; 1.888 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 2.162 ;
  1852. ; 1.888 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 2.162 ;
  1853. ; 1.888 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 2.162 ;
  1854. ; 1.888 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 2.162 ;
  1855. ; 1.902 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 2.176 ;
  1856. ; 1.902 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 2.176 ;
  1857. ; 1.902 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 2.176 ;
  1858. ; 1.902 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 2.176 ;
  1859. ; 1.902 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 2.176 ;
  1860. ; 1.902 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 2.176 ;
  1861. ; 1.909 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 2.183 ;
  1862. ; 1.909 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 2.183 ;
  1863. ; 1.909 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 2.183 ;
  1864. ; 1.909 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 2.183 ;
  1865. ; 1.909 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 2.183 ;
  1866. ; 1.909 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 2.183 ;
  1867. ; 1.909 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 2.183 ;
  1868. ; 1.971 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[6] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.498 ; 2.664 ;
  1869. ; 1.971 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[2] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.498 ; 2.664 ;
  1870. ; 1.971 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[9] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.498 ; 2.664 ;
  1871. ; 1.971 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[8] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.498 ; 2.664 ;
  1872. ; 1.971 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[5] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.498 ; 2.664 ;
  1873. ; 1.971 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[10] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.498 ; 2.664 ;
  1874. ; 1.971 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[4] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.498 ; 2.664 ;
  1875. ; 1.971 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[3] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.498 ; 2.664 ;
  1876. ; 1.971 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 2.245 ;
  1877. ; 1.971 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 2.245 ;
  1878. ; 1.976 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 2.250 ;
  1879. ; 1.976 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 2.250 ;
  1880. ; 1.976 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.079 ; 2.250 ;
  1881. +-------+------------------------------------------------------+------------------------------------------------------+--------------+-------------+--------------+------------+------------+
  1882. +-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
  1883. ; Slow 1200mV 0C Model Hold: 'pll_inst|auto_generated|pll1|clk[0]' ;
  1884. +-------+-------------------------------------------------------+------------------------------------------------------+-------------------------------------+-------------------------------------+--------------+------------+------------+
  1885. ; Slack ; From Node ; To Node ; Launch Clock ; Latch Clock ; Relationship ; Clock Skew ; Data Delay ;
  1886. +-------+-------------------------------------------------------+------------------------------------------------------+-------------------------------------+-------------------------------------+--------------+------------+------------+
  1887. ; 0.395 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 0.669 ;
  1888. ; 0.395 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 0.669 ;
  1889. ; 0.395 ; multi_uart_ip:macro_inst|sim_clk_reg ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 0.669 ;
  1890. ; 0.444 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 0.718 ;
  1891. ; 0.517 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[6] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[6] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; -0.001 ; 0.608 ; 1.319 ;
  1892. ; 0.685 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 0.959 ;
  1893. ; 0.689 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 0.963 ;
  1894. ; 0.690 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 0.964 ;
  1895. ; 0.690 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 0.964 ;
  1896. ; 0.692 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 0.966 ;
  1897. ; 0.693 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 0.967 ;
  1898. ; 0.703 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 0.977 ;
  1899. ; 0.704 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 0.978 ;
  1900. ; 0.715 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 0.989 ;
  1901. ; 0.793 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[8] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[8] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; -0.001 ; 0.609 ; 1.596 ;
  1902. ; 0.852 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[3] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[3] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; -0.001 ; 0.609 ; 1.655 ;
  1903. ; 1.007 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 1.281 ;
  1904. ; 1.008 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 1.282 ;
  1905. ; 1.010 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 1.284 ;
  1906. ; 1.011 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 1.285 ;
  1907. ; 1.012 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 1.286 ;
  1908. ; 1.014 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 1.288 ;
  1909. ; 1.023 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 1.297 ;
  1910. ; 1.025 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 1.299 ;
  1911. ; 1.026 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 1.300 ;
  1912. ; 1.027 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 1.301 ;
  1913. ; 1.038 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[2] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[2] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; -0.001 ; 0.608 ; 1.840 ;
  1914. ; 1.054 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 1.328 ;
  1915. ; 1.068 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 1.342 ;
  1916. ; 1.102 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 1.376 ;
  1917. ; 1.111 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 1.385 ;
  1918. ; 1.122 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 1.396 ;
  1919. ; 1.129 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 1.403 ;
  1920. ; 1.130 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 1.404 ;
  1921. ; 1.132 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 1.406 ;
  1922. ; 1.133 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 1.407 ;
  1923. ; 1.136 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 1.410 ;
  1924. ; 1.145 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 1.419 ;
  1925. ; 1.147 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 1.421 ;
  1926. ; 1.172 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[4] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; -0.001 ; 0.609 ; 1.975 ;
  1927. ; 1.196 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[9] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[9] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; -0.001 ; 0.609 ; 1.999 ;
  1928. ; 1.201 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 1.475 ;
  1929. ; 1.224 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 1.498 ;
  1930. ; 1.233 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 1.507 ;
  1931. ; 1.251 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 1.525 ;
  1932. ; 1.252 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 1.526 ;
  1933. ; 1.254 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 1.528 ;
  1934. ; 1.269 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 1.543 ;
  1935. ; 1.330 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 1.604 ;
  1936. ; 1.335 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 1.609 ;
  1937. ; 1.346 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 1.620 ;
  1938. ; 1.359 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[5] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[5] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; -0.001 ; 0.608 ; 2.161 ;
  1939. ; 1.376 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 1.650 ;
  1940. ; 1.388 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 1.662 ;
  1941. ; 1.392 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 1.666 ;
  1942. ; 1.392 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 1.666 ;
  1943. ; 1.451 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hwrite ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.537 ; 2.183 ;
  1944. ; 1.451 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.537 ; 2.183 ;
  1945. ; 1.451 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[12] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.537 ; 2.183 ;
  1946. ; 1.588 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 1.862 ;
  1947. ; 1.588 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 1.862 ;
  1948. ; 1.588 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 1.862 ;
  1949. ; 1.588 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 1.862 ;
  1950. ; 1.600 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[10] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[10] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; -0.001 ; 0.609 ; 2.403 ;
  1951. ; 1.709 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 1.983 ;
  1952. ; 1.715 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[7] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[7] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; -0.001 ; 0.647 ; 2.556 ;
  1953. ; 1.836 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|pvalid ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; -0.001 ; 0.186 ; 2.216 ;
  1954. ; 1.867 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|pdone ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; -0.001 ; 0.188 ; 2.249 ;
  1955. ; 1.888 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 2.162 ;
  1956. ; 1.888 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 2.162 ;
  1957. ; 1.888 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 2.162 ;
  1958. ; 1.888 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 2.162 ;
  1959. ; 1.888 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 2.162 ;
  1960. ; 1.902 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 2.176 ;
  1961. ; 1.902 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 2.176 ;
  1962. ; 1.902 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 2.176 ;
  1963. ; 1.902 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 2.176 ;
  1964. ; 1.902 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 2.176 ;
  1965. ; 1.902 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 2.176 ;
  1966. ; 1.906 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[12] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[12] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; -0.001 ; 0.648 ; 2.748 ;
  1967. ; 1.909 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 2.183 ;
  1968. ; 1.909 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 2.183 ;
  1969. ; 1.909 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 2.183 ;
  1970. ; 1.909 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 2.183 ;
  1971. ; 1.909 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 2.183 ;
  1972. ; 1.909 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 2.183 ;
  1973. ; 1.909 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 2.183 ;
  1974. ; 1.971 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.498 ; 2.664 ;
  1975. ; 1.971 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.498 ; 2.664 ;
  1976. ; 1.971 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[9] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.498 ; 2.664 ;
  1977. ; 1.971 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[8] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.498 ; 2.664 ;
  1978. ; 1.971 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.498 ; 2.664 ;
  1979. ; 1.971 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[10] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.498 ; 2.664 ;
  1980. ; 1.971 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.498 ; 2.664 ;
  1981. ; 1.971 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.498 ; 2.664 ;
  1982. ; 1.971 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 2.245 ;
  1983. ; 1.971 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 2.245 ;
  1984. ; 1.976 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 2.250 ;
  1985. ; 1.976 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 2.250 ;
  1986. ; 1.976 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.079 ; 2.250 ;
  1987. +-------+-------------------------------------------------------+------------------------------------------------------+-------------------------------------+-------------------------------------+--------------+------------+------------+
  1988. +--------------------------------------------------------------------------------------------------------------------------------------------------------------------+
  1989. ; Slow 1200mV 0C Model Minimum Pulse Width: 'pll_inst|auto_generated|pll1|clk[0]' ;
  1990. +-------+--------------+----------------+------------------+-------------------------------------+------------+------------------------------------------------------+
  1991. ; Slack ; Actual Width ; Required Width ; Type ; Clock ; Clock Edge ; Target ;
  1992. +-------+--------------+----------------+------------------+-------------------------------------+------------+------------------------------------------------------+
  1993. ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[10] ;
  1994. ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[12] ;
  1995. ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[2] ;
  1996. ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[3] ;
  1997. ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[4] ;
  1998. ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[5] ;
  1999. ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[6] ;
  2000. ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[7] ;
  2001. ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[8] ;
  2002. ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[9] ;
  2003. ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ;
  2004. ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ;
  2005. ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hwrite ;
  2006. ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ;
  2007. ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ;
  2008. ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ;
  2009. ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ;
  2010. ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ;
  2011. ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ;
  2012. ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ;
  2013. ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ;
  2014. ; 1.679 ; 4.166 ; 2.487 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_reg ;
  2015. ; 1.722 ; 1.938 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[12] ;
  2016. ; 1.722 ; 1.938 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[7] ;
  2017. ; 1.722 ; 1.938 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hwrite ;
  2018. ; 1.726 ; 1.942 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[10] ;
  2019. ; 1.726 ; 1.942 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[2] ;
  2020. ; 1.726 ; 1.942 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[3] ;
  2021. ; 1.726 ; 1.942 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[4] ;
  2022. ; 1.726 ; 1.942 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[5] ;
  2023. ; 1.726 ; 1.942 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[6] ;
  2024. ; 1.726 ; 1.942 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[8] ;
  2025. ; 1.726 ; 1.942 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[9] ;
  2026. ; 1.769 ; 1.985 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ;
  2027. ; 1.769 ; 1.985 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ;
  2028. ; 1.769 ; 1.985 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ;
  2029. ; 1.769 ; 1.985 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ;
  2030. ; 1.769 ; 1.985 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ;
  2031. ; 1.769 ; 1.985 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ;
  2032. ; 1.769 ; 1.985 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ;
  2033. ; 1.769 ; 1.985 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ;
  2034. ; 1.769 ; 1.985 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ;
  2035. ; 1.769 ; 1.985 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ;
  2036. ; 1.769 ; 1.985 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_reg ;
  2037. ; 1.992 ; 1.992 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|haddr[12]|clk ;
  2038. ; 1.992 ; 1.992 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|haddr[7]|clk ;
  2039. ; 1.992 ; 1.992 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|hwrite|clk ;
  2040. ; 1.992 ; 2.176 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ;
  2041. ; 1.992 ; 2.176 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ;
  2042. ; 1.992 ; 2.176 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ;
  2043. ; 1.992 ; 2.176 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ;
  2044. ; 1.992 ; 2.176 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ;
  2045. ; 1.992 ; 2.176 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ;
  2046. ; 1.992 ; 2.176 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ;
  2047. ; 1.992 ; 2.176 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ;
  2048. ; 1.992 ; 2.176 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ;
  2049. ; 1.992 ; 2.176 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ;
  2050. ; 1.992 ; 2.176 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_reg ;
  2051. ; 1.996 ; 1.996 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|haddr[10]|clk ;
  2052. ; 1.996 ; 1.996 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|haddr[2]|clk ;
  2053. ; 1.996 ; 1.996 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|haddr[3]|clk ;
  2054. ; 1.996 ; 1.996 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|haddr[4]|clk ;
  2055. ; 1.996 ; 1.996 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|haddr[5]|clk ;
  2056. ; 1.996 ; 1.996 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|haddr[6]|clk ;
  2057. ; 1.996 ; 1.996 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|haddr[8]|clk ;
  2058. ; 1.996 ; 1.996 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|haddr[9]|clk ;
  2059. ; 2.033 ; 2.217 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[10] ;
  2060. ; 2.033 ; 2.217 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[2] ;
  2061. ; 2.033 ; 2.217 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[3] ;
  2062. ; 2.033 ; 2.217 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[4] ;
  2063. ; 2.033 ; 2.217 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[5] ;
  2064. ; 2.033 ; 2.217 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[6] ;
  2065. ; 2.033 ; 2.217 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[8] ;
  2066. ; 2.033 ; 2.217 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[9] ;
  2067. ; 2.038 ; 2.222 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[12] ;
  2068. ; 2.038 ; 2.222 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[7] ;
  2069. ; 2.038 ; 2.222 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hwrite ;
  2070. ; 2.039 ; 2.039 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[0]|clk ;
  2071. ; 2.039 ; 2.039 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[1]|clk ;
  2072. ; 2.039 ; 2.039 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[2]|clk ;
  2073. ; 2.039 ; 2.039 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[3]|clk ;
  2074. ; 2.039 ; 2.039 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[4]|clk ;
  2075. ; 2.039 ; 2.039 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[5]|clk ;
  2076. ; 2.039 ; 2.039 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[6]|clk ;
  2077. ; 2.039 ; 2.039 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[7]|clk ;
  2078. ; 2.039 ; 2.039 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_reg|clk ;
  2079. ; 2.039 ; 2.039 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|hdone|clk ;
  2080. ; 2.039 ; 2.039 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|hreadyout|clk ;
  2081. ; 2.050 ; 2.050 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; gclksw_inst|gclk_switch|inclk[2] ;
  2082. ; 2.050 ; 2.050 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; gclksw_inst|gclk_switch|outclk ;
  2083. ; 2.115 ; 2.115 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; gclksw_inst|gclk_switch|inclk[2] ;
  2084. ; 2.115 ; 2.115 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; gclksw_inst|gclk_switch|outclk ;
  2085. ; 2.125 ; 2.125 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[0]|clk ;
  2086. ; 2.125 ; 2.125 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[1]|clk ;
  2087. ; 2.125 ; 2.125 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[2]|clk ;
  2088. ; 2.125 ; 2.125 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[3]|clk ;
  2089. ; 2.125 ; 2.125 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[4]|clk ;
  2090. ; 2.125 ; 2.125 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[5]|clk ;
  2091. ; 2.125 ; 2.125 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[6]|clk ;
  2092. ; 2.125 ; 2.125 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[7]|clk ;
  2093. +-------+--------------+----------------+------------------+-------------------------------------+------------+------------------------------------------------------+
  2094. +----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
  2095. ; Slow 1200mV 0C Model Minimum Pulse Width: 'pll_inst|auto_generated|pll1|clk[3]' ;
  2096. +-------+--------------+----------------+------------------+-------------------------------------+------------+--------------------------------------------------------------------------------------------+
  2097. ; Slack ; Actual Width ; Required Width ; Type ; Clock ; Clock Edge ; Target ;
  2098. +-------+--------------+----------------+------------------+-------------------------------------+------------+--------------------------------------------------------------------------------------------+
  2099. ; 3.802 ; 4.018 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|rx_reg[2] ;
  2100. ; 3.802 ; 4.018 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|break_error ;
  2101. ; 3.802 ; 4.018 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|framing_error ;
  2102. ; 3.802 ; 4.018 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|break_error ;
  2103. ; 3.802 ; 4.018 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|framing_error ;
  2104. ; 3.802 ; 4.018 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|break_error ;
  2105. ; 3.802 ; 4.018 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|framing_error ;
  2106. ; 3.802 ; 4.018 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|rx_idle ;
  2107. ; 3.803 ; 4.019 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|rx_dma_en[1] ;
  2108. ; 3.803 ; 4.019 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|tx_dma_en[1] ;
  2109. ; 3.805 ; 4.021 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|break_error_ie[0] ;
  2110. ; 3.805 ; 4.021 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|framing_error_ie[0] ;
  2111. ; 3.805 ; 4.021 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|overrun_error_ie[0] ;
  2112. ; 3.805 ; 4.021 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|parity_error_ie[0] ;
  2113. ; 3.805 ; 4.021 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_idle_ie[0] ;
  2114. ; 3.805 ; 4.021 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_not_empty_ie[0] ;
  2115. ; 3.805 ; 4.021 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|tx_complete_ie[0] ;
  2116. ; 3.805 ; 4.021 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|tx_not_full_ie[0] ;
  2117. ; 3.806 ; 4.022 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|ibrd[11] ;
  2118. ; 3.806 ; 4.022 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|ibrd[15] ;
  2119. ; 3.806 ; 4.022 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|ibrd[6] ;
  2120. ; 3.806 ; 4.022 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|ibrd[8] ;
  2121. ; 3.806 ; 4.022 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|rx_shift_reg[3] ;
  2122. ; 3.806 ; 4.022 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|rx_shift_reg[4] ;
  2123. ; 3.806 ; 4.022 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|rx_shift_reg[5] ;
  2124. ; 3.806 ; 4.022 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|rx_shift_reg[6] ;
  2125. ; 3.807 ; 4.023 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_dma_en[3] ;
  2126. ; 3.807 ; 4.023 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|tx_dma_en[3] ;
  2127. ; 3.807 ; 4.023 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|ibrd[0] ;
  2128. ; 3.807 ; 4.023 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|ibrd[13] ;
  2129. ; 3.807 ; 4.023 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|ibrd[2] ;
  2130. ; 3.807 ; 4.023 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|ibrd[7] ;
  2131. ; 3.807 ; 4.023 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|rx_dma_en[3] ;
  2132. ; 3.807 ; 4.023 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|tx_complete_ie[2] ;
  2133. ; 3.807 ; 4.023 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|tx_dma_en[3] ;
  2134. ; 3.807 ; 4.023 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_state.UART_DATA ;
  2135. ; 3.807 ; 4.023 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_state.UART_PARITY ;
  2136. ; 3.807 ; 4.023 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_state.UART_START ;
  2137. ; 3.808 ; 4.024 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|break_error_ie[5] ;
  2138. ; 3.808 ; 4.024 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|framing_error_ie[5] ;
  2139. ; 3.808 ; 4.024 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|ibrd[14] ;
  2140. ; 3.808 ; 4.024 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|overrun_error_ie[5] ;
  2141. ; 3.808 ; 4.024 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|parity_error_ie[5] ;
  2142. ; 3.808 ; 4.024 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_idle_ie[5] ;
  2143. ; 3.808 ; 4.024 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|tx_complete_ie[5] ;
  2144. ; 3.808 ; 4.024 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|rx_dma_en[5] ;
  2145. ; 3.808 ; 4.024 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|tx_dma_en[5] ;
  2146. ; 3.808 ; 4.024 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_shift_reg[1] ;
  2147. ; 3.808 ; 4.024 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_shift_reg[2] ;
  2148. ; 3.808 ; 4.024 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_shift_reg[3] ;
  2149. ; 3.808 ; 4.024 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_shift_reg[4] ;
  2150. ; 3.808 ; 4.024 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_shift_reg[5] ;
  2151. ; 3.808 ; 4.024 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_shift_reg[6] ;
  2152. ; 3.808 ; 4.024 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_shift_reg[7] ;
  2153. ; 3.808 ; 4.024 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|sync_fifo:tx_fifo|fifo[1][0] ;
  2154. ; 3.808 ; 4.024 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|sync_fifo:tx_fifo|fifo[1][1] ;
  2155. ; 3.808 ; 4.024 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|sync_fifo:tx_fifo|fifo[1][2] ;
  2156. ; 3.808 ; 4.024 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|sync_fifo:tx_fifo|fifo[1][3] ;
  2157. ; 3.808 ; 4.024 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|sync_fifo:tx_fifo|fifo[1][4] ;
  2158. ; 3.808 ; 4.024 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|sync_fifo:tx_fifo|fifo[1][5] ;
  2159. ; 3.808 ; 4.024 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|sync_fifo:tx_fifo|fifo[1][6] ;
  2160. ; 3.808 ; 4.024 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|sync_fifo:tx_fifo|fifo[1][7] ;
  2161. ; 3.808 ; 4.024 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|sync_fifo:tx_fifo|fifo[1][0] ;
  2162. ; 3.808 ; 4.024 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|sync_fifo:tx_fifo|fifo[1][1] ;
  2163. ; 3.808 ; 4.024 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|sync_fifo:tx_fifo|fifo[1][2] ;
  2164. ; 3.808 ; 4.024 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|sync_fifo:tx_fifo|fifo[1][3] ;
  2165. ; 3.808 ; 4.024 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|sync_fifo:tx_fifo|fifo[1][4] ;
  2166. ; 3.808 ; 4.024 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|sync_fifo:tx_fifo|fifo[1][5] ;
  2167. ; 3.808 ; 4.024 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|sync_fifo:tx_fifo|fifo[1][6] ;
  2168. ; 3.808 ; 4.024 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|sync_fifo:tx_fifo|fifo[1][7] ;
  2169. ; 3.809 ; 4.025 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[14] ;
  2170. ; 3.809 ; 4.025 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[15] ;
  2171. ; 3.809 ; 4.025 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[1] ;
  2172. ; 3.809 ; 4.025 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[3] ;
  2173. ; 3.809 ; 4.025 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[5] ;
  2174. ; 3.809 ; 4.025 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|ibrd[10] ;
  2175. ; 3.809 ; 4.025 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|ibrd[11] ;
  2176. ; 3.809 ; 4.025 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|ibrd[12] ;
  2177. ; 3.809 ; 4.025 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|ibrd[15] ;
  2178. ; 3.809 ; 4.025 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|ibrd[4] ;
  2179. ; 3.809 ; 4.025 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|ibrd[5] ;
  2180. ; 3.809 ; 4.025 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|ibrd[6] ;
  2181. ; 3.809 ; 4.025 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|ibrd[8] ;
  2182. ; 3.809 ; 4.025 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|ibrd[9] ;
  2183. ; 3.809 ; 4.025 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|rx_dma_en[2] ;
  2184. ; 3.809 ; 4.025 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|tx_complete_ie[3] ;
  2185. ; 3.809 ; 4.025 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|tx_dma_en[2] ;
  2186. ; 3.809 ; 4.025 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_data_cnt[0] ;
  2187. ; 3.809 ; 4.025 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_data_cnt[1] ;
  2188. ; 3.809 ; 4.025 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_data_cnt[2] ;
  2189. ; 3.810 ; 4.026 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|tx_complete_ie[1] ;
  2190. ; 3.810 ; 4.026 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|rx_dma_en[0] ;
  2191. ; 3.810 ; 4.026 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|tx_dma_en[0] ;
  2192. ; 3.810 ; 4.026 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_shift_reg[0] ;
  2193. ; 3.810 ; 4.026 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_shift_reg[1] ;
  2194. ; 3.810 ; 4.026 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_shift_reg[2] ;
  2195. ; 3.810 ; 4.026 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_shift_reg[3] ;
  2196. ; 3.810 ; 4.026 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_shift_reg[4] ;
  2197. ; 3.810 ; 4.026 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_shift_reg[5] ;
  2198. ; 3.810 ; 4.026 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_shift_reg[6] ;
  2199. +-------+--------------+----------------+------------------+-------------------------------------+------------+--------------------------------------------------------------------------------------------+
  2200. +-----------------------------------------------------------------------------------------------------------------------------------------+
  2201. ; Slow 1200mV 0C Model Minimum Pulse Width: 'PIN_HSI' ;
  2202. +--------+--------------+----------------+------------------+---------+------------+------------------------------------------------------+
  2203. ; Slack ; Actual Width ; Required Width ; Type ; Clock ; Clock Edge ; Target ;
  2204. +--------+--------------+----------------+------------------+---------+------------+------------------------------------------------------+
  2205. ; 49.764 ; 49.980 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[12] ;
  2206. ; 49.764 ; 49.980 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[7] ;
  2207. ; 49.764 ; 49.980 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hwrite ;
  2208. ; 49.768 ; 49.984 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[10] ;
  2209. ; 49.768 ; 49.984 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[2] ;
  2210. ; 49.768 ; 49.984 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[3] ;
  2211. ; 49.768 ; 49.984 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[4] ;
  2212. ; 49.768 ; 49.984 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[5] ;
  2213. ; 49.768 ; 49.984 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[6] ;
  2214. ; 49.768 ; 49.984 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[8] ;
  2215. ; 49.768 ; 49.984 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[9] ;
  2216. ; 49.785 ; 49.969 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ;
  2217. ; 49.785 ; 49.969 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ;
  2218. ; 49.785 ; 49.969 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ;
  2219. ; 49.785 ; 49.969 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ;
  2220. ; 49.785 ; 49.969 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ;
  2221. ; 49.785 ; 49.969 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ;
  2222. ; 49.785 ; 49.969 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ;
  2223. ; 49.785 ; 49.969 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ;
  2224. ; 49.785 ; 49.969 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ;
  2225. ; 49.785 ; 49.969 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ;
  2226. ; 49.785 ; 49.969 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_reg ;
  2227. ; 49.811 ; 50.027 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ;
  2228. ; 49.811 ; 50.027 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ;
  2229. ; 49.811 ; 50.027 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ;
  2230. ; 49.811 ; 50.027 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ;
  2231. ; 49.811 ; 50.027 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ;
  2232. ; 49.811 ; 50.027 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ;
  2233. ; 49.811 ; 50.027 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ;
  2234. ; 49.811 ; 50.027 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ;
  2235. ; 49.811 ; 50.027 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ;
  2236. ; 49.811 ; 50.027 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ;
  2237. ; 49.811 ; 50.027 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_reg ;
  2238. ; 49.826 ; 50.010 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[10] ;
  2239. ; 49.826 ; 50.010 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[2] ;
  2240. ; 49.826 ; 50.010 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[3] ;
  2241. ; 49.826 ; 50.010 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[4] ;
  2242. ; 49.826 ; 50.010 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[5] ;
  2243. ; 49.826 ; 50.010 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[6] ;
  2244. ; 49.826 ; 50.010 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[8] ;
  2245. ; 49.826 ; 50.010 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[9] ;
  2246. ; 49.831 ; 50.015 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[12] ;
  2247. ; 49.831 ; 50.015 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[7] ;
  2248. ; 49.831 ; 50.015 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hwrite ;
  2249. ; 49.904 ; 49.904 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; PIN_HSI~input|o ;
  2250. ; 49.908 ; 49.908 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; gclksw_inst|gclk_switch|inclk[0] ;
  2251. ; 49.908 ; 49.908 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; gclksw_inst|gclk_switch|outclk ;
  2252. ; 49.918 ; 49.918 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[0]|clk ;
  2253. ; 49.918 ; 49.918 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[1]|clk ;
  2254. ; 49.918 ; 49.918 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[2]|clk ;
  2255. ; 49.918 ; 49.918 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[3]|clk ;
  2256. ; 49.918 ; 49.918 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[4]|clk ;
  2257. ; 49.918 ; 49.918 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[5]|clk ;
  2258. ; 49.918 ; 49.918 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[6]|clk ;
  2259. ; 49.918 ; 49.918 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[7]|clk ;
  2260. ; 49.918 ; 49.918 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_reg|clk ;
  2261. ; 49.918 ; 49.918 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|hdone|clk ;
  2262. ; 49.918 ; 49.918 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|hreadyout|clk ;
  2263. ; 49.959 ; 49.959 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[10]|clk ;
  2264. ; 49.959 ; 49.959 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[2]|clk ;
  2265. ; 49.959 ; 49.959 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[3]|clk ;
  2266. ; 49.959 ; 49.959 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[4]|clk ;
  2267. ; 49.959 ; 49.959 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[5]|clk ;
  2268. ; 49.959 ; 49.959 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[6]|clk ;
  2269. ; 49.959 ; 49.959 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[8]|clk ;
  2270. ; 49.959 ; 49.959 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[9]|clk ;
  2271. ; 49.964 ; 49.964 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[12]|clk ;
  2272. ; 49.964 ; 49.964 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[7]|clk ;
  2273. ; 49.964 ; 49.964 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|hwrite|clk ;
  2274. ; 50.000 ; 50.000 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; PIN_HSI~input|i ;
  2275. ; 50.000 ; 50.000 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; PIN_HSI~input|i ;
  2276. ; 50.034 ; 50.034 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[12]|clk ;
  2277. ; 50.034 ; 50.034 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[7]|clk ;
  2278. ; 50.034 ; 50.034 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|hwrite|clk ;
  2279. ; 50.038 ; 50.038 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[10]|clk ;
  2280. ; 50.038 ; 50.038 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[2]|clk ;
  2281. ; 50.038 ; 50.038 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[3]|clk ;
  2282. ; 50.038 ; 50.038 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[4]|clk ;
  2283. ; 50.038 ; 50.038 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[5]|clk ;
  2284. ; 50.038 ; 50.038 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[6]|clk ;
  2285. ; 50.038 ; 50.038 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[8]|clk ;
  2286. ; 50.038 ; 50.038 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[9]|clk ;
  2287. ; 50.081 ; 50.081 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[0]|clk ;
  2288. ; 50.081 ; 50.081 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[1]|clk ;
  2289. ; 50.081 ; 50.081 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[2]|clk ;
  2290. ; 50.081 ; 50.081 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[3]|clk ;
  2291. ; 50.081 ; 50.081 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[4]|clk ;
  2292. ; 50.081 ; 50.081 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[5]|clk ;
  2293. ; 50.081 ; 50.081 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[6]|clk ;
  2294. ; 50.081 ; 50.081 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[7]|clk ;
  2295. ; 50.081 ; 50.081 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_reg|clk ;
  2296. ; 50.081 ; 50.081 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|hdone|clk ;
  2297. ; 50.081 ; 50.081 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|hreadyout|clk ;
  2298. ; 50.092 ; 50.092 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; gclksw_inst|gclk_switch|inclk[0] ;
  2299. ; 50.092 ; 50.092 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; gclksw_inst|gclk_switch|outclk ;
  2300. ; 50.096 ; 50.096 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; PIN_HSI~input|o ;
  2301. ; 96.000 ; 100.000 ; 4.000 ; Port Rate ; PIN_HSI ; Rise ; PIN_HSI ;
  2302. ; 97.513 ; 100.000 ; 2.487 ; Min Period ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[10] ;
  2303. ; 97.513 ; 100.000 ; 2.487 ; Min Period ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[12] ;
  2304. ; 97.513 ; 100.000 ; 2.487 ; Min Period ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[2] ;
  2305. +--------+--------------+----------------+------------------+---------+------------+------------------------------------------------------+
  2306. +-----------------------------------------------------------------------------------------------------------------------------------+
  2307. ; Slow 1200mV 0C Model Minimum Pulse Width: 'PIN_HSE' ;
  2308. +---------+--------------+----------------+------------------+---------+------------+-----------------------------------------------+
  2309. ; Slack ; Actual Width ; Required Width ; Type ; Clock ; Clock Edge ; Target ;
  2310. +---------+--------------+----------------+------------------+---------+------------+-----------------------------------------------+
  2311. ; 62.365 ; 62.365 ; 0.000 ; Low Pulse Width ; PIN_HSE ; Rise ; pll_inst|auto_generated|pll1|clk[0] ;
  2312. ; 62.365 ; 62.365 ; 0.000 ; Low Pulse Width ; PIN_HSE ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2313. ; 62.365 ; 62.365 ; 0.000 ; Low Pulse Width ; PIN_HSE ; Rise ; pll_inst|auto_generated|pll1|observablevcoout ;
  2314. ; 62.404 ; 62.404 ; 0.000 ; Low Pulse Width ; PIN_HSE ; Rise ; PIN_HSE~input|o ;
  2315. ; 62.423 ; 62.423 ; 0.000 ; Low Pulse Width ; PIN_HSE ; Rise ; pll_inst|auto_generated|pll1|inclk[0] ;
  2316. ; 62.500 ; 62.500 ; 0.000 ; High Pulse Width ; PIN_HSE ; Rise ; PIN_HSE~input|i ;
  2317. ; 62.500 ; 62.500 ; 0.000 ; Low Pulse Width ; PIN_HSE ; Rise ; PIN_HSE~input|i ;
  2318. ; 62.576 ; 62.576 ; 0.000 ; High Pulse Width ; PIN_HSE ; Rise ; pll_inst|auto_generated|pll1|inclk[0] ;
  2319. ; 62.596 ; 62.596 ; 0.000 ; High Pulse Width ; PIN_HSE ; Rise ; PIN_HSE~input|o ;
  2320. ; 62.635 ; 62.635 ; 0.000 ; High Pulse Width ; PIN_HSE ; Rise ; pll_inst|auto_generated|pll1|clk[0] ;
  2321. ; 62.635 ; 62.635 ; 0.000 ; High Pulse Width ; PIN_HSE ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2322. ; 62.635 ; 62.635 ; 0.000 ; High Pulse Width ; PIN_HSE ; Rise ; pll_inst|auto_generated|pll1|observablevcoout ;
  2323. ; 121.000 ; 125.000 ; 4.000 ; Port Rate ; PIN_HSE ; Rise ; PIN_HSE ;
  2324. +---------+--------------+----------------+------------------+---------+------------+-----------------------------------------------+
  2325. +---------------------------------------------------------------------------------------------+
  2326. ; Setup Times ;
  2327. +-------------+------------+-------+-------+------------+-------------------------------------+
  2328. ; Data Port ; Clock Port ; Rise ; Fall ; Clock Edge ; Clock Reference ;
  2329. +-------------+------------+-------+-------+------------+-------------------------------------+
  2330. ; SIM_IO[*] ; PIN_HSE ; 5.483 ; 5.961 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2331. ; SIM_IO[0] ; PIN_HSE ; 3.772 ; 3.986 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2332. ; SIM_IO[1] ; PIN_HSE ; 3.917 ; 4.129 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2333. ; SIM_IO[2] ; PIN_HSE ; 4.192 ; 4.337 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2334. ; SIM_IO[3] ; PIN_HSE ; 5.046 ; 5.375 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2335. ; SIM_IO[4] ; PIN_HSE ; 3.824 ; 4.048 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2336. ; SIM_IO[5] ; PIN_HSE ; 3.834 ; 4.063 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2337. ; SIM_IO[6] ; PIN_HSE ; 4.550 ; 4.670 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2338. ; SIM_IO[7] ; PIN_HSE ; 4.174 ; 4.326 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2339. ; SIM_IO[8] ; PIN_HSE ; 4.037 ; 4.232 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2340. ; SIM_IO[9] ; PIN_HSE ; 4.575 ; 4.745 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2341. ; SIM_IO[10] ; PIN_HSE ; 5.483 ; 5.961 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2342. ; SIM_IO[11] ; PIN_HSE ; 4.295 ; 4.460 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2343. +-------------+------------+-------+-------+------------+-------------------------------------+
  2344. +-----------------------------------------------------------------------------------------------+
  2345. ; Hold Times ;
  2346. +-------------+------------+--------+--------+------------+-------------------------------------+
  2347. ; Data Port ; Clock Port ; Rise ; Fall ; Clock Edge ; Clock Reference ;
  2348. +-------------+------------+--------+--------+------------+-------------------------------------+
  2349. ; SIM_IO[*] ; PIN_HSE ; -2.968 ; -3.187 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2350. ; SIM_IO[0] ; PIN_HSE ; -2.968 ; -3.187 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2351. ; SIM_IO[1] ; PIN_HSE ; -3.111 ; -3.326 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2352. ; SIM_IO[2] ; PIN_HSE ; -3.373 ; -3.525 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2353. ; SIM_IO[3] ; PIN_HSE ; -4.194 ; -4.496 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2354. ; SIM_IO[4] ; PIN_HSE ; -3.022 ; -3.250 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2355. ; SIM_IO[5] ; PIN_HSE ; -3.028 ; -3.261 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2356. ; SIM_IO[6] ; PIN_HSE ; -3.719 ; -3.848 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2357. ; SIM_IO[7] ; PIN_HSE ; -3.356 ; -3.514 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2358. ; SIM_IO[8] ; PIN_HSE ; -3.225 ; -3.426 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2359. ; SIM_IO[9] ; PIN_HSE ; -3.743 ; -3.919 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2360. ; SIM_IO[10] ; PIN_HSE ; -4.640 ; -5.103 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2361. ; SIM_IO[11] ; PIN_HSE ; -3.470 ; -3.642 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2362. +-------------+------------+--------+--------+------------+-------------------------------------+
  2363. +--------------------------------------------------------------------------------------------------------------------------+
  2364. ; Clock to Output Times ;
  2365. +------------------------------------------+------------+-------+-------+------------+-------------------------------------+
  2366. ; Data Port ; Clock Port ; Rise ; Fall ; Clock Edge ; Clock Reference ;
  2367. +------------------------------------------+------------+-------+-------+------------+-------------------------------------+
  2368. ; SIM_CLK ; PIN_HSI ; 7.750 ; 7.433 ; Rise ; PIN_HSI ;
  2369. ; alta_rv32:rv32|sys_clk~QIC_DANGLING_PORT ; PIN_HSI ; 2.772 ; 2.815 ; Rise ; PIN_HSI ;
  2370. ; alta_rv32:rv32|sys_clk~QIC_DANGLING_PORT ; PIN_HSI ; 2.772 ; 2.815 ; Fall ; PIN_HSI ;
  2371. ; SIM_CLK ; PIN_HSE ; 5.315 ; 4.998 ; Rise ; pll_inst|auto_generated|pll1|clk[0] ;
  2372. ; alta_rv32:rv32|sys_clk~QIC_DANGLING_PORT ; PIN_HSE ; 0.337 ; ; Rise ; pll_inst|auto_generated|pll1|clk[0] ;
  2373. ; alta_rv32:rv32|sys_clk~QIC_DANGLING_PORT ; PIN_HSE ; ; 0.255 ; Fall ; pll_inst|auto_generated|pll1|clk[0] ;
  2374. ; SIM_IO[*] ; PIN_HSE ; 5.974 ; 6.693 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2375. ; SIM_IO[0] ; PIN_HSE ; 3.962 ; 4.168 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2376. ; SIM_IO[1] ; PIN_HSE ; 3.956 ; 4.166 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2377. ; SIM_IO[2] ; PIN_HSE ; 4.028 ; 4.233 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2378. ; SIM_IO[3] ; PIN_HSE ; 4.125 ; 4.311 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2379. ; SIM_IO[4] ; PIN_HSE ; 4.240 ; 4.527 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2380. ; SIM_IO[5] ; PIN_HSE ; 5.974 ; 6.693 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2381. ; SIM_IO[6] ; PIN_HSE ; 4.708 ; 5.002 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2382. ; SIM_IO[7] ; PIN_HSE ; 4.261 ; 4.522 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2383. ; SIM_IO[8] ; PIN_HSE ; 4.413 ; 4.651 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2384. ; SIM_IO[9] ; PIN_HSE ; 4.430 ; 4.667 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2385. ; SIM_IO[10] ; PIN_HSE ; 4.371 ; 4.616 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2386. ; SIM_IO[11] ; PIN_HSE ; 4.308 ; 4.568 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2387. +------------------------------------------+------------+-------+-------+------------+-------------------------------------+
  2388. +----------------------------------------------------------------------------------------------------------------------------+
  2389. ; Minimum Clock to Output Times ;
  2390. +------------------------------------------+------------+--------+--------+------------+-------------------------------------+
  2391. ; Data Port ; Clock Port ; Rise ; Fall ; Clock Edge ; Clock Reference ;
  2392. +------------------------------------------+------------+--------+--------+------------+-------------------------------------+
  2393. ; SIM_CLK ; PIN_HSI ; 7.457 ; 7.149 ; Rise ; PIN_HSI ;
  2394. ; alta_rv32:rv32|sys_clk~QIC_DANGLING_PORT ; PIN_HSI ; 2.692 ; 2.737 ; Rise ; PIN_HSI ;
  2395. ; alta_rv32:rv32|sys_clk~QIC_DANGLING_PORT ; PIN_HSI ; 2.692 ; 2.737 ; Fall ; PIN_HSI ;
  2396. ; SIM_CLK ; PIN_HSE ; 4.658 ; 4.350 ; Rise ; pll_inst|auto_generated|pll1|clk[0] ;
  2397. ; alta_rv32:rv32|sys_clk~QIC_DANGLING_PORT ; PIN_HSE ; -0.107 ; ; Rise ; pll_inst|auto_generated|pll1|clk[0] ;
  2398. ; alta_rv32:rv32|sys_clk~QIC_DANGLING_PORT ; PIN_HSE ; ; -0.186 ; Fall ; pll_inst|auto_generated|pll1|clk[0] ;
  2399. ; SIM_IO[*] ; PIN_HSE ; 3.349 ; 3.555 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2400. ; SIM_IO[0] ; PIN_HSE ; 3.354 ; 3.556 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2401. ; SIM_IO[1] ; PIN_HSE ; 3.349 ; 3.555 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2402. ; SIM_IO[2] ; PIN_HSE ; 3.421 ; 3.622 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2403. ; SIM_IO[3] ; PIN_HSE ; 3.511 ; 3.694 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2404. ; SIM_IO[4] ; PIN_HSE ; 3.625 ; 3.904 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2405. ; SIM_IO[5] ; PIN_HSE ; 5.346 ; 6.056 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2406. ; SIM_IO[6] ; PIN_HSE ; 4.073 ; 4.359 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2407. ; SIM_IO[7] ; PIN_HSE ; 3.641 ; 3.896 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2408. ; SIM_IO[8] ; PIN_HSE ; 3.788 ; 4.022 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2409. ; SIM_IO[9] ; PIN_HSE ; 3.806 ; 4.038 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2410. ; SIM_IO[10] ; PIN_HSE ; 3.749 ; 3.989 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2411. ; SIM_IO[11] ; PIN_HSE ; 3.687 ; 3.942 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2412. +------------------------------------------+------------+--------+--------+------------+-------------------------------------+
  2413. +---------------------------------------------------------------------------------------------+
  2414. ; Output Enable Times ;
  2415. +-------------+------------+-------+-------+------------+-------------------------------------+
  2416. ; Data Port ; Clock Port ; Rise ; Fall ; Clock Edge ; Clock Reference ;
  2417. +-------------+------------+-------+-------+------------+-------------------------------------+
  2418. ; SIM_IO[*] ; PIN_HSE ; 4.293 ; 4.127 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2419. ; SIM_IO[0] ; PIN_HSE ; 4.361 ; 4.195 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2420. ; SIM_IO[1] ; PIN_HSE ; 5.003 ; 4.837 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2421. ; SIM_IO[2] ; PIN_HSE ; 4.581 ; 4.415 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2422. ; SIM_IO[3] ; PIN_HSE ; 4.293 ; 4.127 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2423. ; SIM_IO[4] ; PIN_HSE ; 4.323 ; 4.157 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2424. ; SIM_IO[5] ; PIN_HSE ; 6.564 ; 6.011 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2425. ; SIM_IO[6] ; PIN_HSE ; 5.041 ; 4.875 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2426. ; SIM_IO[7] ; PIN_HSE ; 5.719 ; 5.553 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2427. ; SIM_IO[8] ; PIN_HSE ; 6.062 ; 5.896 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2428. ; SIM_IO[9] ; PIN_HSE ; 5.335 ; 5.169 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2429. ; SIM_IO[10] ; PIN_HSE ; 5.456 ; 5.290 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2430. ; SIM_IO[11] ; PIN_HSE ; 5.976 ; 5.810 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2431. +-------------+------------+-------+-------+------------+-------------------------------------+
  2432. +---------------------------------------------------------------------------------------------+
  2433. ; Minimum Output Enable Times ;
  2434. +-------------+------------+-------+-------+------------+-------------------------------------+
  2435. ; Data Port ; Clock Port ; Rise ; Fall ; Clock Edge ; Clock Reference ;
  2436. +-------------+------------+-------+-------+------------+-------------------------------------+
  2437. ; SIM_IO[*] ; PIN_HSE ; 3.662 ; 3.496 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2438. ; SIM_IO[0] ; PIN_HSE ; 3.728 ; 3.562 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2439. ; SIM_IO[1] ; PIN_HSE ; 4.344 ; 4.178 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2440. ; SIM_IO[2] ; PIN_HSE ; 3.939 ; 3.773 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2441. ; SIM_IO[3] ; PIN_HSE ; 3.662 ; 3.496 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2442. ; SIM_IO[4] ; PIN_HSE ; 3.690 ; 3.524 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2443. ; SIM_IO[5] ; PIN_HSE ; 5.919 ; 5.366 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2444. ; SIM_IO[6] ; PIN_HSE ; 4.380 ; 4.214 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2445. ; SIM_IO[7] ; PIN_HSE ; 5.030 ; 4.864 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2446. ; SIM_IO[8] ; PIN_HSE ; 5.360 ; 5.194 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2447. ; SIM_IO[9] ; PIN_HSE ; 4.662 ; 4.496 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2448. ; SIM_IO[10] ; PIN_HSE ; 4.778 ; 4.612 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2449. ; SIM_IO[11] ; PIN_HSE ; 5.277 ; 5.111 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2450. +-------------+------------+-------+-------+------------+-------------------------------------+
  2451. +-----------------------------------------------------------------------------------------------------+
  2452. ; Output Disable Times ;
  2453. +-------------+------------+-----------+-----------+------------+-------------------------------------+
  2454. ; Data Port ; Clock Port ; 0 to Hi-Z ; 1 to Hi-Z ; Clock Edge ; Clock Reference ;
  2455. +-------------+------------+-----------+-----------+------------+-------------------------------------+
  2456. ; SIM_IO[*] ; PIN_HSE ; 4.043 ; 4.209 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2457. ; SIM_IO[0] ; PIN_HSE ; 4.127 ; 4.293 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2458. ; SIM_IO[1] ; PIN_HSE ; 4.678 ; 4.844 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2459. ; SIM_IO[2] ; PIN_HSE ; 4.254 ; 4.420 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2460. ; SIM_IO[3] ; PIN_HSE ; 4.043 ; 4.209 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2461. ; SIM_IO[4] ; PIN_HSE ; 4.065 ; 4.231 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2462. ; SIM_IO[5] ; PIN_HSE ; 5.851 ; 6.404 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2463. ; SIM_IO[6] ; PIN_HSE ; 4.679 ; 4.845 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2464. ; SIM_IO[7] ; PIN_HSE ; 5.278 ; 5.444 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2465. ; SIM_IO[8] ; PIN_HSE ; 5.537 ; 5.703 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2466. ; SIM_IO[9] ; PIN_HSE ; 4.923 ; 5.089 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2467. ; SIM_IO[10] ; PIN_HSE ; 5.060 ; 5.226 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2468. ; SIM_IO[11] ; PIN_HSE ; 5.465 ; 5.631 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2469. +-------------+------------+-----------+-----------+------------+-------------------------------------+
  2470. +-----------------------------------------------------------------------------------------------------+
  2471. ; Minimum Output Disable Times ;
  2472. +-------------+------------+-----------+-----------+------------+-------------------------------------+
  2473. ; Data Port ; Clock Port ; 0 to Hi-Z ; 1 to Hi-Z ; Clock Edge ; Clock Reference ;
  2474. +-------------+------------+-----------+-----------+------------+-------------------------------------+
  2475. ; SIM_IO[*] ; PIN_HSE ; 3.416 ; 3.582 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2476. ; SIM_IO[0] ; PIN_HSE ; 3.497 ; 3.663 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2477. ; SIM_IO[1] ; PIN_HSE ; 4.025 ; 4.191 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2478. ; SIM_IO[2] ; PIN_HSE ; 3.618 ; 3.784 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2479. ; SIM_IO[3] ; PIN_HSE ; 3.416 ; 3.582 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2480. ; SIM_IO[4] ; PIN_HSE ; 3.435 ; 3.601 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2481. ; SIM_IO[5] ; PIN_HSE ; 5.212 ; 5.765 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2482. ; SIM_IO[6] ; PIN_HSE ; 4.025 ; 4.191 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2483. ; SIM_IO[7] ; PIN_HSE ; 4.600 ; 4.766 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2484. ; SIM_IO[8] ; PIN_HSE ; 4.850 ; 5.016 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2485. ; SIM_IO[9] ; PIN_HSE ; 4.260 ; 4.426 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2486. ; SIM_IO[10] ; PIN_HSE ; 4.392 ; 4.558 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2487. ; SIM_IO[11] ; PIN_HSE ; 4.780 ; 4.946 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  2488. +-------------+------------+-----------+-----------+------------+-------------------------------------+
  2489. ---------------------------------------------
  2490. ; Slow 1200mV 0C Model Metastability Report ;
  2491. ---------------------------------------------
  2492. No synchronizer chains to report.
  2493. +--------------------------------------------------------------+
  2494. ; Fast 1200mV 0C Model Setup Summary ;
  2495. +-------------------------------------+--------+---------------+
  2496. ; Clock ; Slack ; End Point TNS ;
  2497. +-------------------------------------+--------+---------------+
  2498. ; pll_inst|auto_generated|pll1|clk[0] ; 3.045 ; 0.000 ;
  2499. ; pll_inst|auto_generated|pll1|clk[3] ; 5.489 ; 0.000 ;
  2500. ; PIN_HSI ; 98.879 ; 0.000 ;
  2501. +-------------------------------------+--------+---------------+
  2502. +-------------------------------------------------------------+
  2503. ; Fast 1200mV 0C Model Hold Summary ;
  2504. +-------------------------------------+-------+---------------+
  2505. ; Clock ; Slack ; End Point TNS ;
  2506. +-------------------------------------+-------+---------------+
  2507. ; pll_inst|auto_generated|pll1|clk[3] ; 0.153 ; 0.000 ;
  2508. ; PIN_HSI ; 0.182 ; 0.000 ;
  2509. ; pll_inst|auto_generated|pll1|clk[0] ; 0.182 ; 0.000 ;
  2510. +-------------------------------------+-------+---------------+
  2511. -----------------------------------------
  2512. ; Fast 1200mV 0C Model Recovery Summary ;
  2513. -----------------------------------------
  2514. No paths to report.
  2515. ----------------------------------------
  2516. ; Fast 1200mV 0C Model Removal Summary ;
  2517. ----------------------------------------
  2518. No paths to report.
  2519. +--------------------------------------------------------------+
  2520. ; Fast 1200mV 0C Model Minimum Pulse Width Summary ;
  2521. +-------------------------------------+--------+---------------+
  2522. ; Clock ; Slack ; End Point TNS ;
  2523. +-------------------------------------+--------+---------------+
  2524. ; pll_inst|auto_generated|pll1|clk[0] ; 1.864 ; 0.000 ;
  2525. ; pll_inst|auto_generated|pll1|clk[3] ; 3.947 ; 0.000 ;
  2526. ; PIN_HSI ; 49.255 ; 0.000 ;
  2527. ; PIN_HSE ; 61.901 ; 0.000 ;
  2528. +-------------------------------------+--------+---------------+
  2529. +-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
  2530. ; Fast 1200mV 0C Model Setup: 'pll_inst|auto_generated|pll1|clk[0]' ;
  2531. +-------+-------------------------------------------------------+------------------------------------------------------+-------------------------------------+-------------------------------------+--------------+------------+------------+
  2532. ; Slack ; From Node ; To Node ; Launch Clock ; Latch Clock ; Relationship ; Clock Skew ; Data Delay ;
  2533. +-------+-------------------------------------------------------+------------------------------------------------------+-------------------------------------+-------------------------------------+--------------+------------+------------+
  2534. ; 3.045 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 1.087 ;
  2535. ; 3.045 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 1.087 ;
  2536. ; 3.045 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 1.087 ;
  2537. ; 3.045 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 1.087 ;
  2538. ; 3.045 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 1.087 ;
  2539. ; 3.045 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 1.087 ;
  2540. ; 3.045 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 1.087 ;
  2541. ; 3.045 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 1.087 ;
  2542. ; 3.068 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; 0.132 ; 1.237 ;
  2543. ; 3.068 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; 0.132 ; 1.237 ;
  2544. ; 3.068 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[9] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; 0.132 ; 1.237 ;
  2545. ; 3.068 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[8] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; 0.132 ; 1.237 ;
  2546. ; 3.068 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; 0.132 ; 1.237 ;
  2547. ; 3.068 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[10] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; 0.132 ; 1.237 ;
  2548. ; 3.068 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; 0.132 ; 1.237 ;
  2549. ; 3.068 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; 0.132 ; 1.237 ;
  2550. ; 3.087 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 1.045 ;
  2551. ; 3.087 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 1.045 ;
  2552. ; 3.087 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 1.045 ;
  2553. ; 3.087 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 1.045 ;
  2554. ; 3.087 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 1.045 ;
  2555. ; 3.087 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 1.045 ;
  2556. ; 3.087 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 1.045 ;
  2557. ; 3.087 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 1.045 ;
  2558. ; 3.122 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 1.010 ;
  2559. ; 3.122 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 1.010 ;
  2560. ; 3.122 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 1.010 ;
  2561. ; 3.122 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 1.010 ;
  2562. ; 3.122 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 1.010 ;
  2563. ; 3.122 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 1.010 ;
  2564. ; 3.122 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 1.010 ;
  2565. ; 3.122 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 1.010 ;
  2566. ; 3.128 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 1.004 ;
  2567. ; 3.128 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 1.004 ;
  2568. ; 3.128 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 1.004 ;
  2569. ; 3.128 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 1.004 ;
  2570. ; 3.128 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 1.004 ;
  2571. ; 3.128 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 1.004 ;
  2572. ; 3.128 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 1.004 ;
  2573. ; 3.128 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 1.004 ;
  2574. ; 3.139 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 0.993 ;
  2575. ; 3.139 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 0.993 ;
  2576. ; 3.139 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 0.993 ;
  2577. ; 3.139 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 0.993 ;
  2578. ; 3.139 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 0.993 ;
  2579. ; 3.139 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 0.993 ;
  2580. ; 3.139 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 0.993 ;
  2581. ; 3.139 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 0.993 ;
  2582. ; 3.165 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 0.967 ;
  2583. ; 3.165 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 0.967 ;
  2584. ; 3.165 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 0.967 ;
  2585. ; 3.165 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 0.967 ;
  2586. ; 3.165 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 0.967 ;
  2587. ; 3.165 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 0.967 ;
  2588. ; 3.165 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 0.967 ;
  2589. ; 3.165 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 0.967 ;
  2590. ; 3.166 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 0.966 ;
  2591. ; 3.170 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 0.962 ;
  2592. ; 3.215 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 0.917 ;
  2593. ; 3.215 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 0.917 ;
  2594. ; 3.215 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 0.917 ;
  2595. ; 3.215 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 0.917 ;
  2596. ; 3.215 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 0.917 ;
  2597. ; 3.215 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 0.917 ;
  2598. ; 3.255 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 0.877 ;
  2599. ; 3.273 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 0.859 ;
  2600. ; 3.276 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 0.856 ;
  2601. ; 3.276 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 0.856 ;
  2602. ; 3.276 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 0.856 ;
  2603. ; 3.276 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 0.856 ;
  2604. ; 3.276 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 0.856 ;
  2605. ; 3.276 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 0.856 ;
  2606. ; 3.276 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 0.856 ;
  2607. ; 3.276 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 0.856 ;
  2608. ; 3.279 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 0.853 ;
  2609. ; 3.290 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 0.842 ;
  2610. ; 3.297 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 0.835 ;
  2611. ; 3.325 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hwrite ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; 0.148 ; 0.996 ;
  2612. ; 3.325 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; 0.148 ; 0.996 ;
  2613. ; 3.325 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[12] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; 0.148 ; 0.996 ;
  2614. ; 3.375 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 0.757 ;
  2615. ; 3.425 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 0.707 ;
  2616. ; 3.427 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 0.705 ;
  2617. ; 3.588 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.040 ; 0.545 ;
  2618. ; 3.761 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.040 ; 0.372 ;
  2619. ; 3.773 ; multi_uart_ip:macro_inst|sim_clk_reg ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.041 ; 0.359 ;
  2620. ; 3.774 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.040 ; 0.359 ;
  2621. ; 3.783 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 4.166 ; -0.040 ; 0.350 ;
  2622. ; 6.918 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[12] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[12] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; 8.332 ; 0.094 ; 1.515 ;
  2623. ; 6.985 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|pdone ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; 8.332 ; -0.096 ; 1.258 ;
  2624. ; 6.991 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|pvalid ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; 8.332 ; -0.098 ; 1.250 ;
  2625. ; 7.050 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[7] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[7] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; 8.332 ; 0.093 ; 1.382 ;
  2626. ; 7.119 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[10] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[10] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; 8.332 ; 0.078 ; 1.298 ;
  2627. ; 7.272 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[5] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[5] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; 8.332 ; 0.077 ; 1.144 ;
  2628. ; 7.360 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[4] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; 8.332 ; 0.078 ; 1.057 ;
  2629. ; 7.375 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[9] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[9] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; 8.332 ; 0.078 ; 1.042 ;
  2630. ; 7.472 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[2] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[2] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; 8.332 ; 0.077 ; 0.944 ;
  2631. ; 7.573 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[3] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[3] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; 8.332 ; 0.078 ; 0.844 ;
  2632. ; 7.610 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[8] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[8] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; 8.332 ; 0.078 ; 0.807 ;
  2633. ; 7.774 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[6] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[6] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; 8.332 ; 0.077 ; 0.642 ;
  2634. +-------+-------------------------------------------------------+------------------------------------------------------+-------------------------------------+-------------------------------------+--------------+------------+------------+
  2635. +------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
  2636. ; Fast 1200mV 0C Model Setup: 'pll_inst|auto_generated|pll1|clk[3]' ;
  2637. +-------+------------------------------------------------------------------------------------+------------------------------------------------------------------------------------+-------------------------------------+-------------------------------------+--------------+------------+------------+
  2638. ; Slack ; From Node ; To Node ; Launch Clock ; Latch Clock ; Relationship ; Clock Skew ; Data Delay ;
  2639. +-------+------------------------------------------------------------------------------------+------------------------------------------------------------------------------------+-------------------------------------+-------------------------------------+--------------+------------+------------+
  2640. ; 5.489 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[8] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.156 ; 3.007 ;
  2641. ; 5.540 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[3] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.037 ; 2.763 ;
  2642. ; 5.571 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[9] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.156 ; 2.925 ;
  2643. ; 5.585 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_state.UART_DATA ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_state.UART_DATA ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.040 ; 2.715 ;
  2644. ; 5.585 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[5] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.037 ; 2.718 ;
  2645. ; 5.597 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[9] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[7] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.142 ; 2.885 ;
  2646. ; 5.608 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[9] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[8] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.050 ; 2.682 ;
  2647. ; 5.616 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[5] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.037 ; 2.687 ;
  2648. ; 5.622 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[8] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.037 ; 2.681 ;
  2649. ; 5.627 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|framing_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.044 ; 2.669 ;
  2650. ; 5.638 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[3] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|tx_dma_en[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.054 ; 2.648 ;
  2651. ; 5.638 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[3] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|rx_dma_en[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.054 ; 2.648 ;
  2652. ; 5.644 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[4] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.037 ; 2.659 ;
  2653. ; 5.652 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[8] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[7] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.142 ; 2.830 ;
  2654. ; 5.670 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[9] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.037 ; 2.633 ;
  2655. ; 5.672 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_shift_reg[7] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.056 ; 2.612 ;
  2656. ; 5.672 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_shift_reg[6] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.056 ; 2.612 ;
  2657. ; 5.672 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_shift_reg[5] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.056 ; 2.612 ;
  2658. ; 5.672 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_shift_reg[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.056 ; 2.612 ;
  2659. ; 5.672 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_shift_reg[3] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.056 ; 2.612 ;
  2660. ; 5.672 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_shift_reg[2] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.056 ; 2.612 ;
  2661. ; 5.672 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_shift_reg[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.056 ; 2.612 ;
  2662. ; 5.672 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_shift_reg[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.056 ; 2.612 ;
  2663. ; 5.673 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|parity_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.149 ; 2.816 ;
  2664. ; 5.676 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[9] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.152 ; 2.816 ;
  2665. ; 5.684 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[4] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.037 ; 2.619 ;
  2666. ; 5.692 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|psel ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_idle_ie[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.057 ; 2.591 ;
  2667. ; 5.692 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|psel ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|overrun_error_ie[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.057 ; 2.591 ;
  2668. ; 5.692 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|tx_dma_en[1] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.154 ; 2.802 ;
  2669. ; 5.698 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[3] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.037 ; 2.605 ;
  2670. ; 5.704 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[9] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.037 ; 2.599 ;
  2671. ; 5.719 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[10] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.156 ; 2.777 ;
  2672. ; 5.720 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[8] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.152 ; 2.772 ;
  2673. ; 5.726 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[5] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_idle_ie[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.058 ; 2.556 ;
  2674. ; 5.726 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[5] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|overrun_error_ie[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.058 ; 2.556 ;
  2675. ; 5.728 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[2] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.157 ; 2.769 ;
  2676. ; 5.732 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[2] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.036 ; 2.572 ;
  2677. ; 5.746 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[8] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.037 ; 2.557 ;
  2678. ; 5.751 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[2] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.036 ; 2.553 ;
  2679. ; 5.753 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|framing_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.018 ; 2.569 ;
  2680. ; 5.754 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_shift_reg[7] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.072 ; 2.514 ;
  2681. ; 5.754 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_shift_reg[6] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.072 ; 2.514 ;
  2682. ; 5.754 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_shift_reg[5] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.072 ; 2.514 ;
  2683. ; 5.754 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_shift_reg[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.072 ; 2.514 ;
  2684. ; 5.754 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_shift_reg[3] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.072 ; 2.514 ;
  2685. ; 5.754 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_shift_reg[2] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.072 ; 2.514 ;
  2686. ; 5.754 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_shift_reg[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.072 ; 2.514 ;
  2687. ; 5.754 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_shift_reg[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.072 ; 2.514 ;
  2688. ; 5.767 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[5] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[7] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.157 ; 2.730 ;
  2689. ; 5.772 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|baud_gen:u_baud|baud16 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|overrun_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.041 ; 2.527 ;
  2690. ; 5.778 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|tx_state.UART_STOP ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|tx_shift_reg[7] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.147 ; 2.709 ;
  2691. ; 5.778 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|tx_state.UART_STOP ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|tx_shift_reg[6] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.147 ; 2.709 ;
  2692. ; 5.778 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|tx_state.UART_STOP ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|tx_shift_reg[5] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.147 ; 2.709 ;
  2693. ; 5.778 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|tx_state.UART_STOP ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|tx_shift_reg[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.147 ; 2.709 ;
  2694. ; 5.778 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|tx_state.UART_STOP ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|tx_shift_reg[3] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.147 ; 2.709 ;
  2695. ; 5.778 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|tx_state.UART_STOP ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|tx_shift_reg[2] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.147 ; 2.709 ;
  2696. ; 5.778 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|tx_state.UART_STOP ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|tx_shift_reg[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.147 ; 2.709 ;
  2697. ; 5.778 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|tx_state.UART_STOP ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|tx_shift_reg[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.147 ; 2.709 ;
  2698. ; 5.780 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|baud_gen:u_baud|baud16 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|framing_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.041 ; 2.519 ;
  2699. ; 5.780 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[8] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[8] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.050 ; 2.510 ;
  2700. ; 5.782 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|tx_state.UART_STOP ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|tx_state.UART_START ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.040 ; 2.518 ;
  2701. ; 5.785 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|framing_error_ie[1] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[7] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.139 ; 2.694 ;
  2702. ; 5.787 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|baud_gen:u_baud|baud16 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_state.UART_STOP ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.042 ; 2.511 ;
  2703. ; 5.791 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|baud_gen:u_baud|baud16 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_state.UART_PARITY ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.042 ; 2.507 ;
  2704. ; 5.795 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[8] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[2] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.157 ; 2.702 ;
  2705. ; 5.799 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[4] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_idle_ie[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.058 ; 2.483 ;
  2706. ; 5.799 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[4] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|overrun_error_ie[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.058 ; 2.483 ;
  2707. ; 5.800 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[5] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.042 ; 2.498 ;
  2708. ; 5.808 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[9] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[10] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.050 ; 2.482 ;
  2709. ; 5.809 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|framing_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.044 ; 2.487 ;
  2710. ; 5.811 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_shift_reg[7] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.043 ; 2.486 ;
  2711. ; 5.811 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_shift_reg[6] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.043 ; 2.486 ;
  2712. ; 5.811 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_shift_reg[5] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.043 ; 2.486 ;
  2713. ; 5.811 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_shift_reg[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.043 ; 2.486 ;
  2714. ; 5.811 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_shift_reg[3] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.043 ; 2.486 ;
  2715. ; 5.811 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_shift_reg[2] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.043 ; 2.486 ;
  2716. ; 5.811 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_shift_reg[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.043 ; 2.486 ;
  2717. ; 5.811 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_shift_reg[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.043 ; 2.486 ;
  2718. ; 5.816 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[4] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|tx_dma_en[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.054 ; 2.470 ;
  2719. ; 5.816 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[4] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|rx_dma_en[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.054 ; 2.470 ;
  2720. ; 5.822 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|framing_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.043 ; 2.475 ;
  2721. ; 5.824 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_bit ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_complete ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.250 ; 2.266 ;
  2722. ; 5.827 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[8] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.042 ; 2.471 ;
  2723. ; 5.828 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|psel ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|break_error_ie[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.056 ; 2.456 ;
  2724. ; 5.829 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|baud_gen:u_baud|baud16 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_state.UART_IDLE ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.055 ; 2.456 ;
  2725. ; 5.829 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[2] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|ibrd[14] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.138 ; 2.649 ;
  2726. ; 5.829 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|baud_gen:u_baud|baud16 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_state.UART_DATA ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.055 ; 2.456 ;
  2727. ; 5.829 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[3] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.156 ; 2.667 ;
  2728. ; 5.830 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_data_cnt[0] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_state.UART_DATA ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.064 ; 2.446 ;
  2729. ; 5.830 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_data_cnt[1] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_state.UART_DATA ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.064 ; 2.446 ;
  2730. ; 5.834 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|framing_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.044 ; 2.462 ;
  2731. ; 5.835 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|parity_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.149 ; 2.654 ;
  2732. ; 5.837 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[2] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|parity_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.051 ; 2.452 ;
  2733. ; 5.838 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[9] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.042 ; 2.460 ;
  2734. ; 5.840 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|baud_gen:u_baud|baud16 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_state.UART_STOP ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.030 ; 2.470 ;
  2735. ; 5.842 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_baud_cnt[3] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_state.UART_STOP ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; 0.159 ; 2.657 ;
  2736. ; 5.844 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[3] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_idle_ie[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.058 ; 2.438 ;
  2737. ; 5.844 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[3] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|overrun_error_ie[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.058 ; 2.438 ;
  2738. ; 5.845 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_state.UART_STOP ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_state.UART_STOP ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.047 ; 2.448 ;
  2739. ; 5.846 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|baud_gen:u_baud|baud16 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_state.UART_PARITY ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 8.333 ; -0.030 ; 2.464 ;
  2740. +-------+------------------------------------------------------------------------------------+------------------------------------------------------------------------------------+-------------------------------------+-------------------------------------+--------------+------------+------------+
  2741. +--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
  2742. ; Fast 1200mV 0C Model Setup: 'PIN_HSI' ;
  2743. +--------+------------------------------------------------------+------------------------------------------------------+--------------+-------------+--------------+------------+------------+
  2744. ; Slack ; From Node ; To Node ; Launch Clock ; Latch Clock ; Relationship ; Clock Skew ; Data Delay ;
  2745. +--------+------------------------------------------------------+------------------------------------------------------+--------------+-------------+--------------+------------+------------+
  2746. ; 98.879 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 1.087 ;
  2747. ; 98.879 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 1.087 ;
  2748. ; 98.879 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 1.087 ;
  2749. ; 98.879 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 1.087 ;
  2750. ; 98.879 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 1.087 ;
  2751. ; 98.879 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 1.087 ;
  2752. ; 98.879 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 1.087 ;
  2753. ; 98.879 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 1.087 ;
  2754. ; 98.902 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[6] ; PIN_HSI ; PIN_HSI ; 100.000 ; 0.132 ; 1.237 ;
  2755. ; 98.902 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[2] ; PIN_HSI ; PIN_HSI ; 100.000 ; 0.132 ; 1.237 ;
  2756. ; 98.902 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[9] ; PIN_HSI ; PIN_HSI ; 100.000 ; 0.132 ; 1.237 ;
  2757. ; 98.902 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[8] ; PIN_HSI ; PIN_HSI ; 100.000 ; 0.132 ; 1.237 ;
  2758. ; 98.902 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[5] ; PIN_HSI ; PIN_HSI ; 100.000 ; 0.132 ; 1.237 ;
  2759. ; 98.902 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[10] ; PIN_HSI ; PIN_HSI ; 100.000 ; 0.132 ; 1.237 ;
  2760. ; 98.902 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[4] ; PIN_HSI ; PIN_HSI ; 100.000 ; 0.132 ; 1.237 ;
  2761. ; 98.902 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[3] ; PIN_HSI ; PIN_HSI ; 100.000 ; 0.132 ; 1.237 ;
  2762. ; 98.921 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 1.045 ;
  2763. ; 98.921 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 1.045 ;
  2764. ; 98.921 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 1.045 ;
  2765. ; 98.921 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 1.045 ;
  2766. ; 98.921 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 1.045 ;
  2767. ; 98.921 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 1.045 ;
  2768. ; 98.921 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 1.045 ;
  2769. ; 98.921 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 1.045 ;
  2770. ; 98.956 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 1.010 ;
  2771. ; 98.956 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 1.010 ;
  2772. ; 98.956 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 1.010 ;
  2773. ; 98.956 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 1.010 ;
  2774. ; 98.956 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 1.010 ;
  2775. ; 98.956 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 1.010 ;
  2776. ; 98.956 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 1.010 ;
  2777. ; 98.956 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 1.010 ;
  2778. ; 98.962 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 1.004 ;
  2779. ; 98.962 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 1.004 ;
  2780. ; 98.962 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 1.004 ;
  2781. ; 98.962 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 1.004 ;
  2782. ; 98.962 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 1.004 ;
  2783. ; 98.962 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 1.004 ;
  2784. ; 98.962 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 1.004 ;
  2785. ; 98.962 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 1.004 ;
  2786. ; 98.973 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 0.993 ;
  2787. ; 98.973 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 0.993 ;
  2788. ; 98.973 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 0.993 ;
  2789. ; 98.973 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 0.993 ;
  2790. ; 98.973 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 0.993 ;
  2791. ; 98.973 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 0.993 ;
  2792. ; 98.973 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 0.993 ;
  2793. ; 98.973 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 0.993 ;
  2794. ; 98.999 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 0.967 ;
  2795. ; 98.999 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 0.967 ;
  2796. ; 98.999 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 0.967 ;
  2797. ; 98.999 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 0.967 ;
  2798. ; 98.999 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 0.967 ;
  2799. ; 98.999 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 0.967 ;
  2800. ; 98.999 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 0.967 ;
  2801. ; 98.999 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 0.967 ;
  2802. ; 99.000 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 0.966 ;
  2803. ; 99.004 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 0.962 ;
  2804. ; 99.049 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 0.917 ;
  2805. ; 99.049 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 0.917 ;
  2806. ; 99.049 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 0.917 ;
  2807. ; 99.049 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 0.917 ;
  2808. ; 99.049 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 0.917 ;
  2809. ; 99.049 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 0.917 ;
  2810. ; 99.089 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 0.877 ;
  2811. ; 99.107 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 0.859 ;
  2812. ; 99.110 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 0.856 ;
  2813. ; 99.110 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 0.856 ;
  2814. ; 99.110 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 0.856 ;
  2815. ; 99.110 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 0.856 ;
  2816. ; 99.110 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 0.856 ;
  2817. ; 99.110 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 0.856 ;
  2818. ; 99.110 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 0.856 ;
  2819. ; 99.110 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 0.856 ;
  2820. ; 99.113 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 0.853 ;
  2821. ; 99.124 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 0.842 ;
  2822. ; 99.131 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 0.835 ;
  2823. ; 99.159 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hwrite ; PIN_HSI ; PIN_HSI ; 100.000 ; 0.148 ; 0.996 ;
  2824. ; 99.159 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[7] ; PIN_HSI ; PIN_HSI ; 100.000 ; 0.148 ; 0.996 ;
  2825. ; 99.159 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[12] ; PIN_HSI ; PIN_HSI ; 100.000 ; 0.148 ; 0.996 ;
  2826. ; 99.209 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 0.757 ;
  2827. ; 99.259 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 0.707 ;
  2828. ; 99.261 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 0.705 ;
  2829. ; 99.422 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.040 ; 0.545 ;
  2830. ; 99.595 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.040 ; 0.372 ;
  2831. ; 99.607 ; multi_uart_ip:macro_inst|sim_clk_reg ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.041 ; 0.359 ;
  2832. ; 99.608 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.040 ; 0.359 ;
  2833. ; 99.617 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; PIN_HSI ; PIN_HSI ; 100.000 ; -0.040 ; 0.350 ;
  2834. +--------+------------------------------------------------------+------------------------------------------------------+--------------+-------------+--------------+------------+------------+
  2835. +----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
  2836. ; Fast 1200mV 0C Model Hold: 'pll_inst|auto_generated|pll1|clk[3]' ;
  2837. +-------+--------------------------------------------------------------------------------------------+--------------------------------------------------------------------------------------------+-------------------------------------+-------------------------------------+--------------+------------+------------+
  2838. ; Slack ; From Node ; To Node ; Launch Clock ; Latch Clock ; Relationship ; Clock Skew ; Data Delay ;
  2839. +-------+--------------------------------------------------------------------------------------------+--------------------------------------------------------------------------------------------+-------------------------------------+-------------------------------------+--------------+------------+------------+
  2840. ; 0.153 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[15] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|ibrd[15] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.225 ; 0.462 ;
  2841. ; 0.175 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_state.UART_START ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_state.UART_START ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.048 ; 0.307 ;
  2842. ; 0.175 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_state.UART_PARITY ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_state.UART_PARITY ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.048 ; 0.307 ;
  2843. ; 0.175 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|break_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|break_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.048 ; 0.307 ;
  2844. ; 0.175 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|break_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|break_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.048 ; 0.307 ;
  2845. ; 0.175 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|break_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|break_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.048 ; 0.307 ;
  2846. ; 0.175 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|rx_idle ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|rx_idle ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.048 ; 0.307 ;
  2847. ; 0.175 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|framing_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|framing_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.048 ; 0.307 ;
  2848. ; 0.175 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|framing_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|framing_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.048 ; 0.307 ;
  2849. ; 0.175 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|framing_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|framing_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.048 ; 0.307 ;
  2850. ; 0.176 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_data_cnt[1] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_data_cnt[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.047 ; 0.307 ;
  2851. ; 0.176 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_data_cnt[2] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_data_cnt[2] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.047 ; 0.307 ;
  2852. ; 0.176 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_state.UART_START ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_state.UART_START ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.047 ; 0.307 ;
  2853. ; 0.176 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|rx_parity ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|rx_parity ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.047 ; 0.307 ;
  2854. ; 0.176 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|rx_parity ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|rx_parity ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.047 ; 0.307 ;
  2855. ; 0.176 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_state.UART_STOP ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_state.UART_STOP ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.047 ; 0.307 ;
  2856. ; 0.176 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|break_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|break_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.047 ; 0.307 ;
  2857. ; 0.176 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|rx_idle_en ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|rx_idle_en ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.047 ; 0.307 ;
  2858. ; 0.176 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|rx_idle_en ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|rx_idle_en ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.047 ; 0.307 ;
  2859. ; 0.176 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|framing_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|framing_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.047 ; 0.307 ;
  2860. ; 0.182 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_data_cnt[3] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_data_cnt[3] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.041 ; 0.307 ;
  2861. ; 0.182 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_state.UART_START ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_state.UART_START ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.041 ; 0.307 ;
  2862. ; 0.182 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_parity ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_parity ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.041 ; 0.307 ;
  2863. ; 0.182 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[1]|tx_data_cnt[1] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[1]|tx_data_cnt[1] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.041 ; 0.307 ;
  2864. ; 0.182 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[1]|tx_data_cnt[2] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[1]|tx_data_cnt[2] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.041 ; 0.307 ;
  2865. ; 0.182 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_parity ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_parity ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.041 ; 0.307 ;
  2866. ; 0.182 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|parity_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|parity_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.041 ; 0.307 ;
  2867. ; 0.182 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|tx_state.UART_START ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|tx_state.UART_START ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.041 ; 0.307 ;
  2868. ; 0.182 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|sync_fifo:tx_fifo|counter[0] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|sync_fifo:tx_fifo|counter[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.041 ; 0.307 ;
  2869. ; 0.182 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|tx_state.UART_IDLE ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|tx_state.UART_IDLE ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.041 ; 0.307 ;
  2870. ; 0.182 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|parity_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|parity_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.041 ; 0.307 ;
  2871. ; 0.182 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|sync_fifo:rx_fifo|counter[0] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|sync_fifo:rx_fifo|counter[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.041 ; 0.307 ;
  2872. ; 0.182 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|sync_fifo:rx_fifo|counter[0] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|sync_fifo:rx_fifo|counter[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.041 ; 0.307 ;
  2873. ; 0.182 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[5]|tx_state.UART_START ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[5]|tx_state.UART_START ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.041 ; 0.307 ;
  2874. ; 0.182 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[5]|sync_fifo:tx_fifo|counter[0] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[5]|sync_fifo:tx_fifo|counter[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.041 ; 0.307 ;
  2875. ; 0.182 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|sync_fifo:rx_fifo|counter[0] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|sync_fifo:rx_fifo|counter[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.041 ; 0.307 ;
  2876. ; 0.182 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|sync_fifo:rx_fifo|counter[0] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|sync_fifo:rx_fifo|counter[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.041 ; 0.307 ;
  2877. ; 0.182 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|framing_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|framing_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.041 ; 0.307 ;
  2878. ; 0.182 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|framing_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|framing_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.041 ; 0.307 ;
  2879. ; 0.182 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|framing_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|framing_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.041 ; 0.307 ;
  2880. ; 0.182 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|framing_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|framing_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.041 ; 0.307 ;
  2881. ; 0.182 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|break_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|break_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.041 ; 0.307 ;
  2882. ; 0.182 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|break_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|break_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.041 ; 0.307 ;
  2883. ; 0.182 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[5]|tx_complete ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[5]|tx_complete ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.041 ; 0.307 ;
  2884. ; 0.182 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|tx_complete ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|tx_complete ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.041 ; 0.307 ;
  2885. ; 0.182 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[2]|tx_complete ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[2]|tx_complete ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.041 ; 0.307 ;
  2886. ; 0.182 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_complete ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_complete ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.041 ; 0.307 ;
  2887. ; 0.182 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_idle_en ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_idle_en ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.041 ; 0.307 ;
  2888. ; 0.182 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_idle ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_idle ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.041 ; 0.307 ;
  2889. ; 0.182 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|rx_idle_en ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|rx_idle_en ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.041 ; 0.307 ;
  2890. ; 0.182 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|overrun_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|overrun_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.041 ; 0.307 ;
  2891. ; 0.182 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|overrun_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|overrun_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.041 ; 0.307 ;
  2892. ; 0.182 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|overrun_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|overrun_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.041 ; 0.307 ;
  2893. ; 0.182 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|tx_dma_req ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|tx_dma_req ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.041 ; 0.307 ;
  2894. ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_state.UART_IDLE ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_state.UART_IDLE ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
  2895. ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_state.UART_DATA ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_state.UART_DATA ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
  2896. ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_state.UART_START ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_state.UART_START ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
  2897. ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[1]|tx_state.UART_DATA ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[1]|tx_state.UART_DATA ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
  2898. ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_state.UART_PARITY ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_state.UART_PARITY ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
  2899. ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|rx_state.UART_PARITY ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|rx_state.UART_PARITY ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
  2900. ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|rx_state.UART_STOP ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|rx_state.UART_STOP ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
  2901. ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|rx_state.UART_IDLE ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|rx_state.UART_IDLE ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
  2902. ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|rx_state.UART_START ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|rx_state.UART_START ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
  2903. ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|rx_state.UART_STOP ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|rx_state.UART_STOP ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
  2904. ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|rx_state.UART_PARITY ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|rx_state.UART_PARITY ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
  2905. ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|rx_parity ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|rx_parity ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
  2906. ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_state.UART_START ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_state.UART_START ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
  2907. ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_state.UART_STOP ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_state.UART_STOP ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
  2908. ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_state.UART_IDLE ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_state.UART_IDLE ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
  2909. ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_state.UART_PARITY ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_state.UART_PARITY ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
  2910. ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_parity ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_parity ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
  2911. ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|rx_state.UART_START ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|rx_state.UART_START ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
  2912. ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|rx_data_cnt[3] ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|rx_data_cnt[3] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
  2913. ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|rx_state.UART_PARITY ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|rx_state.UART_PARITY ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
  2914. ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|rx_state.UART_STOP ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|rx_state.UART_STOP ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
  2915. ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|rx_state.UART_IDLE ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|rx_state.UART_IDLE ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
  2916. ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|rx_parity ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|rx_parity ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
  2917. ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_state.UART_IDLE ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_state.UART_IDLE ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
  2918. ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_state.UART_STOP ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_state.UART_STOP ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
  2919. ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|break_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|break_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
  2920. ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[1]|tx_parity ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[1]|tx_parity ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
  2921. ; 0.183 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|apbState.apbAccess ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|apbState.apbAccess ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
  2922. ; 0.183 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|psel ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|psel ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
  2923. ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|sync_fifo:tx_fifo|counter[0] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|sync_fifo:tx_fifo|counter[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
  2924. ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|tx_state.UART_IDLE ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|tx_state.UART_IDLE ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
  2925. ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_data_cnt[3] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_data_cnt[3] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
  2926. ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_parity ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_parity ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
  2927. ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|parity_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|parity_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
  2928. ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_data_cnt[0] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_data_cnt[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.047 ; 0.314 ;
  2929. ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_data_cnt[3] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_data_cnt[3] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
  2930. ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_state.UART_START ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_state.UART_START ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
  2931. ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_state.UART_IDLE ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_state.UART_IDLE ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
  2932. ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_parity ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_parity ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
  2933. ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|parity_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|parity_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
  2934. ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[3]|sync_fifo:tx_fifo|counter[0] ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[3]|sync_fifo:tx_fifo|counter[0] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
  2935. ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[3]|tx_state.UART_IDLE ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[3]|tx_state.UART_IDLE ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
  2936. ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|rx_parity ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|rx_parity ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
  2937. ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|parity_error ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|parity_error ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
  2938. ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|tx_state.UART_DATA ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|tx_state.UART_DATA ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
  2939. ; 0.183 ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|tx_state.UART_START ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|tx_state.UART_START ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.040 ; 0.307 ;
  2940. +-------+--------------------------------------------------------------------------------------------+--------------------------------------------------------------------------------------------+-------------------------------------+-------------------------------------+--------------+------------+------------+
  2941. +-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
  2942. ; Fast 1200mV 0C Model Hold: 'PIN_HSI' ;
  2943. +-------+------------------------------------------------------+------------------------------------------------------+--------------+-------------+--------------+------------+------------+
  2944. ; Slack ; From Node ; To Node ; Launch Clock ; Latch Clock ; Relationship ; Clock Skew ; Data Delay ;
  2945. +-------+------------------------------------------------------+------------------------------------------------------+--------------+-------------+--------------+------------+------------+
  2946. ; 0.182 ; multi_uart_ip:macro_inst|sim_clk_reg ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.307 ;
  2947. ; 0.183 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.040 ; 0.307 ;
  2948. ; 0.183 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.040 ; 0.307 ;
  2949. ; 0.196 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.040 ; 0.320 ;
  2950. ; 0.293 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.418 ;
  2951. ; 0.294 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.419 ;
  2952. ; 0.294 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.419 ;
  2953. ; 0.295 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.420 ;
  2954. ; 0.295 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.420 ;
  2955. ; 0.296 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.421 ;
  2956. ; 0.302 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.427 ;
  2957. ; 0.304 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.040 ; 0.428 ;
  2958. ; 0.306 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.431 ;
  2959. ; 0.442 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.567 ;
  2960. ; 0.443 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.568 ;
  2961. ; 0.451 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.576 ;
  2962. ; 0.453 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.578 ;
  2963. ; 0.453 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.578 ;
  2964. ; 0.453 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.578 ;
  2965. ; 0.454 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.579 ;
  2966. ; 0.456 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.581 ;
  2967. ; 0.456 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.581 ;
  2968. ; 0.456 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.581 ;
  2969. ; 0.494 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.619 ;
  2970. ; 0.496 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.621 ;
  2971. ; 0.505 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.630 ;
  2972. ; 0.506 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.631 ;
  2973. ; 0.508 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.633 ;
  2974. ; 0.509 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.634 ;
  2975. ; 0.514 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.639 ;
  2976. ; 0.519 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.644 ;
  2977. ; 0.519 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.644 ;
  2978. ; 0.519 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.644 ;
  2979. ; 0.522 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.647 ;
  2980. ; 0.522 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.647 ;
  2981. ; 0.544 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.669 ;
  2982. ; 0.571 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.696 ;
  2983. ; 0.572 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.697 ;
  2984. ; 0.574 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.699 ;
  2985. ; 0.585 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.710 ;
  2986. ; 0.585 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.710 ;
  2987. ; 0.588 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.713 ;
  2988. ; 0.609 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.734 ;
  2989. ; 0.610 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.735 ;
  2990. ; 0.625 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.750 ;
  2991. ; 0.636 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.761 ;
  2992. ; 0.636 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_reg ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.761 ;
  2993. ; 0.637 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.762 ;
  2994. ; 0.651 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.776 ;
  2995. ; 0.653 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hwrite ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.236 ; 0.973 ;
  2996. ; 0.653 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[7] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.236 ; 0.973 ;
  2997. ; 0.653 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[12] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.236 ; 0.973 ;
  2998. ; 0.683 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.808 ;
  2999. ; 0.683 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.808 ;
  3000. ; 0.683 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.808 ;
  3001. ; 0.683 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.808 ;
  3002. ; 0.734 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.859 ;
  3003. ; 0.813 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.938 ;
  3004. ; 0.813 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.938 ;
  3005. ; 0.813 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.938 ;
  3006. ; 0.813 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.938 ;
  3007. ; 0.813 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.938 ;
  3008. ; 0.822 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.947 ;
  3009. ; 0.822 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.947 ;
  3010. ; 0.822 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.947 ;
  3011. ; 0.822 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.947 ;
  3012. ; 0.822 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.947 ;
  3013. ; 0.822 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.947 ;
  3014. ; 0.822 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.947 ;
  3015. ; 0.822 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.947 ;
  3016. ; 0.822 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.947 ;
  3017. ; 0.822 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.947 ;
  3018. ; 0.822 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.947 ;
  3019. ; 0.822 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.947 ;
  3020. ; 0.822 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.947 ;
  3021. ; 0.840 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.965 ;
  3022. ; 0.840 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.965 ;
  3023. ; 0.843 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.968 ;
  3024. ; 0.843 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.968 ;
  3025. ; 0.843 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.041 ; 0.968 ;
  3026. ; 0.929 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[6] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.220 ; 1.233 ;
  3027. ; 0.929 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[2] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.220 ; 1.233 ;
  3028. ; 0.929 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[9] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.220 ; 1.233 ;
  3029. ; 0.929 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[8] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.220 ; 1.233 ;
  3030. ; 0.929 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[5] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.220 ; 1.233 ;
  3031. ; 0.929 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[10] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.220 ; 1.233 ;
  3032. ; 0.929 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[4] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.220 ; 1.233 ;
  3033. ; 0.929 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[3] ; PIN_HSI ; PIN_HSI ; 0.000 ; 0.220 ; 1.233 ;
  3034. +-------+------------------------------------------------------+------------------------------------------------------+--------------+-------------+--------------+------------+------------+
  3035. +-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
  3036. ; Fast 1200mV 0C Model Hold: 'pll_inst|auto_generated|pll1|clk[0]' ;
  3037. +-------+-------------------------------------------------------+------------------------------------------------------+-------------------------------------+-------------------------------------+--------------+------------+------------+
  3038. ; Slack ; From Node ; To Node ; Launch Clock ; Latch Clock ; Relationship ; Clock Skew ; Data Delay ;
  3039. +-------+-------------------------------------------------------+------------------------------------------------------+-------------------------------------+-------------------------------------+--------------+------------+------------+
  3040. ; 0.182 ; multi_uart_ip:macro_inst|sim_clk_reg ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.307 ;
  3041. ; 0.183 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.040 ; 0.307 ;
  3042. ; 0.183 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.040 ; 0.307 ;
  3043. ; 0.196 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.040 ; 0.320 ;
  3044. ; 0.196 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[6] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[6] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; -0.001 ; 0.287 ; 0.566 ;
  3045. ; 0.293 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.418 ;
  3046. ; 0.294 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.419 ;
  3047. ; 0.294 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.419 ;
  3048. ; 0.295 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.420 ;
  3049. ; 0.295 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.420 ;
  3050. ; 0.296 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.421 ;
  3051. ; 0.302 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.427 ;
  3052. ; 0.304 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.040 ; 0.428 ;
  3053. ; 0.306 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.431 ;
  3054. ; 0.332 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[8] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[8] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; -0.001 ; 0.288 ; 0.703 ;
  3055. ; 0.357 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[3] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[3] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; -0.001 ; 0.288 ; 0.728 ;
  3056. ; 0.442 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.567 ;
  3057. ; 0.443 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.568 ;
  3058. ; 0.451 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.576 ;
  3059. ; 0.452 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[2] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[2] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; -0.001 ; 0.287 ; 0.822 ;
  3060. ; 0.453 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.578 ;
  3061. ; 0.453 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.578 ;
  3062. ; 0.453 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.578 ;
  3063. ; 0.454 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.579 ;
  3064. ; 0.456 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.581 ;
  3065. ; 0.456 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.581 ;
  3066. ; 0.456 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.581 ;
  3067. ; 0.494 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.619 ;
  3068. ; 0.496 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.621 ;
  3069. ; 0.505 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.630 ;
  3070. ; 0.506 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.631 ;
  3071. ; 0.508 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.633 ;
  3072. ; 0.509 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.634 ;
  3073. ; 0.514 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.639 ;
  3074. ; 0.519 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.644 ;
  3075. ; 0.519 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.644 ;
  3076. ; 0.519 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.644 ;
  3077. ; 0.522 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.647 ;
  3078. ; 0.522 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.647 ;
  3079. ; 0.530 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[4] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[4] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; -0.001 ; 0.288 ; 0.901 ;
  3080. ; 0.542 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[9] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[9] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; -0.001 ; 0.288 ; 0.913 ;
  3081. ; 0.544 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.669 ;
  3082. ; 0.571 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.696 ;
  3083. ; 0.572 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.697 ;
  3084. ; 0.574 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.699 ;
  3085. ; 0.585 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.710 ;
  3086. ; 0.585 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.710 ;
  3087. ; 0.588 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.713 ;
  3088. ; 0.609 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.734 ;
  3089. ; 0.610 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.735 ;
  3090. ; 0.622 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[5] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[5] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; -0.001 ; 0.287 ; 0.992 ;
  3091. ; 0.625 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.750 ;
  3092. ; 0.636 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.761 ;
  3093. ; 0.636 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_reg ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.761 ;
  3094. ; 0.637 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.762 ;
  3095. ; 0.651 ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.776 ;
  3096. ; 0.653 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hwrite ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.236 ; 0.973 ;
  3097. ; 0.653 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[7] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.236 ; 0.973 ;
  3098. ; 0.653 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[12] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.236 ; 0.973 ;
  3099. ; 0.683 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.808 ;
  3100. ; 0.683 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.808 ;
  3101. ; 0.683 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.808 ;
  3102. ; 0.683 ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.808 ;
  3103. ; 0.734 ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.859 ;
  3104. ; 0.744 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[10] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[10] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; -0.001 ; 0.288 ; 1.115 ;
  3105. ; 0.798 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[7] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[7] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; -0.001 ; 0.303 ; 1.184 ;
  3106. ; 0.813 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.938 ;
  3107. ; 0.813 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.938 ;
  3108. ; 0.813 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.938 ;
  3109. ; 0.813 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.938 ;
  3110. ; 0.813 ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.938 ;
  3111. ; 0.822 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.947 ;
  3112. ; 0.822 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.947 ;
  3113. ; 0.822 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.947 ;
  3114. ; 0.822 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.947 ;
  3115. ; 0.822 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.947 ;
  3116. ; 0.822 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.947 ;
  3117. ; 0.822 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.947 ;
  3118. ; 0.822 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.947 ;
  3119. ; 0.822 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.947 ;
  3120. ; 0.822 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.947 ;
  3121. ; 0.822 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.947 ;
  3122. ; 0.822 ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.947 ;
  3123. ; 0.822 ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.947 ;
  3124. ; 0.840 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.965 ;
  3125. ; 0.840 ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.965 ;
  3126. ; 0.843 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.968 ;
  3127. ; 0.843 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.968 ;
  3128. ; 0.843 ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.041 ; 0.968 ;
  3129. ; 0.872 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|pdone ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; -0.001 ; 0.106 ; 1.061 ;
  3130. ; 0.878 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|pvalid ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; -0.001 ; 0.104 ; 1.065 ;
  3131. ; 0.904 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[12] ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[12] ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; -0.001 ; 0.304 ; 1.291 ;
  3132. ; 0.929 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[6] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.220 ; 1.233 ;
  3133. ; 0.929 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[2] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.220 ; 1.233 ;
  3134. ; 0.929 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[9] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.220 ; 1.233 ;
  3135. ; 0.929 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[8] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.220 ; 1.233 ;
  3136. ; 0.929 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[5] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.220 ; 1.233 ;
  3137. ; 0.929 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[10] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.220 ; 1.233 ;
  3138. ; 0.929 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[4] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.220 ; 1.233 ;
  3139. ; 0.929 ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[3] ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.220 ; 1.233 ;
  3140. +-------+-------------------------------------------------------+------------------------------------------------------+-------------------------------------+-------------------------------------+--------------+------------+------------+
  3141. +--------------------------------------------------------------------------------------------------------------------------------------------------------------------+
  3142. ; Fast 1200mV 0C Model Minimum Pulse Width: 'pll_inst|auto_generated|pll1|clk[0]' ;
  3143. +-------+--------------+----------------+------------------+-------------------------------------+------------+------------------------------------------------------+
  3144. ; Slack ; Actual Width ; Required Width ; Type ; Clock ; Clock Edge ; Target ;
  3145. +-------+--------------+----------------+------------------+-------------------------------------+------------+------------------------------------------------------+
  3146. ; 1.864 ; 2.080 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ;
  3147. ; 1.864 ; 2.080 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ;
  3148. ; 1.865 ; 2.081 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ;
  3149. ; 1.865 ; 2.081 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ;
  3150. ; 1.865 ; 2.081 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ;
  3151. ; 1.865 ; 2.081 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ;
  3152. ; 1.865 ; 2.081 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ;
  3153. ; 1.865 ; 2.081 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ;
  3154. ; 1.865 ; 2.081 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ;
  3155. ; 1.865 ; 2.081 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ;
  3156. ; 1.865 ; 2.081 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_reg ;
  3157. ; 1.881 ; 2.097 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[10] ;
  3158. ; 1.881 ; 2.065 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[12] ;
  3159. ; 1.881 ; 2.097 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[2] ;
  3160. ; 1.881 ; 2.097 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[3] ;
  3161. ; 1.881 ; 2.097 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[4] ;
  3162. ; 1.881 ; 2.097 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[5] ;
  3163. ; 1.881 ; 2.097 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[6] ;
  3164. ; 1.881 ; 2.065 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[7] ;
  3165. ; 1.881 ; 2.097 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[8] ;
  3166. ; 1.881 ; 2.097 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[9] ;
  3167. ; 1.881 ; 2.065 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hwrite ;
  3168. ; 1.882 ; 2.066 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[10] ;
  3169. ; 1.882 ; 2.098 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[12] ;
  3170. ; 1.882 ; 2.066 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[2] ;
  3171. ; 1.882 ; 2.066 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[3] ;
  3172. ; 1.882 ; 2.066 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[4] ;
  3173. ; 1.882 ; 2.066 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[5] ;
  3174. ; 1.882 ; 2.066 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[6] ;
  3175. ; 1.882 ; 2.098 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[7] ;
  3176. ; 1.882 ; 2.066 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[8] ;
  3177. ; 1.882 ; 2.066 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[9] ;
  3178. ; 1.882 ; 2.098 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hwrite ;
  3179. ; 1.899 ; 2.083 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ;
  3180. ; 1.899 ; 2.083 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ;
  3181. ; 1.900 ; 2.084 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ;
  3182. ; 1.900 ; 2.084 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ;
  3183. ; 1.900 ; 2.084 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ;
  3184. ; 1.900 ; 2.084 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ;
  3185. ; 1.900 ; 2.084 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ;
  3186. ; 1.900 ; 2.084 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ;
  3187. ; 1.900 ; 2.084 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ;
  3188. ; 1.900 ; 2.084 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ;
  3189. ; 1.900 ; 2.084 ; 0.184 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|sim_clk_reg ;
  3190. ; 2.061 ; 2.061 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|haddr[12]|clk ;
  3191. ; 2.061 ; 2.061 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|haddr[7]|clk ;
  3192. ; 2.061 ; 2.061 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|hwrite|clk ;
  3193. ; 2.062 ; 2.062 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|haddr[10]|clk ;
  3194. ; 2.062 ; 2.062 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|haddr[2]|clk ;
  3195. ; 2.062 ; 2.062 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|haddr[3]|clk ;
  3196. ; 2.062 ; 2.062 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|haddr[4]|clk ;
  3197. ; 2.062 ; 2.062 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|haddr[5]|clk ;
  3198. ; 2.062 ; 2.062 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|haddr[6]|clk ;
  3199. ; 2.062 ; 2.062 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|haddr[8]|clk ;
  3200. ; 2.062 ; 2.062 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|haddr[9]|clk ;
  3201. ; 2.075 ; 2.075 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; gclksw_inst|gclk_switch|inclk[2] ;
  3202. ; 2.075 ; 2.075 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; gclksw_inst|gclk_switch|outclk ;
  3203. ; 2.079 ; 2.079 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[0]|clk ;
  3204. ; 2.079 ; 2.079 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[1]|clk ;
  3205. ; 2.079 ; 2.079 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[2]|clk ;
  3206. ; 2.079 ; 2.079 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[3]|clk ;
  3207. ; 2.079 ; 2.079 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[4]|clk ;
  3208. ; 2.079 ; 2.079 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[5]|clk ;
  3209. ; 2.079 ; 2.079 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[6]|clk ;
  3210. ; 2.079 ; 2.079 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[7]|clk ;
  3211. ; 2.079 ; 2.079 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_reg|clk ;
  3212. ; 2.079 ; 2.079 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|hdone|clk ;
  3213. ; 2.079 ; 2.079 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|hreadyout|clk ;
  3214. ; 2.086 ; 2.086 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[0]|clk ;
  3215. ; 2.086 ; 2.086 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[1]|clk ;
  3216. ; 2.086 ; 2.086 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[2]|clk ;
  3217. ; 2.086 ; 2.086 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[3]|clk ;
  3218. ; 2.086 ; 2.086 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[4]|clk ;
  3219. ; 2.086 ; 2.086 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[5]|clk ;
  3220. ; 2.086 ; 2.086 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[6]|clk ;
  3221. ; 2.086 ; 2.086 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_cnt[7]|clk ;
  3222. ; 2.086 ; 2.086 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|sim_clk_reg|clk ;
  3223. ; 2.086 ; 2.086 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|hdone|clk ;
  3224. ; 2.086 ; 2.086 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|hreadyout|clk ;
  3225. ; 2.091 ; 2.091 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; gclksw_inst|gclk_switch|inclk[2] ;
  3226. ; 2.091 ; 2.091 ; 0.000 ; Low Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; gclksw_inst|gclk_switch|outclk ;
  3227. ; 2.103 ; 2.103 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|haddr[10]|clk ;
  3228. ; 2.103 ; 2.103 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|haddr[2]|clk ;
  3229. ; 2.103 ; 2.103 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|haddr[3]|clk ;
  3230. ; 2.103 ; 2.103 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|haddr[4]|clk ;
  3231. ; 2.103 ; 2.103 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|haddr[5]|clk ;
  3232. ; 2.103 ; 2.103 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|haddr[6]|clk ;
  3233. ; 2.103 ; 2.103 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|haddr[8]|clk ;
  3234. ; 2.103 ; 2.103 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|haddr[9]|clk ;
  3235. ; 2.104 ; 2.104 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|haddr[12]|clk ;
  3236. ; 2.104 ; 2.104 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|haddr[7]|clk ;
  3237. ; 2.104 ; 2.104 ; 0.000 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; macro_inst|u_ahb2apb|hwrite|clk ;
  3238. ; 2.166 ; 4.166 ; 2.000 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[10] ;
  3239. ; 2.166 ; 4.166 ; 2.000 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[12] ;
  3240. ; 2.166 ; 4.166 ; 2.000 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[2] ;
  3241. ; 2.166 ; 4.166 ; 2.000 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[3] ;
  3242. ; 2.166 ; 4.166 ; 2.000 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[4] ;
  3243. ; 2.166 ; 4.166 ; 2.000 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[5] ;
  3244. ; 2.166 ; 4.166 ; 2.000 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[6] ;
  3245. ; 2.166 ; 4.166 ; 2.000 ; Min Period ; pll_inst|auto_generated|pll1|clk[0] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[7] ;
  3246. +-------+--------------+----------------+------------------+-------------------------------------+------------+------------------------------------------------------+
  3247. +----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
  3248. ; Fast 1200mV 0C Model Minimum Pulse Width: 'pll_inst|auto_generated|pll1|clk[3]' ;
  3249. +-------+--------------+----------------+------------------+-------------------------------------+------------+--------------------------------------------------------------------------------------------+
  3250. ; Slack ; Actual Width ; Required Width ; Type ; Clock ; Clock Edge ; Target ;
  3251. +-------+--------------+----------------+------------------+-------------------------------------+------------+--------------------------------------------------------------------------------------------+
  3252. ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|rx_reg[0] ;
  3253. ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|rx_reg[1] ;
  3254. ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|rx_reg[3] ;
  3255. ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|rx_reg[4] ;
  3256. ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|rx_reg[5] ;
  3257. ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|rx_reg[6] ;
  3258. ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|rx_reg[7] ;
  3259. ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_idle ;
  3260. ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_idle ;
  3261. ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_state.UART_PARITY ;
  3262. ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_state.UART_STOP ;
  3263. ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|sync_fifo:rx_fifo|fifo[1][0] ;
  3264. ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|sync_fifo:rx_fifo|fifo[1][1] ;
  3265. ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|sync_fifo:rx_fifo|fifo[1][2] ;
  3266. ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|sync_fifo:rx_fifo|fifo[1][3] ;
  3267. ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|sync_fifo:rx_fifo|fifo[1][4] ;
  3268. ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|sync_fifo:rx_fifo|fifo[1][5] ;
  3269. ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|sync_fifo:rx_fifo|fifo[1][6] ;
  3270. ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|sync_fifo:rx_fifo|fifo[1][7] ;
  3271. ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|sync_fifo:rx_fifo|fifo[1][0] ;
  3272. ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|sync_fifo:rx_fifo|fifo[1][1] ;
  3273. ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|sync_fifo:rx_fifo|fifo[1][2] ;
  3274. ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|sync_fifo:rx_fifo|fifo[1][3] ;
  3275. ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|sync_fifo:rx_fifo|fifo[1][4] ;
  3276. ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|sync_fifo:rx_fifo|fifo[1][5] ;
  3277. ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|sync_fifo:rx_fifo|fifo[1][6] ;
  3278. ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|sync_fifo:rx_fifo|fifo[1][7] ;
  3279. ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[5]|sync_fifo:rx_fifo|fifo[1][0] ;
  3280. ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[5]|sync_fifo:rx_fifo|fifo[1][1] ;
  3281. ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[5]|sync_fifo:rx_fifo|fifo[1][2] ;
  3282. ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[5]|sync_fifo:rx_fifo|fifo[1][3] ;
  3283. ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[5]|sync_fifo:rx_fifo|fifo[1][4] ;
  3284. ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[5]|sync_fifo:rx_fifo|fifo[1][5] ;
  3285. ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[5]|sync_fifo:rx_fifo|fifo[1][6] ;
  3286. ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[5]|sync_fifo:rx_fifo|fifo[1][7] ;
  3287. ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|sync_fifo:tx_fifo|fifo[1][0] ;
  3288. ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|sync_fifo:tx_fifo|fifo[1][1] ;
  3289. ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|sync_fifo:tx_fifo|fifo[1][2] ;
  3290. ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|sync_fifo:tx_fifo|fifo[1][3] ;
  3291. ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|sync_fifo:tx_fifo|fifo[1][4] ;
  3292. ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|sync_fifo:tx_fifo|fifo[1][5] ;
  3293. ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|sync_fifo:tx_fifo|fifo[1][6] ;
  3294. ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|sync_fifo:tx_fifo|fifo[1][7] ;
  3295. ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|tx_complete ;
  3296. ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|tx_shift_reg[0] ;
  3297. ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|tx_shift_reg[1] ;
  3298. ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|tx_shift_reg[2] ;
  3299. ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|tx_shift_reg[3] ;
  3300. ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|tx_shift_reg[4] ;
  3301. ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|tx_shift_reg[5] ;
  3302. ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|tx_shift_reg[6] ;
  3303. ; 3.947 ; 4.163 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|tx_shift_reg[7] ;
  3304. ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|apbState.apbAccess ;
  3305. ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|apbState.apbIdle ;
  3306. ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|apbState.apbSetup ;
  3307. ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|pvalid ;
  3308. ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|baud_gen:u_baud|i_cnt[0] ;
  3309. ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|baud_gen:u_baud|i_cnt[10] ;
  3310. ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|baud_gen:u_baud|i_cnt[11] ;
  3311. ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|baud_gen:u_baud|i_cnt[12] ;
  3312. ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|baud_gen:u_baud|i_cnt[13] ;
  3313. ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|baud_gen:u_baud|i_cnt[14] ;
  3314. ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|baud_gen:u_baud|i_cnt[15] ;
  3315. ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|baud_gen:u_baud|i_cnt[1] ;
  3316. ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|baud_gen:u_baud|i_cnt[2] ;
  3317. ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|baud_gen:u_baud|i_cnt[3] ;
  3318. ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|baud_gen:u_baud|i_cnt[4] ;
  3319. ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|baud_gen:u_baud|i_cnt[5] ;
  3320. ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|baud_gen:u_baud|i_cnt[6] ;
  3321. ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|baud_gen:u_baud|i_cnt[7] ;
  3322. ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|baud_gen:u_baud|i_cnt[8] ;
  3323. ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|baud_gen:u_baud|i_cnt[9] ;
  3324. ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[0] ;
  3325. ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|break_error_ie[1] ;
  3326. ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|break_error_ie[2] ;
  3327. ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|framing_error_ie[1] ;
  3328. ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|framing_error_ie[2] ;
  3329. ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|interrupts[2] ;
  3330. ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|interrupts[3] ;
  3331. ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|interrupts[5] ;
  3332. ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|overrun_error_ie[2] ;
  3333. ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|parity_error_ie[1] ;
  3334. ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|parity_error_ie[2] ;
  3335. ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_idle_ie[2] ;
  3336. ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_not_empty_ie[1] ;
  3337. ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_not_empty_ie[2] ;
  3338. ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_read[0] ;
  3339. ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_read[1] ;
  3340. ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_read[2] ;
  3341. ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_read[3] ;
  3342. ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_reg[1] ;
  3343. ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|tx_complete_ie[2] ;
  3344. ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|tx_not_full_ie[1] ;
  3345. ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|tx_not_full_ie[2] ;
  3346. ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|tx_write[0] ;
  3347. ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|break_error ;
  3348. ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|overrun_error ;
  3349. ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|parity_error ;
  3350. ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|rx_baud_cnt[0] ;
  3351. ; 3.948 ; 4.164 ; 0.216 ; High Pulse Width ; pll_inst|auto_generated|pll1|clk[3] ; Rise ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|rx_baud_cnt[1] ;
  3352. +-------+--------------+----------------+------------------+-------------------------------------+------------+--------------------------------------------------------------------------------------------+
  3353. +-----------------------------------------------------------------------------------------------------------------------------------------+
  3354. ; Fast 1200mV 0C Model Minimum Pulse Width: 'PIN_HSI' ;
  3355. +--------+--------------+----------------+------------------+---------+------------+------------------------------------------------------+
  3356. ; Slack ; Actual Width ; Required Width ; Type ; Clock ; Clock Edge ; Target ;
  3357. +--------+--------------+----------------+------------------+---------+------------+------------------------------------------------------+
  3358. ; 49.255 ; 49.439 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[12] ;
  3359. ; 49.255 ; 49.439 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[7] ;
  3360. ; 49.255 ; 49.439 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hwrite ;
  3361. ; 49.256 ; 49.440 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[10] ;
  3362. ; 49.256 ; 49.440 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[2] ;
  3363. ; 49.256 ; 49.440 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[3] ;
  3364. ; 49.256 ; 49.440 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[4] ;
  3365. ; 49.256 ; 49.440 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[5] ;
  3366. ; 49.256 ; 49.440 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[6] ;
  3367. ; 49.256 ; 49.440 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[8] ;
  3368. ; 49.256 ; 49.440 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[9] ;
  3369. ; 49.273 ; 49.457 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ;
  3370. ; 49.273 ; 49.457 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ;
  3371. ; 49.274 ; 49.458 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ;
  3372. ; 49.274 ; 49.458 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ;
  3373. ; 49.274 ; 49.458 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ;
  3374. ; 49.274 ; 49.458 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ;
  3375. ; 49.274 ; 49.458 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ;
  3376. ; 49.274 ; 49.458 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ;
  3377. ; 49.274 ; 49.458 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ;
  3378. ; 49.274 ; 49.458 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ;
  3379. ; 49.274 ; 49.458 ; 0.184 ; Low Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_reg ;
  3380. ; 49.435 ; 49.435 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[12]|clk ;
  3381. ; 49.435 ; 49.435 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[7]|clk ;
  3382. ; 49.435 ; 49.435 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|hwrite|clk ;
  3383. ; 49.436 ; 49.436 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[10]|clk ;
  3384. ; 49.436 ; 49.436 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[2]|clk ;
  3385. ; 49.436 ; 49.436 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[3]|clk ;
  3386. ; 49.436 ; 49.436 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[4]|clk ;
  3387. ; 49.436 ; 49.436 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[5]|clk ;
  3388. ; 49.436 ; 49.436 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[6]|clk ;
  3389. ; 49.436 ; 49.436 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[8]|clk ;
  3390. ; 49.436 ; 49.436 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[9]|clk ;
  3391. ; 49.448 ; 49.448 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; PIN_HSI~input|o ;
  3392. ; 49.452 ; 49.452 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[0]|clk ;
  3393. ; 49.452 ; 49.452 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[1]|clk ;
  3394. ; 49.452 ; 49.452 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[2]|clk ;
  3395. ; 49.452 ; 49.452 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[3]|clk ;
  3396. ; 49.452 ; 49.452 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[4]|clk ;
  3397. ; 49.452 ; 49.452 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[5]|clk ;
  3398. ; 49.452 ; 49.452 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[6]|clk ;
  3399. ; 49.452 ; 49.452 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[7]|clk ;
  3400. ; 49.452 ; 49.452 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_reg|clk ;
  3401. ; 49.453 ; 49.453 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|hdone|clk ;
  3402. ; 49.453 ; 49.453 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|hreadyout|clk ;
  3403. ; 49.464 ; 49.464 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; gclksw_inst|gclk_switch|inclk[0] ;
  3404. ; 49.464 ; 49.464 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; gclksw_inst|gclk_switch|outclk ;
  3405. ; 50.000 ; 50.000 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; PIN_HSI~input|i ;
  3406. ; 50.000 ; 50.000 ; 0.000 ; Low Pulse Width ; PIN_HSI ; Rise ; PIN_HSI~input|i ;
  3407. ; 50.325 ; 50.541 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hdone ;
  3408. ; 50.325 ; 50.541 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ;
  3409. ; 50.326 ; 50.542 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[0] ;
  3410. ; 50.326 ; 50.542 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[1] ;
  3411. ; 50.326 ; 50.542 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[2] ;
  3412. ; 50.326 ; 50.542 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[3] ;
  3413. ; 50.326 ; 50.542 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[4] ;
  3414. ; 50.326 ; 50.542 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[5] ;
  3415. ; 50.326 ; 50.542 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[6] ;
  3416. ; 50.326 ; 50.542 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_cnt[7] ;
  3417. ; 50.326 ; 50.542 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|sim_clk_reg ;
  3418. ; 50.342 ; 50.558 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[10] ;
  3419. ; 50.342 ; 50.558 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[2] ;
  3420. ; 50.342 ; 50.558 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[3] ;
  3421. ; 50.342 ; 50.558 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[4] ;
  3422. ; 50.342 ; 50.558 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[5] ;
  3423. ; 50.342 ; 50.558 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[6] ;
  3424. ; 50.342 ; 50.558 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[8] ;
  3425. ; 50.342 ; 50.558 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[9] ;
  3426. ; 50.343 ; 50.559 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[12] ;
  3427. ; 50.343 ; 50.559 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[7] ;
  3428. ; 50.343 ; 50.559 ; 0.216 ; High Pulse Width ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hwrite ;
  3429. ; 50.535 ; 50.535 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; gclksw_inst|gclk_switch|inclk[0] ;
  3430. ; 50.535 ; 50.535 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; gclksw_inst|gclk_switch|outclk ;
  3431. ; 50.546 ; 50.546 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[0]|clk ;
  3432. ; 50.546 ; 50.546 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[1]|clk ;
  3433. ; 50.546 ; 50.546 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[2]|clk ;
  3434. ; 50.546 ; 50.546 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[3]|clk ;
  3435. ; 50.546 ; 50.546 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[4]|clk ;
  3436. ; 50.546 ; 50.546 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[5]|clk ;
  3437. ; 50.546 ; 50.546 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[6]|clk ;
  3438. ; 50.546 ; 50.546 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_cnt[7]|clk ;
  3439. ; 50.546 ; 50.546 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|sim_clk_reg|clk ;
  3440. ; 50.547 ; 50.547 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|hdone|clk ;
  3441. ; 50.547 ; 50.547 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|hreadyout|clk ;
  3442. ; 50.552 ; 50.552 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; PIN_HSI~input|o ;
  3443. ; 50.564 ; 50.564 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[10]|clk ;
  3444. ; 50.564 ; 50.564 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[2]|clk ;
  3445. ; 50.564 ; 50.564 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[3]|clk ;
  3446. ; 50.564 ; 50.564 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[4]|clk ;
  3447. ; 50.564 ; 50.564 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[5]|clk ;
  3448. ; 50.564 ; 50.564 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[6]|clk ;
  3449. ; 50.564 ; 50.564 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[8]|clk ;
  3450. ; 50.564 ; 50.564 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[9]|clk ;
  3451. ; 50.565 ; 50.565 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[12]|clk ;
  3452. ; 50.565 ; 50.565 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|haddr[7]|clk ;
  3453. ; 50.565 ; 50.565 ; 0.000 ; High Pulse Width ; PIN_HSI ; Rise ; macro_inst|u_ahb2apb|hwrite|clk ;
  3454. ; 96.000 ; 100.000 ; 4.000 ; Port Rate ; PIN_HSI ; Rise ; PIN_HSI ;
  3455. ; 98.000 ; 100.000 ; 2.000 ; Min Period ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[10] ;
  3456. ; 98.000 ; 100.000 ; 2.000 ; Min Period ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[12] ;
  3457. ; 98.000 ; 100.000 ; 2.000 ; Min Period ; PIN_HSI ; Rise ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|haddr[2] ;
  3458. +--------+--------------+----------------+------------------+---------+------------+------------------------------------------------------+
  3459. +-----------------------------------------------------------------------------------------------------------------------------------+
  3460. ; Fast 1200mV 0C Model Minimum Pulse Width: 'PIN_HSE' ;
  3461. +---------+--------------+----------------+------------------+---------+------------+-----------------------------------------------+
  3462. ; Slack ; Actual Width ; Required Width ; Type ; Clock ; Clock Edge ; Target ;
  3463. +---------+--------------+----------------+------------------+---------+------------+-----------------------------------------------+
  3464. ; 61.901 ; 61.901 ; 0.000 ; Low Pulse Width ; PIN_HSE ; Rise ; pll_inst|auto_generated|pll1|clk[0] ;
  3465. ; 61.901 ; 61.901 ; 0.000 ; Low Pulse Width ; PIN_HSE ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3466. ; 61.901 ; 61.901 ; 0.000 ; Low Pulse Width ; PIN_HSE ; Rise ; pll_inst|auto_generated|pll1|observablevcoout ;
  3467. ; 61.948 ; 61.948 ; 0.000 ; Low Pulse Width ; PIN_HSE ; Rise ; PIN_HSE~input|o ;
  3468. ; 61.952 ; 61.952 ; 0.000 ; Low Pulse Width ; PIN_HSE ; Rise ; pll_inst|auto_generated|pll1|inclk[0] ;
  3469. ; 62.500 ; 62.500 ; 0.000 ; High Pulse Width ; PIN_HSE ; Rise ; PIN_HSE~input|i ;
  3470. ; 62.500 ; 62.500 ; 0.000 ; Low Pulse Width ; PIN_HSE ; Rise ; PIN_HSE~input|i ;
  3471. ; 63.048 ; 63.048 ; 0.000 ; High Pulse Width ; PIN_HSE ; Rise ; pll_inst|auto_generated|pll1|inclk[0] ;
  3472. ; 63.052 ; 63.052 ; 0.000 ; High Pulse Width ; PIN_HSE ; Rise ; PIN_HSE~input|o ;
  3473. ; 63.095 ; 63.095 ; 0.000 ; High Pulse Width ; PIN_HSE ; Rise ; pll_inst|auto_generated|pll1|clk[0] ;
  3474. ; 63.095 ; 63.095 ; 0.000 ; High Pulse Width ; PIN_HSE ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3475. ; 63.095 ; 63.095 ; 0.000 ; High Pulse Width ; PIN_HSE ; Rise ; pll_inst|auto_generated|pll1|observablevcoout ;
  3476. ; 121.000 ; 125.000 ; 4.000 ; Port Rate ; PIN_HSE ; Rise ; PIN_HSE ;
  3477. +---------+--------------+----------------+------------------+---------+------------+-----------------------------------------------+
  3478. +---------------------------------------------------------------------------------------------+
  3479. ; Setup Times ;
  3480. +-------------+------------+-------+-------+------------+-------------------------------------+
  3481. ; Data Port ; Clock Port ; Rise ; Fall ; Clock Edge ; Clock Reference ;
  3482. +-------------+------------+-------+-------+------------+-------------------------------------+
  3483. ; SIM_IO[*] ; PIN_HSE ; 3.009 ; 3.671 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3484. ; SIM_IO[0] ; PIN_HSE ; 2.106 ; 2.834 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3485. ; SIM_IO[1] ; PIN_HSE ; 2.184 ; 2.905 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3486. ; SIM_IO[2] ; PIN_HSE ; 2.327 ; 3.047 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3487. ; SIM_IO[3] ; PIN_HSE ; 2.711 ; 3.426 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3488. ; SIM_IO[4] ; PIN_HSE ; 2.189 ; 2.913 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3489. ; SIM_IO[5] ; PIN_HSE ; 2.139 ; 2.855 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3490. ; SIM_IO[6] ; PIN_HSE ; 2.494 ; 3.260 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3491. ; SIM_IO[7] ; PIN_HSE ; 2.285 ; 3.043 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3492. ; SIM_IO[8] ; PIN_HSE ; 2.259 ; 2.987 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3493. ; SIM_IO[9] ; PIN_HSE ; 2.507 ; 3.290 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3494. ; SIM_IO[10] ; PIN_HSE ; 3.009 ; 3.671 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3495. ; SIM_IO[11] ; PIN_HSE ; 2.369 ; 3.111 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3496. +-------------+------------+-------+-------+------------+-------------------------------------+
  3497. +-----------------------------------------------------------------------------------------------+
  3498. ; Hold Times ;
  3499. +-------------+------------+--------+--------+------------+-------------------------------------+
  3500. ; Data Port ; Clock Port ; Rise ; Fall ; Clock Edge ; Clock Reference ;
  3501. +-------------+------------+--------+--------+------------+-------------------------------------+
  3502. ; SIM_IO[*] ; PIN_HSE ; -1.682 ; -2.410 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3503. ; SIM_IO[0] ; PIN_HSE ; -1.682 ; -2.410 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3504. ; SIM_IO[1] ; PIN_HSE ; -1.759 ; -2.480 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3505. ; SIM_IO[2] ; PIN_HSE ; -1.896 ; -2.616 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3506. ; SIM_IO[3] ; PIN_HSE ; -2.256 ; -2.958 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3507. ; SIM_IO[4] ; PIN_HSE ; -1.767 ; -2.490 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3508. ; SIM_IO[5] ; PIN_HSE ; -1.713 ; -2.430 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3509. ; SIM_IO[6] ; PIN_HSE ; -2.059 ; -2.823 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3510. ; SIM_IO[7] ; PIN_HSE ; -1.854 ; -2.611 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3511. ; SIM_IO[8] ; PIN_HSE ; -1.832 ; -2.560 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3512. ; SIM_IO[9] ; PIN_HSE ; -2.070 ; -2.850 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3513. ; SIM_IO[10] ; PIN_HSE ; -2.564 ; -3.221 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3514. ; SIM_IO[11] ; PIN_HSE ; -1.936 ; -2.677 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3515. +-------------+------------+--------+--------+------------+-------------------------------------+
  3516. +----------------------------------------------------------------------------------------------------------------------------+
  3517. ; Clock to Output Times ;
  3518. +------------------------------------------+------------+--------+--------+------------+-------------------------------------+
  3519. ; Data Port ; Clock Port ; Rise ; Fall ; Clock Edge ; Clock Reference ;
  3520. +------------------------------------------+------------+--------+--------+------------+-------------------------------------+
  3521. ; SIM_CLK ; PIN_HSI ; 4.013 ; 4.080 ; Rise ; PIN_HSI ;
  3522. ; alta_rv32:rv32|sys_clk~QIC_DANGLING_PORT ; PIN_HSI ; 1.371 ; 1.939 ; Rise ; PIN_HSI ;
  3523. ; alta_rv32:rv32|sys_clk~QIC_DANGLING_PORT ; PIN_HSI ; 1.371 ; 1.939 ; Fall ; PIN_HSI ;
  3524. ; SIM_CLK ; PIN_HSE ; 2.583 ; 2.650 ; Rise ; pll_inst|auto_generated|pll1|clk[0] ;
  3525. ; alta_rv32:rv32|sys_clk~QIC_DANGLING_PORT ; PIN_HSE ; -0.059 ; ; Rise ; pll_inst|auto_generated|pll1|clk[0] ;
  3526. ; alta_rv32:rv32|sys_clk~QIC_DANGLING_PORT ; PIN_HSE ; ; -0.034 ; Fall ; pll_inst|auto_generated|pll1|clk[0] ;
  3527. ; SIM_IO[*] ; PIN_HSE ; 3.586 ; 3.821 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3528. ; SIM_IO[0] ; PIN_HSE ; 2.030 ; 2.046 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3529. ; SIM_IO[1] ; PIN_HSE ; 2.032 ; 2.049 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3530. ; SIM_IO[2] ; PIN_HSE ; 2.094 ; 2.110 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3531. ; SIM_IO[3] ; PIN_HSE ; 2.131 ; 2.126 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3532. ; SIM_IO[4] ; PIN_HSE ; 2.216 ; 2.225 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3533. ; SIM_IO[5] ; PIN_HSE ; 3.586 ; 3.821 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3534. ; SIM_IO[6] ; PIN_HSE ; 2.481 ; 2.451 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3535. ; SIM_IO[7] ; PIN_HSE ; 2.189 ; 2.186 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3536. ; SIM_IO[8] ; PIN_HSE ; 2.303 ; 2.283 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3537. ; SIM_IO[9] ; PIN_HSE ; 2.317 ; 2.297 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3538. ; SIM_IO[10] ; PIN_HSE ; 2.292 ; 2.283 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3539. ; SIM_IO[11] ; PIN_HSE ; 2.238 ; 2.235 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3540. +------------------------------------------+------------+--------+--------+------------+-------------------------------------+
  3541. +----------------------------------------------------------------------------------------------------------------------------+
  3542. ; Minimum Clock to Output Times ;
  3543. +------------------------------------------+------------+--------+--------+------------+-------------------------------------+
  3544. ; Data Port ; Clock Port ; Rise ; Fall ; Clock Edge ; Clock Reference ;
  3545. +------------------------------------------+------------+--------+--------+------------+-------------------------------------+
  3546. ; SIM_CLK ; PIN_HSI ; 3.879 ; 3.941 ; Rise ; PIN_HSI ;
  3547. ; alta_rv32:rv32|sys_clk~QIC_DANGLING_PORT ; PIN_HSI ; 1.327 ; 1.895 ; Rise ; PIN_HSI ;
  3548. ; alta_rv32:rv32|sys_clk~QIC_DANGLING_PORT ; PIN_HSI ; 1.327 ; 1.895 ; Fall ; PIN_HSI ;
  3549. ; SIM_CLK ; PIN_HSE ; 2.245 ; 2.307 ; Rise ; pll_inst|auto_generated|pll1|clk[0] ;
  3550. ; alta_rv32:rv32|sys_clk~QIC_DANGLING_PORT ; PIN_HSE ; -0.307 ; ; Rise ; pll_inst|auto_generated|pll1|clk[0] ;
  3551. ; alta_rv32:rv32|sys_clk~QIC_DANGLING_PORT ; PIN_HSE ; ; -0.283 ; Fall ; pll_inst|auto_generated|pll1|clk[0] ;
  3552. ; SIM_IO[*] ; PIN_HSE ; 1.710 ; 1.728 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3553. ; SIM_IO[0] ; PIN_HSE ; 1.710 ; 1.728 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3554. ; SIM_IO[1] ; PIN_HSE ; 1.714 ; 1.732 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3555. ; SIM_IO[2] ; PIN_HSE ; 1.775 ; 1.792 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3556. ; SIM_IO[3] ; PIN_HSE ; 1.808 ; 1.805 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3557. ; SIM_IO[4] ; PIN_HSE ; 1.893 ; 1.904 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3558. ; SIM_IO[5] ; PIN_HSE ; 3.257 ; 3.493 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3559. ; SIM_IO[6] ; PIN_HSE ; 2.146 ; 2.119 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3560. ; SIM_IO[7] ; PIN_HSE ; 1.863 ; 1.863 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3561. ; SIM_IO[8] ; PIN_HSE ; 1.975 ; 1.958 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3562. ; SIM_IO[9] ; PIN_HSE ; 1.988 ; 1.971 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3563. ; SIM_IO[10] ; PIN_HSE ; 1.964 ; 1.958 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3564. ; SIM_IO[11] ; PIN_HSE ; 1.912 ; 1.911 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3565. +------------------------------------------+------------+--------+--------+------------+-------------------------------------+
  3566. +---------------------------------------------------------------------------------------------+
  3567. ; Output Enable Times ;
  3568. +-------------+------------+-------+-------+------------+-------------------------------------+
  3569. ; Data Port ; Clock Port ; Rise ; Fall ; Clock Edge ; Clock Reference ;
  3570. +-------------+------------+-------+-------+------------+-------------------------------------+
  3571. ; SIM_IO[*] ; PIN_HSE ; 2.137 ; 2.063 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3572. ; SIM_IO[0] ; PIN_HSE ; 2.182 ; 2.108 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3573. ; SIM_IO[1] ; PIN_HSE ; 2.447 ; 2.373 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3574. ; SIM_IO[2] ; PIN_HSE ; 2.243 ; 2.169 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3575. ; SIM_IO[3] ; PIN_HSE ; 2.137 ; 2.063 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3576. ; SIM_IO[4] ; PIN_HSE ; 2.147 ; 2.073 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3577. ; SIM_IO[5] ; PIN_HSE ; 3.806 ; 3.490 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3578. ; SIM_IO[6] ; PIN_HSE ; 2.459 ; 2.385 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3579. ; SIM_IO[7] ; PIN_HSE ; 2.763 ; 2.689 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3580. ; SIM_IO[8] ; PIN_HSE ; 2.910 ; 2.836 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3581. ; SIM_IO[9] ; PIN_HSE ; 2.581 ; 2.507 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3582. ; SIM_IO[10] ; PIN_HSE ; 2.644 ; 2.570 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3583. ; SIM_IO[11] ; PIN_HSE ; 2.868 ; 2.794 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3584. +-------------+------------+-------+-------+------------+-------------------------------------+
  3585. +---------------------------------------------------------------------------------------------+
  3586. ; Minimum Output Enable Times ;
  3587. +-------------+------------+-------+-------+------------+-------------------------------------+
  3588. ; Data Port ; Clock Port ; Rise ; Fall ; Clock Edge ; Clock Reference ;
  3589. +-------------+------------+-------+-------+------------+-------------------------------------+
  3590. ; SIM_IO[*] ; PIN_HSE ; 1.817 ; 1.743 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3591. ; SIM_IO[0] ; PIN_HSE ; 1.859 ; 1.785 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3592. ; SIM_IO[1] ; PIN_HSE ; 2.114 ; 2.040 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3593. ; SIM_IO[2] ; PIN_HSE ; 1.919 ; 1.845 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3594. ; SIM_IO[3] ; PIN_HSE ; 1.817 ; 1.743 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3595. ; SIM_IO[4] ; PIN_HSE ; 1.826 ; 1.752 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3596. ; SIM_IO[5] ; PIN_HSE ; 3.480 ; 3.164 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3597. ; SIM_IO[6] ; PIN_HSE ; 2.126 ; 2.052 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3598. ; SIM_IO[7] ; PIN_HSE ; 2.418 ; 2.344 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3599. ; SIM_IO[8] ; PIN_HSE ; 2.559 ; 2.485 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3600. ; SIM_IO[9] ; PIN_HSE ; 2.242 ; 2.168 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3601. ; SIM_IO[10] ; PIN_HSE ; 2.303 ; 2.229 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3602. ; SIM_IO[11] ; PIN_HSE ; 2.518 ; 2.444 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3603. +-------------+------------+-------+-------+------------+-------------------------------------+
  3604. +-----------------------------------------------------------------------------------------------------+
  3605. ; Output Disable Times ;
  3606. +-------------+------------+-----------+-----------+------------+-------------------------------------+
  3607. ; Data Port ; Clock Port ; 0 to Hi-Z ; 1 to Hi-Z ; Clock Edge ; Clock Reference ;
  3608. +-------------+------------+-----------+-----------+------------+-------------------------------------+
  3609. ; SIM_IO[*] ; PIN_HSE ; 2.105 ; 2.179 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3610. ; SIM_IO[0] ; PIN_HSE ; 2.159 ; 2.233 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3611. ; SIM_IO[1] ; PIN_HSE ; 2.466 ; 2.540 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3612. ; SIM_IO[2] ; PIN_HSE ; 2.220 ; 2.294 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3613. ; SIM_IO[3] ; PIN_HSE ; 2.105 ; 2.179 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3614. ; SIM_IO[4] ; PIN_HSE ; 2.118 ; 2.192 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3615. ; SIM_IO[5] ; PIN_HSE ; 3.544 ; 3.860 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3616. ; SIM_IO[6] ; PIN_HSE ; 2.471 ; 2.545 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3617. ; SIM_IO[7] ; PIN_HSE ; 2.810 ; 2.884 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3618. ; SIM_IO[8] ; PIN_HSE ; 2.976 ; 3.050 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3619. ; SIM_IO[9] ; PIN_HSE ; 2.613 ; 2.687 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3620. ; SIM_IO[10] ; PIN_HSE ; 2.684 ; 2.758 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3621. ; SIM_IO[11] ; PIN_HSE ; 2.924 ; 2.998 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3622. +-------------+------------+-----------+-----------+------------+-------------------------------------+
  3623. +-----------------------------------------------------------------------------------------------------+
  3624. ; Minimum Output Disable Times ;
  3625. +-------------+------------+-----------+-----------+------------+-------------------------------------+
  3626. ; Data Port ; Clock Port ; 0 to Hi-Z ; 1 to Hi-Z ; Clock Edge ; Clock Reference ;
  3627. +-------------+------------+-----------+-----------+------------+-------------------------------------+
  3628. ; SIM_IO[*] ; PIN_HSE ; 1.783 ; 1.857 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3629. ; SIM_IO[0] ; PIN_HSE ; 1.834 ; 1.908 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3630. ; SIM_IO[1] ; PIN_HSE ; 2.130 ; 2.204 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3631. ; SIM_IO[2] ; PIN_HSE ; 1.893 ; 1.967 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3632. ; SIM_IO[3] ; PIN_HSE ; 1.783 ; 1.857 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3633. ; SIM_IO[4] ; PIN_HSE ; 1.796 ; 1.870 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3634. ; SIM_IO[5] ; PIN_HSE ; 3.216 ; 3.532 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3635. ; SIM_IO[6] ; PIN_HSE ; 2.134 ; 2.208 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3636. ; SIM_IO[7] ; PIN_HSE ; 2.460 ; 2.534 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3637. ; SIM_IO[8] ; PIN_HSE ; 2.619 ; 2.693 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3638. ; SIM_IO[9] ; PIN_HSE ; 2.270 ; 2.344 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3639. ; SIM_IO[10] ; PIN_HSE ; 2.339 ; 2.413 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3640. ; SIM_IO[11] ; PIN_HSE ; 2.569 ; 2.643 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3641. +-------------+------------+-----------+-----------+------------+-------------------------------------+
  3642. ---------------------------------------------
  3643. ; Fast 1200mV 0C Model Metastability Report ;
  3644. ---------------------------------------------
  3645. No synchronizer chains to report.
  3646. +--------------------------------------------------------------------------------------------------+
  3647. ; Multicorner Timing Analysis Summary ;
  3648. +--------------------------------------+--------+-------+----------+---------+---------------------+
  3649. ; Clock ; Setup ; Hold ; Recovery ; Removal ; Minimum Pulse Width ;
  3650. +--------------------------------------+--------+-------+----------+---------+---------------------+
  3651. ; Worst-case Slack ; 1.455 ; 0.153 ; N/A ; N/A ; 1.679 ;
  3652. ; PIN_HSE ; N/A ; N/A ; N/A ; N/A ; 61.901 ;
  3653. ; PIN_HSI ; 97.289 ; 0.182 ; N/A ; N/A ; 49.255 ;
  3654. ; pll_inst|auto_generated|pll1|clk[0] ; 1.455 ; 0.182 ; N/A ; N/A ; 1.679 ;
  3655. ; pll_inst|auto_generated|pll1|clk[3] ; 1.847 ; 0.153 ; N/A ; N/A ; 3.802 ;
  3656. ; Design-wide TNS ; 0.0 ; 0.0 ; 0.0 ; 0.0 ; 0.0 ;
  3657. ; PIN_HSE ; N/A ; N/A ; N/A ; N/A ; 0.000 ;
  3658. ; PIN_HSI ; 0.000 ; 0.000 ; N/A ; N/A ; 0.000 ;
  3659. ; pll_inst|auto_generated|pll1|clk[0] ; 0.000 ; 0.000 ; N/A ; N/A ; 0.000 ;
  3660. ; pll_inst|auto_generated|pll1|clk[3] ; 0.000 ; 0.000 ; N/A ; N/A ; 0.000 ;
  3661. +--------------------------------------+--------+-------+----------+---------+---------------------+
  3662. +---------------------------------------------------------------------------------------------+
  3663. ; Setup Times ;
  3664. +-------------+------------+-------+-------+------------+-------------------------------------+
  3665. ; Data Port ; Clock Port ; Rise ; Fall ; Clock Edge ; Clock Reference ;
  3666. +-------------+------------+-------+-------+------------+-------------------------------------+
  3667. ; SIM_IO[*] ; PIN_HSE ; 6.264 ; 6.748 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3668. ; SIM_IO[0] ; PIN_HSE ; 4.384 ; 4.709 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3669. ; SIM_IO[1] ; PIN_HSE ; 4.539 ; 4.858 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3670. ; SIM_IO[2] ; PIN_HSE ; 4.819 ; 5.091 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3671. ; SIM_IO[3] ; PIN_HSE ; 5.781 ; 6.183 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3672. ; SIM_IO[4] ; PIN_HSE ; 4.433 ; 4.764 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3673. ; SIM_IO[5] ; PIN_HSE ; 4.459 ; 4.786 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3674. ; SIM_IO[6] ; PIN_HSE ; 5.184 ; 5.460 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3675. ; SIM_IO[7] ; PIN_HSE ; 4.791 ; 5.086 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3676. ; SIM_IO[8] ; PIN_HSE ; 4.660 ; 4.970 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3677. ; SIM_IO[9] ; PIN_HSE ; 5.222 ; 5.549 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3678. ; SIM_IO[10] ; PIN_HSE ; 6.264 ; 6.748 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3679. ; SIM_IO[11] ; PIN_HSE ; 4.928 ; 5.225 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3680. +-------------+------------+-------+-------+------------+-------------------------------------+
  3681. +-----------------------------------------------------------------------------------------------+
  3682. ; Hold Times ;
  3683. +-------------+------------+--------+--------+------------+-------------------------------------+
  3684. ; Data Port ; Clock Port ; Rise ; Fall ; Clock Edge ; Clock Reference ;
  3685. +-------------+------------+--------+--------+------------+-------------------------------------+
  3686. ; SIM_IO[*] ; PIN_HSE ; -1.682 ; -2.410 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3687. ; SIM_IO[0] ; PIN_HSE ; -1.682 ; -2.410 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3688. ; SIM_IO[1] ; PIN_HSE ; -1.759 ; -2.480 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3689. ; SIM_IO[2] ; PIN_HSE ; -1.896 ; -2.616 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3690. ; SIM_IO[3] ; PIN_HSE ; -2.256 ; -2.958 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3691. ; SIM_IO[4] ; PIN_HSE ; -1.767 ; -2.490 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3692. ; SIM_IO[5] ; PIN_HSE ; -1.713 ; -2.430 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3693. ; SIM_IO[6] ; PIN_HSE ; -2.059 ; -2.823 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3694. ; SIM_IO[7] ; PIN_HSE ; -1.854 ; -2.611 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3695. ; SIM_IO[8] ; PIN_HSE ; -1.832 ; -2.560 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3696. ; SIM_IO[9] ; PIN_HSE ; -2.070 ; -2.850 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3697. ; SIM_IO[10] ; PIN_HSE ; -2.564 ; -3.221 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3698. ; SIM_IO[11] ; PIN_HSE ; -1.936 ; -2.677 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3699. +-------------+------------+--------+--------+------------+-------------------------------------+
  3700. +--------------------------------------------------------------------------------------------------------------------------+
  3701. ; Clock to Output Times ;
  3702. +------------------------------------------+------------+-------+-------+------------+-------------------------------------+
  3703. ; Data Port ; Clock Port ; Rise ; Fall ; Clock Edge ; Clock Reference ;
  3704. +------------------------------------------+------------+-------+-------+------------+-------------------------------------+
  3705. ; SIM_CLK ; PIN_HSI ; 8.420 ; 8.230 ; Rise ; PIN_HSI ;
  3706. ; alta_rv32:rv32|sys_clk~QIC_DANGLING_PORT ; PIN_HSI ; 3.028 ; 3.099 ; Rise ; PIN_HSI ;
  3707. ; alta_rv32:rv32|sys_clk~QIC_DANGLING_PORT ; PIN_HSI ; 3.028 ; 3.099 ; Fall ; PIN_HSI ;
  3708. ; SIM_CLK ; PIN_HSE ; 5.608 ; 5.418 ; Rise ; pll_inst|auto_generated|pll1|clk[0] ;
  3709. ; alta_rv32:rv32|sys_clk~QIC_DANGLING_PORT ; PIN_HSE ; 0.337 ; ; Rise ; pll_inst|auto_generated|pll1|clk[0] ;
  3710. ; alta_rv32:rv32|sys_clk~QIC_DANGLING_PORT ; PIN_HSE ; ; 0.255 ; Fall ; pll_inst|auto_generated|pll1|clk[0] ;
  3711. ; SIM_IO[*] ; PIN_HSE ; 6.674 ; 7.288 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3712. ; SIM_IO[0] ; PIN_HSE ; 4.266 ; 4.424 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3713. ; SIM_IO[1] ; PIN_HSE ; 4.257 ; 4.422 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3714. ; SIM_IO[2] ; PIN_HSE ; 4.333 ; 4.492 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3715. ; SIM_IO[3] ; PIN_HSE ; 4.448 ; 4.584 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3716. ; SIM_IO[4] ; PIN_HSE ; 4.570 ; 4.788 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3717. ; SIM_IO[5] ; PIN_HSE ; 6.674 ; 7.288 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3718. ; SIM_IO[6] ; PIN_HSE ; 5.088 ; 5.305 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3719. ; SIM_IO[7] ; PIN_HSE ; 4.607 ; 4.792 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3720. ; SIM_IO[8] ; PIN_HSE ; 4.767 ; 4.929 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3721. ; SIM_IO[9] ; PIN_HSE ; 4.790 ; 4.948 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3722. ; SIM_IO[10] ; PIN_HSE ; 4.717 ; 4.898 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3723. ; SIM_IO[11] ; PIN_HSE ; 4.651 ; 4.845 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3724. +------------------------------------------+------------+-------+-------+------------+-------------------------------------+
  3725. +----------------------------------------------------------------------------------------------------------------------------+
  3726. ; Minimum Clock to Output Times ;
  3727. +------------------------------------------+------------+--------+--------+------------+-------------------------------------+
  3728. ; Data Port ; Clock Port ; Rise ; Fall ; Clock Edge ; Clock Reference ;
  3729. +------------------------------------------+------------+--------+--------+------------+-------------------------------------+
  3730. ; SIM_CLK ; PIN_HSI ; 3.879 ; 3.941 ; Rise ; PIN_HSI ;
  3731. ; alta_rv32:rv32|sys_clk~QIC_DANGLING_PORT ; PIN_HSI ; 1.327 ; 1.895 ; Rise ; PIN_HSI ;
  3732. ; alta_rv32:rv32|sys_clk~QIC_DANGLING_PORT ; PIN_HSI ; 1.327 ; 1.895 ; Fall ; PIN_HSI ;
  3733. ; SIM_CLK ; PIN_HSE ; 2.245 ; 2.307 ; Rise ; pll_inst|auto_generated|pll1|clk[0] ;
  3734. ; alta_rv32:rv32|sys_clk~QIC_DANGLING_PORT ; PIN_HSE ; -0.307 ; ; Rise ; pll_inst|auto_generated|pll1|clk[0] ;
  3735. ; alta_rv32:rv32|sys_clk~QIC_DANGLING_PORT ; PIN_HSE ; ; -0.348 ; Fall ; pll_inst|auto_generated|pll1|clk[0] ;
  3736. ; SIM_IO[*] ; PIN_HSE ; 1.710 ; 1.728 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3737. ; SIM_IO[0] ; PIN_HSE ; 1.710 ; 1.728 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3738. ; SIM_IO[1] ; PIN_HSE ; 1.714 ; 1.732 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3739. ; SIM_IO[2] ; PIN_HSE ; 1.775 ; 1.792 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3740. ; SIM_IO[3] ; PIN_HSE ; 1.808 ; 1.805 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3741. ; SIM_IO[4] ; PIN_HSE ; 1.893 ; 1.904 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3742. ; SIM_IO[5] ; PIN_HSE ; 3.257 ; 3.493 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3743. ; SIM_IO[6] ; PIN_HSE ; 2.146 ; 2.119 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3744. ; SIM_IO[7] ; PIN_HSE ; 1.863 ; 1.863 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3745. ; SIM_IO[8] ; PIN_HSE ; 1.975 ; 1.958 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3746. ; SIM_IO[9] ; PIN_HSE ; 1.988 ; 1.971 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3747. ; SIM_IO[10] ; PIN_HSE ; 1.964 ; 1.958 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3748. ; SIM_IO[11] ; PIN_HSE ; 1.912 ; 1.911 ; Rise ; pll_inst|auto_generated|pll1|clk[3] ;
  3749. +------------------------------------------+------------+--------+--------+------------+-------------------------------------+
  3750. +------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
  3751. ; Board Trace Model Assignments ;
  3752. +---------------+--------------+-------------------+-------------------------+-------------------------+---------------+---------------------+----------------+------------------+--------+------------------+------------------------+------------------------+--------------+---------------+-----------------+-------+---------------------+--------------------+---------------+-----------------+-------------+
  3753. ; Pin ; I/O Standard ; Near Tline Length ; Near Tline L per Length ; Near Tline C per Length ; Near Series R ; Near Differential R ; Near Pull-up R ; Near Pull-down R ; Near C ; Far Tline Length ; Far Tline L per Length ; Far Tline C per Length ; Far Series R ; Far Pull-up R ; Far Pull-down R ; Far C ; Termination Voltage ; Far Differential R ; EBD File Name ; EBD Signal Name ; EBD Far-end ;
  3754. +---------------+--------------+-------------------+-------------------------+-------------------------+---------------+---------------------+----------------+------------------+--------+------------------+------------------------+------------------------+--------------+---------------+-----------------+-------+---------------------+--------------------+---------------+-----------------+-------------+
  3755. ; GPIO1_0 ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
  3756. ; GPIO1_1 ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
  3757. ; GPIO1_2 ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
  3758. ; GPIO1_3 ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
  3759. ; GPIO1_4 ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
  3760. ; GPIO1_5 ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
  3761. ; GPIO1_6 ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
  3762. ; GPIO1_7 ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
  3763. ; GPIO2_0 ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
  3764. ; GPIO2_1 ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
  3765. ; GPIO2_2 ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
  3766. ; GPIO2_3 ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
  3767. ; GPIO2_4 ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
  3768. ; GPIO2_5 ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
  3769. ; GPIO2_6 ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
  3770. ; GPIO2_7 ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
  3771. ; GPIO6_0 ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
  3772. ; GPIO6_2 ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
  3773. ; GPIO6_4 ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
  3774. ; GPIO9_0 ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
  3775. ; GPIO9_2 ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
  3776. ; GPIO9_3 ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
  3777. ; GPIO9_4 ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
  3778. ; GPIO9_5 ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
  3779. ; GPIO9_6 ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
  3780. ; GPIO9_7 ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
  3781. ; SIM_CLK ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
  3782. ; UART3_UARTTXD ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
  3783. ; UART4_UARTTXD ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
  3784. ; uart15_tx ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
  3785. ; GPIO6_6 ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
  3786. ; GPIO9_1 ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
  3787. ; SIM_IO[0] ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
  3788. ; SIM_IO[1] ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
  3789. ; SIM_IO[2] ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
  3790. ; SIM_IO[3] ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
  3791. ; SIM_IO[4] ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
  3792. ; SIM_IO[5] ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
  3793. ; SIM_IO[6] ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
  3794. ; SIM_IO[7] ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
  3795. ; SIM_IO[8] ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
  3796. ; SIM_IO[9] ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
  3797. ; SIM_IO[10] ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
  3798. ; SIM_IO[11] ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
  3799. ; SIM_IO_12 ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
  3800. ; SIM_IO_13 ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
  3801. ; SIM_IO_15 ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
  3802. ; ~ALTERA_DCLK~ ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
  3803. ; ~ALTERA_nCEO~ ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
  3804. +---------------+--------------+-------------------+-------------------------+-------------------------+---------------+---------------------+----------------+------------------+--------+------------------+------------------------+------------------------+--------------+---------------+-----------------+-------+---------------------+--------------------+---------------+-----------------+-------------+
  3805. +----------------------------------------------------------------------------+
  3806. ; Input Transition Times ;
  3807. +-------------------------+--------------+-----------------+-----------------+
  3808. ; Pin ; I/O Standard ; 10-90 Rise Time ; 90-10 Fall Time ;
  3809. +-------------------------+--------------+-----------------+-----------------+
  3810. ; PIN_OSC ; 3.3-V LVTTL ; 2640 ps ; 2640 ps ;
  3811. ; GPIO6_6 ; 3.3-V LVTTL ; 2640 ps ; 2640 ps ;
  3812. ; GPIO9_1 ; 3.3-V LVTTL ; 2640 ps ; 2640 ps ;
  3813. ; SIM_IO[0] ; 3.3-V LVTTL ; 2640 ps ; 2640 ps ;
  3814. ; SIM_IO[1] ; 3.3-V LVTTL ; 2640 ps ; 2640 ps ;
  3815. ; SIM_IO[2] ; 3.3-V LVTTL ; 2640 ps ; 2640 ps ;
  3816. ; SIM_IO[3] ; 3.3-V LVTTL ; 2640 ps ; 2640 ps ;
  3817. ; SIM_IO[4] ; 3.3-V LVTTL ; 2640 ps ; 2640 ps ;
  3818. ; SIM_IO[5] ; 3.3-V LVTTL ; 2640 ps ; 2640 ps ;
  3819. ; SIM_IO[6] ; 3.3-V LVTTL ; 2640 ps ; 2640 ps ;
  3820. ; SIM_IO[7] ; 3.3-V LVTTL ; 2640 ps ; 2640 ps ;
  3821. ; SIM_IO[8] ; 3.3-V LVTTL ; 2640 ps ; 2640 ps ;
  3822. ; SIM_IO[9] ; 3.3-V LVTTL ; 2640 ps ; 2640 ps ;
  3823. ; SIM_IO[10] ; 3.3-V LVTTL ; 2640 ps ; 2640 ps ;
  3824. ; SIM_IO[11] ; 3.3-V LVTTL ; 2640 ps ; 2640 ps ;
  3825. ; SIM_IO_12 ; 3.3-V LVTTL ; 2640 ps ; 2640 ps ;
  3826. ; SIM_IO_13 ; 3.3-V LVTTL ; 2640 ps ; 2640 ps ;
  3827. ; SIM_IO_15 ; 3.3-V LVTTL ; 2640 ps ; 2640 ps ;
  3828. ; GPIO3_0 ; 3.3-V LVTTL ; 2640 ps ; 2640 ps ;
  3829. ; GPIO3_1 ; 3.3-V LVTTL ; 2640 ps ; 2640 ps ;
  3830. ; GPIO3_2 ; 3.3-V LVTTL ; 2640 ps ; 2640 ps ;
  3831. ; GPIO3_3 ; 3.3-V LVTTL ; 2640 ps ; 2640 ps ;
  3832. ; GPIO3_4 ; 3.3-V LVTTL ; 2640 ps ; 2640 ps ;
  3833. ; uart15_rx ; 3.3-V LVTTL ; 2640 ps ; 2640 ps ;
  3834. ; UART3_UARTRXD ; 3.3-V LVTTL ; 2640 ps ; 2640 ps ;
  3835. ; UART4_UARTRXD ; 3.3-V LVTTL ; 2640 ps ; 2640 ps ;
  3836. ; PIN_HSI ; 3.3-V LVTTL ; 2640 ps ; 2640 ps ;
  3837. ; PIN_HSE ; 3.3-V LVTTL ; 2640 ps ; 2640 ps ;
  3838. ; ~ALTERA_ASDO_DATA1~ ; 3.3-V LVTTL ; 2640 ps ; 2640 ps ;
  3839. ; ~ALTERA_FLASH_nCE_nCSO~ ; 3.3-V LVTTL ; 2640 ps ; 2640 ps ;
  3840. ; ~ALTERA_DATA0~ ; 3.3-V LVTTL ; 2640 ps ; 2640 ps ;
  3841. +-------------------------+--------------+-----------------+-----------------+
  3842. +--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
  3843. ; Signal Integrity Metrics (Slow 1200mv 0c Model) ;
  3844. +---------------+--------------+---------------------+---------------------+------------------------------+------------------------------+---------------------+---------------------+--------------------------------------+--------------------------------------+-----------------------------+-----------------------------+----------------------------+----------------------------+-----------------------------+-----------------------------+--------------------+--------------------+-------------------------------------+-------------------------------------+----------------------------+----------------------------+---------------------------+---------------------------+
  3845. ; Pin ; I/O Standard ; Board Delay on Rise ; Board Delay on Fall ; Steady State Voh at FPGA Pin ; Steady State Vol at FPGA Pin ; Voh Max at FPGA Pin ; Vol Min at FPGA Pin ; Ringback Voltage on Rise at FPGA Pin ; Ringback Voltage on Fall at FPGA Pin ; 10-90 Rise Time at FPGA Pin ; 90-10 Fall Time at FPGA Pin ; Monotonic Rise at FPGA Pin ; Monotonic Fall at FPGA Pin ; Steady State Voh at Far-end ; Steady State Vol at Far-end ; Voh Max at Far-end ; Vol Min at Far-end ; Ringback Voltage on Rise at Far-end ; Ringback Voltage on Fall at Far-end ; 10-90 Rise Time at Far-end ; 90-10 Fall Time at Far-end ; Monotonic Rise at Far-end ; Monotonic Fall at Far-end ;
  3846. +---------------+--------------+---------------------+---------------------+------------------------------+------------------------------+---------------------+---------------------+--------------------------------------+--------------------------------------+-----------------------------+-----------------------------+----------------------------+----------------------------+-----------------------------+-----------------------------+--------------------+--------------------+-------------------------------------+-------------------------------------+----------------------------+----------------------------+---------------------------+---------------------------+
  3847. ; GPIO1_0 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
  3848. ; GPIO1_1 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
  3849. ; GPIO1_2 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
  3850. ; GPIO1_3 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
  3851. ; GPIO1_4 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
  3852. ; GPIO1_5 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
  3853. ; GPIO1_6 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
  3854. ; GPIO1_7 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
  3855. ; GPIO2_0 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
  3856. ; GPIO2_1 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
  3857. ; GPIO2_2 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
  3858. ; GPIO2_3 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
  3859. ; GPIO2_4 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
  3860. ; GPIO2_5 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
  3861. ; GPIO2_6 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
  3862. ; GPIO2_7 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
  3863. ; GPIO6_0 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
  3864. ; GPIO6_2 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
  3865. ; GPIO6_4 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
  3866. ; GPIO9_0 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
  3867. ; GPIO9_2 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
  3868. ; GPIO9_3 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
  3869. ; GPIO9_4 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
  3870. ; GPIO9_5 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
  3871. ; GPIO9_6 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
  3872. ; GPIO9_7 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
  3873. ; SIM_CLK ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
  3874. ; UART3_UARTTXD ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
  3875. ; UART4_UARTTXD ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
  3876. ; uart15_tx ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
  3877. ; GPIO6_6 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
  3878. ; GPIO9_1 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
  3879. ; SIM_IO[0] ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
  3880. ; SIM_IO[1] ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
  3881. ; SIM_IO[2] ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
  3882. ; SIM_IO[3] ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
  3883. ; SIM_IO[4] ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
  3884. ; SIM_IO[5] ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.09 V ; -0.011 V ; 0.196 V ; 0.301 V ; 4.93e-09 s ; 3.56e-09 s ; Yes ; Yes ; 3.08 V ; 8.89e-09 V ; 3.09 V ; -0.011 V ; 0.196 V ; 0.301 V ; 4.93e-09 s ; 3.56e-09 s ; Yes ; Yes ;
  3885. ; SIM_IO[6] ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
  3886. ; SIM_IO[7] ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
  3887. ; SIM_IO[8] ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
  3888. ; SIM_IO[9] ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
  3889. ; SIM_IO[10] ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
  3890. ; SIM_IO[11] ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
  3891. ; SIM_IO_12 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
  3892. ; SIM_IO_13 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ; 3.08 V ; 8.89e-09 V ; 3.12 V ; -0.11 V ; 0.153 V ; 0.272 V ; 6.41e-10 s ; 4.57e-10 s ; No ; Yes ;
  3893. ; SIM_IO_15 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 8.89e-09 V ; 3.09 V ; -0.011 V ; 0.196 V ; 0.301 V ; 4.93e-09 s ; 3.56e-09 s ; Yes ; Yes ; 3.08 V ; 8.89e-09 V ; 3.09 V ; -0.011 V ; 0.196 V ; 0.301 V ; 4.93e-09 s ; 3.56e-09 s ; Yes ; Yes ;
  3894. ; ~ALTERA_DCLK~ ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 3.51e-09 V ; 3.18 V ; -0.157 V ; 0.147 V ; 0.259 V ; 2.81e-10 s ; 2.53e-10 s ; Yes ; Yes ; 3.08 V ; 3.51e-09 V ; 3.18 V ; -0.157 V ; 0.147 V ; 0.259 V ; 2.81e-10 s ; 2.53e-10 s ; Yes ; Yes ;
  3895. ; ~ALTERA_nCEO~ ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 6.38e-09 V ; 3.12 V ; -0.0818 V ; 0.205 V ; 0.244 V ; 8.86e-10 s ; 6.56e-10 s ; No ; No ; 3.08 V ; 6.38e-09 V ; 3.12 V ; -0.0818 V ; 0.205 V ; 0.244 V ; 8.86e-10 s ; 6.56e-10 s ; No ; No ;
  3896. +---------------+--------------+---------------------+---------------------+------------------------------+------------------------------+---------------------+---------------------+--------------------------------------+--------------------------------------+-----------------------------+-----------------------------+----------------------------+----------------------------+-----------------------------+-----------------------------+--------------------+--------------------+-------------------------------------+-------------------------------------+----------------------------+----------------------------+---------------------------+---------------------------+
  3897. +--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
  3898. ; Signal Integrity Metrics (Slow 1200mv 85c Model) ;
  3899. +---------------+--------------+---------------------+---------------------+------------------------------+------------------------------+---------------------+---------------------+--------------------------------------+--------------------------------------+-----------------------------+-----------------------------+----------------------------+----------------------------+-----------------------------+-----------------------------+--------------------+--------------------+-------------------------------------+-------------------------------------+----------------------------+----------------------------+---------------------------+---------------------------+
  3900. ; Pin ; I/O Standard ; Board Delay on Rise ; Board Delay on Fall ; Steady State Voh at FPGA Pin ; Steady State Vol at FPGA Pin ; Voh Max at FPGA Pin ; Vol Min at FPGA Pin ; Ringback Voltage on Rise at FPGA Pin ; Ringback Voltage on Fall at FPGA Pin ; 10-90 Rise Time at FPGA Pin ; 90-10 Fall Time at FPGA Pin ; Monotonic Rise at FPGA Pin ; Monotonic Fall at FPGA Pin ; Steady State Voh at Far-end ; Steady State Vol at Far-end ; Voh Max at Far-end ; Vol Min at Far-end ; Ringback Voltage on Rise at Far-end ; Ringback Voltage on Fall at Far-end ; 10-90 Rise Time at Far-end ; 90-10 Fall Time at Far-end ; Monotonic Rise at Far-end ; Monotonic Fall at Far-end ;
  3901. +---------------+--------------+---------------------+---------------------+------------------------------+------------------------------+---------------------+---------------------+--------------------------------------+--------------------------------------+-----------------------------+-----------------------------+----------------------------+----------------------------+-----------------------------+-----------------------------+--------------------+--------------------+-------------------------------------+-------------------------------------+----------------------------+----------------------------+---------------------------+---------------------------+
  3902. ; GPIO1_0 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
  3903. ; GPIO1_1 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
  3904. ; GPIO1_2 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
  3905. ; GPIO1_3 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
  3906. ; GPIO1_4 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
  3907. ; GPIO1_5 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
  3908. ; GPIO1_6 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
  3909. ; GPIO1_7 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
  3910. ; GPIO2_0 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
  3911. ; GPIO2_1 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
  3912. ; GPIO2_2 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
  3913. ; GPIO2_3 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
  3914. ; GPIO2_4 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
  3915. ; GPIO2_5 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
  3916. ; GPIO2_6 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
  3917. ; GPIO2_7 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
  3918. ; GPIO6_0 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
  3919. ; GPIO6_2 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
  3920. ; GPIO6_4 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
  3921. ; GPIO9_0 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
  3922. ; GPIO9_2 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
  3923. ; GPIO9_3 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
  3924. ; GPIO9_4 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
  3925. ; GPIO9_5 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
  3926. ; GPIO9_6 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
  3927. ; GPIO9_7 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
  3928. ; SIM_CLK ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
  3929. ; UART3_UARTTXD ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
  3930. ; UART4_UARTTXD ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
  3931. ; uart15_tx ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
  3932. ; GPIO6_6 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
  3933. ; GPIO9_1 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
  3934. ; SIM_IO[0] ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
  3935. ; SIM_IO[1] ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
  3936. ; SIM_IO[2] ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
  3937. ; SIM_IO[3] ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
  3938. ; SIM_IO[4] ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
  3939. ; SIM_IO[5] ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.08 V ; -0.00457 V ; 0.185 V ; 0.21 V ; 5.8e-09 s ; 4.46e-09 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.08 V ; -0.00457 V ; 0.185 V ; 0.21 V ; 5.8e-09 s ; 4.46e-09 s ; Yes ; Yes ;
  3940. ; SIM_IO[6] ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
  3941. ; SIM_IO[7] ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
  3942. ; SIM_IO[8] ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
  3943. ; SIM_IO[9] ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
  3944. ; SIM_IO[10] ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
  3945. ; SIM_IO[11] ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
  3946. ; SIM_IO_12 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
  3947. ; SIM_IO_13 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.11 V ; -0.0503 V ; 0.122 V ; 0.172 V ; 7.08e-10 s ; 6.43e-10 s ; Yes ; Yes ;
  3948. ; SIM_IO_15 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 7.5e-07 V ; 3.08 V ; -0.00457 V ; 0.185 V ; 0.21 V ; 5.8e-09 s ; 4.46e-09 s ; Yes ; Yes ; 3.08 V ; 7.5e-07 V ; 3.08 V ; -0.00457 V ; 0.185 V ; 0.21 V ; 5.8e-09 s ; 4.46e-09 s ; Yes ; Yes ;
  3949. ; ~ALTERA_DCLK~ ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 2.6e-07 V ; 3.13 V ; -0.103 V ; 0.164 V ; 0.134 V ; 3.14e-10 s ; 4.05e-10 s ; Yes ; No ; 3.08 V ; 2.6e-07 V ; 3.13 V ; -0.103 V ; 0.164 V ; 0.134 V ; 3.14e-10 s ; 4.05e-10 s ; Yes ; No ;
  3950. ; ~ALTERA_nCEO~ ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.08 V ; 5.04e-07 V ; 3.11 V ; -0.0469 V ; 0.191 V ; 0.215 V ; 1.08e-09 s ; 8.62e-10 s ; Yes ; No ; 3.08 V ; 5.04e-07 V ; 3.11 V ; -0.0469 V ; 0.191 V ; 0.215 V ; 1.08e-09 s ; 8.62e-10 s ; Yes ; No ;
  3951. +---------------+--------------+---------------------+---------------------+------------------------------+------------------------------+---------------------+---------------------+--------------------------------------+--------------------------------------+-----------------------------+-----------------------------+----------------------------+----------------------------+-----------------------------+-----------------------------+--------------------+--------------------+-------------------------------------+-------------------------------------+----------------------------+----------------------------+---------------------------+---------------------------+
  3952. +--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
  3953. ; Signal Integrity Metrics (Fast 1200mv 0c Model) ;
  3954. +---------------+--------------+---------------------+---------------------+------------------------------+------------------------------+---------------------+---------------------+--------------------------------------+--------------------------------------+-----------------------------+-----------------------------+----------------------------+----------------------------+-----------------------------+-----------------------------+--------------------+--------------------+-------------------------------------+-------------------------------------+----------------------------+----------------------------+---------------------------+---------------------------+
  3955. ; Pin ; I/O Standard ; Board Delay on Rise ; Board Delay on Fall ; Steady State Voh at FPGA Pin ; Steady State Vol at FPGA Pin ; Voh Max at FPGA Pin ; Vol Min at FPGA Pin ; Ringback Voltage on Rise at FPGA Pin ; Ringback Voltage on Fall at FPGA Pin ; 10-90 Rise Time at FPGA Pin ; 90-10 Fall Time at FPGA Pin ; Monotonic Rise at FPGA Pin ; Monotonic Fall at FPGA Pin ; Steady State Voh at Far-end ; Steady State Vol at Far-end ; Voh Max at Far-end ; Vol Min at Far-end ; Ringback Voltage on Rise at Far-end ; Ringback Voltage on Fall at Far-end ; 10-90 Rise Time at Far-end ; 90-10 Fall Time at Far-end ; Monotonic Rise at Far-end ; Monotonic Fall at Far-end ;
  3956. +---------------+--------------+---------------------+---------------------+------------------------------+------------------------------+---------------------+---------------------+--------------------------------------+--------------------------------------+-----------------------------+-----------------------------+----------------------------+----------------------------+-----------------------------+-----------------------------+--------------------+--------------------+-------------------------------------+-------------------------------------+----------------------------+----------------------------+---------------------------+---------------------------+
  3957. ; GPIO1_0 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
  3958. ; GPIO1_1 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
  3959. ; GPIO1_2 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
  3960. ; GPIO1_3 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
  3961. ; GPIO1_4 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
  3962. ; GPIO1_5 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
  3963. ; GPIO1_6 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
  3964. ; GPIO1_7 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
  3965. ; GPIO2_0 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
  3966. ; GPIO2_1 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
  3967. ; GPIO2_2 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
  3968. ; GPIO2_3 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
  3969. ; GPIO2_4 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
  3970. ; GPIO2_5 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
  3971. ; GPIO2_6 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
  3972. ; GPIO2_7 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
  3973. ; GPIO6_0 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
  3974. ; GPIO6_2 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
  3975. ; GPIO6_4 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
  3976. ; GPIO9_0 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
  3977. ; GPIO9_2 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
  3978. ; GPIO9_3 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
  3979. ; GPIO9_4 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
  3980. ; GPIO9_5 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
  3981. ; GPIO9_6 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
  3982. ; GPIO9_7 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
  3983. ; SIM_CLK ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
  3984. ; UART3_UARTTXD ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
  3985. ; UART4_UARTTXD ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
  3986. ; uart15_tx ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
  3987. ; GPIO6_6 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
  3988. ; GPIO9_1 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
  3989. ; SIM_IO[0] ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
  3990. ; SIM_IO[1] ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
  3991. ; SIM_IO[2] ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
  3992. ; SIM_IO[3] ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
  3993. ; SIM_IO[4] ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
  3994. ; SIM_IO[5] ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.48 V ; -0.0173 V ; 0.356 V ; 0.324 V ; 3.89e-09 s ; 3.06e-09 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.48 V ; -0.0173 V ; 0.356 V ; 0.324 V ; 3.89e-09 s ; 3.06e-09 s ; No ; No ;
  3995. ; SIM_IO[6] ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
  3996. ; SIM_IO[7] ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
  3997. ; SIM_IO[8] ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
  3998. ; SIM_IO[9] ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
  3999. ; SIM_IO[10] ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
  4000. ; SIM_IO[11] ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
  4001. ; SIM_IO_12 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
  4002. ; SIM_IO_13 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.57 V ; -0.141 V ; 0.301 V ; 0.239 V ; 4.61e-10 s ; 4.2e-10 s ; No ; No ;
  4003. ; SIM_IO_15 ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.85e-07 V ; 3.48 V ; -0.0173 V ; 0.356 V ; 0.324 V ; 3.89e-09 s ; 3.06e-09 s ; No ; No ; 3.46 V ; 1.85e-07 V ; 3.48 V ; -0.0173 V ; 0.356 V ; 0.324 V ; 3.89e-09 s ; 3.06e-09 s ; No ; No ;
  4004. ; ~ALTERA_DCLK~ ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 6.54e-08 V ; 3.66 V ; -0.26 V ; 0.41 V ; 0.32 V ; 1.57e-10 s ; 2.15e-10 s ; No ; Yes ; 3.46 V ; 6.54e-08 V ; 3.66 V ; -0.26 V ; 0.41 V ; 0.32 V ; 1.57e-10 s ; 2.15e-10 s ; No ; Yes ;
  4005. ; ~ALTERA_nCEO~ ; 3.3-V LVTTL ; 0 s ; 0 s ; 3.46 V ; 1.25e-07 V ; 3.57 V ; -0.0855 V ; 0.315 V ; 0.175 V ; 6.79e-10 s ; 6.15e-10 s ; No ; No ; 3.46 V ; 1.25e-07 V ; 3.57 V ; -0.0855 V ; 0.315 V ; 0.175 V ; 6.79e-10 s ; 6.15e-10 s ; No ; No ;
  4006. +---------------+--------------+---------------------+---------------------+------------------------------+------------------------------+---------------------+---------------------+--------------------------------------+--------------------------------------+-----------------------------+-----------------------------+----------------------------+----------------------------+-----------------------------+-----------------------------+--------------------+--------------------+-------------------------------------+-------------------------------------+----------------------------+----------------------------+---------------------------+---------------------------+
  4007. +-------------------------------------------------------------------------------------------------------------------------+
  4008. ; Setup Transfers ;
  4009. +-------------------------------------+-------------------------------------+------------+----------+----------+----------+
  4010. ; From Clock ; To Clock ; RR Paths ; FR Paths ; RF Paths ; FF Paths ;
  4011. +-------------------------------------+-------------------------------------+------------+----------+----------+----------+
  4012. ; PIN_HSI ; PIN_HSI ; 124 ; 0 ; 0 ; 0 ;
  4013. ; pll_inst|auto_generated|pll1|clk[0] ; PIN_HSI ; false path ; 0 ; 0 ; 0 ;
  4014. ; pll_inst|auto_generated|pll1|clk[3] ; PIN_HSI ; false path ; 0 ; 0 ; 0 ;
  4015. ; PIN_HSI ; pll_inst|auto_generated|pll1|clk[0] ; false path ; 0 ; 0 ; 0 ;
  4016. ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 124 ; 0 ; 0 ; 0 ;
  4017. ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; 12 ; 0 ; 0 ; 0 ;
  4018. ; PIN_HSI ; pll_inst|auto_generated|pll1|clk[3] ; false path ; 0 ; 0 ; 0 ;
  4019. ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[3] ; 12 ; 0 ; 0 ; 0 ;
  4020. ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 14867 ; 0 ; 0 ; 0 ;
  4021. +-------------------------------------+-------------------------------------+------------+----------+----------+----------+
  4022. Entries labeled "false path" only account for clock-to-clock false paths and not path-based false paths. As a result, actual path counts may be lower than reported.
  4023. +-------------------------------------------------------------------------------------------------------------------------+
  4024. ; Hold Transfers ;
  4025. +-------------------------------------+-------------------------------------+------------+----------+----------+----------+
  4026. ; From Clock ; To Clock ; RR Paths ; FR Paths ; RF Paths ; FF Paths ;
  4027. +-------------------------------------+-------------------------------------+------------+----------+----------+----------+
  4028. ; PIN_HSI ; PIN_HSI ; 124 ; 0 ; 0 ; 0 ;
  4029. ; pll_inst|auto_generated|pll1|clk[0] ; PIN_HSI ; false path ; 0 ; 0 ; 0 ;
  4030. ; pll_inst|auto_generated|pll1|clk[3] ; PIN_HSI ; false path ; 0 ; 0 ; 0 ;
  4031. ; PIN_HSI ; pll_inst|auto_generated|pll1|clk[0] ; false path ; 0 ; 0 ; 0 ;
  4032. ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[0] ; 124 ; 0 ; 0 ; 0 ;
  4033. ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[0] ; 12 ; 0 ; 0 ; 0 ;
  4034. ; PIN_HSI ; pll_inst|auto_generated|pll1|clk[3] ; false path ; 0 ; 0 ; 0 ;
  4035. ; pll_inst|auto_generated|pll1|clk[0] ; pll_inst|auto_generated|pll1|clk[3] ; 12 ; 0 ; 0 ; 0 ;
  4036. ; pll_inst|auto_generated|pll1|clk[3] ; pll_inst|auto_generated|pll1|clk[3] ; 14867 ; 0 ; 0 ; 0 ;
  4037. +-------------------------------------+-------------------------------------+------------+----------+----------+----------+
  4038. Entries labeled "false path" only account for clock-to-clock false paths and not path-based false paths. As a result, actual path counts may be lower than reported.
  4039. ---------------
  4040. ; Report TCCS ;
  4041. ---------------
  4042. No dedicated SERDES Transmitter circuitry present in device or used in design
  4043. ---------------
  4044. ; Report RSKM ;
  4045. ---------------
  4046. No dedicated SERDES Receiver circuitry present in device or used in design
  4047. +------------------------------------------------+
  4048. ; Unconstrained Paths ;
  4049. +---------------------------------+-------+------+
  4050. ; Property ; Setup ; Hold ;
  4051. +---------------------------------+-------+------+
  4052. ; Illegal Clocks ; 0 ; 0 ;
  4053. ; Unconstrained Clocks ; 0 ; 0 ;
  4054. ; Unconstrained Input Ports ; 13 ; 13 ;
  4055. ; Unconstrained Input Port Paths ; 13 ; 13 ;
  4056. ; Unconstrained Output Ports ; 14 ; 14 ;
  4057. ; Unconstrained Output Port Paths ; 28 ; 28 ;
  4058. +---------------------------------+-------+------+
  4059. +------------------------------------+
  4060. ; TimeQuest Timing Analyzer Messages ;
  4061. +------------------------------------+
  4062. Info: *******************************************************************
  4063. Info: Running Quartus II 64-Bit TimeQuest Timing Analyzer
  4064. Info: Version 13.0.0 Build 156 04/24/2013 SJ Full Version
  4065. Info: Processing started: Tue Jul 15 16:27:09 2025
  4066. Info: Command: quartus_sta test_uart -c test_uart
  4067. Info: qsta_default_script.tcl version: #1
  4068. Info (11104): Parallel Compilation has detected 8 hyper-threaded processors. However, the extra hyper-threaded processors will not be used by default. Parallel Compilation will use 4 of the 4 physical processors detected instead.
  4069. Info (21077): Low junction temperature is 0 degrees C
  4070. Info (21077): High junction temperature is 85 degrees C
  4071. Info (332104): Reading SDC File: 'test_uart.sdc'
  4072. Info (332110): Deriving PLL clocks
  4073. Info (332110): create_generated_clock -source {pll_inst|auto_generated|pll1|inclk[0]} -multiply_by 30 -duty_cycle 50.00 -name {pll_inst|auto_generated|pll1|clk[0]} {pll_inst|auto_generated|pll1|clk[0]}
  4074. Info (332110): create_generated_clock -source {pll_inst|auto_generated|pll1|inclk[0]} -multiply_by 15 -duty_cycle 50.00 -name {pll_inst|auto_generated|pll1|clk[3]} {pll_inst|auto_generated|pll1|clk[3]}
  4075. Warning (332174): Ignored filter at test_uart.sdc(13): rv32|resetn_out could not be matched with a clock or keeper or register or port or pin or cell or partition
  4076. Warning (332049): Ignored set_false_path at test_uart.sdc(13): Argument <from> is not an object ID
  4077. Info (332050): set_false_path -from rv32|resetn_out
  4078. Critical Warning (332168): The following clock transfers have no clock uncertainty assignment. For more accurate results, apply clock uncertainty assignments or use the derive_clock_uncertainty command.
  4079. Critical Warning (332169): From PIN_HSI (Rise) to PIN_HSI (Rise) (setup and hold)
  4080. Critical Warning (332169): From pll_inst|auto_generated|pll1|clk[0] (Rise) to pll_inst|auto_generated|pll1|clk[0] (Rise) (setup and hold)
  4081. Critical Warning (332169): From pll_inst|auto_generated|pll1|clk[3] (Rise) to pll_inst|auto_generated|pll1|clk[0] (Rise) (setup and hold)
  4082. Critical Warning (332169): From pll_inst|auto_generated|pll1|clk[0] (Rise) to pll_inst|auto_generated|pll1|clk[3] (Rise) (setup and hold)
  4083. Critical Warning (332169): From pll_inst|auto_generated|pll1|clk[3] (Rise) to pll_inst|auto_generated|pll1|clk[3] (Rise) (setup and hold)
  4084. Info: Found TIMEQUEST_REPORT_SCRIPT_INCLUDE_DEFAULT_ANALYSIS = ON
  4085. Info: Analyzing Slow 1200mV 85C Model
  4086. Info (332146): Worst-case setup slack is 1.455
  4087. Info (332119): Slack End Point TNS Clock
  4088. Info (332119): ========= ============= =====================
  4089. Info (332119): 1.455 0.000 pll_inst|auto_generated|pll1|clk[0]
  4090. Info (332119): 1.847 0.000 pll_inst|auto_generated|pll1|clk[3]
  4091. Info (332119): 97.289 0.000 PIN_HSI
  4092. Info (332146): Worst-case hold slack is 0.426
  4093. Info (332119): Slack End Point TNS Clock
  4094. Info (332119): ========= ============= =====================
  4095. Info (332119): 0.426 0.000 pll_inst|auto_generated|pll1|clk[3]
  4096. Info (332119): 0.446 0.000 PIN_HSI
  4097. Info (332119): 0.446 0.000 pll_inst|auto_generated|pll1|clk[0]
  4098. Info (332140): No Recovery paths to report
  4099. Info (332140): No Removal paths to report
  4100. Info (332146): Worst-case minimum pulse width slack is 1.679
  4101. Info (332119): Slack End Point TNS Clock
  4102. Info (332119): ========= ============= =====================
  4103. Info (332119): 1.679 0.000 pll_inst|auto_generated|pll1|clk[0]
  4104. Info (332119): 3.817 0.000 pll_inst|auto_generated|pll1|clk[3]
  4105. Info (332119): 49.777 0.000 PIN_HSI
  4106. Info (332119): 62.371 0.000 PIN_HSE
  4107. Info: Analyzing Slow 1200mV 0C Model
  4108. Info (334003): Started post-fitting delay annotation
  4109. Info (334004): Delay annotation completed successfully
  4110. Critical Warning (332168): The following clock transfers have no clock uncertainty assignment. For more accurate results, apply clock uncertainty assignments or use the derive_clock_uncertainty command.
  4111. Critical Warning (332169): From PIN_HSI (Rise) to PIN_HSI (Rise) (setup and hold)
  4112. Critical Warning (332169): From pll_inst|auto_generated|pll1|clk[0] (Rise) to pll_inst|auto_generated|pll1|clk[0] (Rise) (setup and hold)
  4113. Critical Warning (332169): From pll_inst|auto_generated|pll1|clk[3] (Rise) to pll_inst|auto_generated|pll1|clk[0] (Rise) (setup and hold)
  4114. Critical Warning (332169): From pll_inst|auto_generated|pll1|clk[0] (Rise) to pll_inst|auto_generated|pll1|clk[3] (Rise) (setup and hold)
  4115. Critical Warning (332169): From pll_inst|auto_generated|pll1|clk[3] (Rise) to pll_inst|auto_generated|pll1|clk[3] (Rise) (setup and hold)
  4116. Info (332146): Worst-case setup slack is 1.679
  4117. Info (332119): Slack End Point TNS Clock
  4118. Info (332119): ========= ============= =====================
  4119. Info (332119): 1.679 0.000 pll_inst|auto_generated|pll1|clk[0]
  4120. Info (332119): 2.217 0.000 pll_inst|auto_generated|pll1|clk[3]
  4121. Info (332119): 97.513 0.000 PIN_HSI
  4122. Info (332146): Worst-case hold slack is 0.375
  4123. Info (332119): Slack End Point TNS Clock
  4124. Info (332119): ========= ============= =====================
  4125. Info (332119): 0.375 0.000 pll_inst|auto_generated|pll1|clk[3]
  4126. Info (332119): 0.395 0.000 PIN_HSI
  4127. Info (332119): 0.395 0.000 pll_inst|auto_generated|pll1|clk[0]
  4128. Info (332140): No Recovery paths to report
  4129. Info (332140): No Removal paths to report
  4130. Info (332146): Worst-case minimum pulse width slack is 1.679
  4131. Info (332119): Slack End Point TNS Clock
  4132. Info (332119): ========= ============= =====================
  4133. Info (332119): 1.679 0.000 pll_inst|auto_generated|pll1|clk[0]
  4134. Info (332119): 3.802 0.000 pll_inst|auto_generated|pll1|clk[3]
  4135. Info (332119): 49.764 0.000 PIN_HSI
  4136. Info (332119): 62.365 0.000 PIN_HSE
  4137. Info: Analyzing Fast 1200mV 0C Model
  4138. Critical Warning (332168): The following clock transfers have no clock uncertainty assignment. For more accurate results, apply clock uncertainty assignments or use the derive_clock_uncertainty command.
  4139. Critical Warning (332169): From PIN_HSI (Rise) to PIN_HSI (Rise) (setup and hold)
  4140. Critical Warning (332169): From pll_inst|auto_generated|pll1|clk[0] (Rise) to pll_inst|auto_generated|pll1|clk[0] (Rise) (setup and hold)
  4141. Critical Warning (332169): From pll_inst|auto_generated|pll1|clk[3] (Rise) to pll_inst|auto_generated|pll1|clk[0] (Rise) (setup and hold)
  4142. Critical Warning (332169): From pll_inst|auto_generated|pll1|clk[0] (Rise) to pll_inst|auto_generated|pll1|clk[3] (Rise) (setup and hold)
  4143. Critical Warning (332169): From pll_inst|auto_generated|pll1|clk[3] (Rise) to pll_inst|auto_generated|pll1|clk[3] (Rise) (setup and hold)
  4144. Info (332146): Worst-case setup slack is 3.045
  4145. Info (332119): Slack End Point TNS Clock
  4146. Info (332119): ========= ============= =====================
  4147. Info (332119): 3.045 0.000 pll_inst|auto_generated|pll1|clk[0]
  4148. Info (332119): 5.489 0.000 pll_inst|auto_generated|pll1|clk[3]
  4149. Info (332119): 98.879 0.000 PIN_HSI
  4150. Info (332146): Worst-case hold slack is 0.153
  4151. Info (332119): Slack End Point TNS Clock
  4152. Info (332119): ========= ============= =====================
  4153. Info (332119): 0.153 0.000 pll_inst|auto_generated|pll1|clk[3]
  4154. Info (332119): 0.182 0.000 PIN_HSI
  4155. Info (332119): 0.182 0.000 pll_inst|auto_generated|pll1|clk[0]
  4156. Info (332140): No Recovery paths to report
  4157. Info (332140): No Removal paths to report
  4158. Info (332146): Worst-case minimum pulse width slack is 1.864
  4159. Info (332119): Slack End Point TNS Clock
  4160. Info (332119): ========= ============= =====================
  4161. Info (332119): 1.864 0.000 pll_inst|auto_generated|pll1|clk[0]
  4162. Info (332119): 3.947 0.000 pll_inst|auto_generated|pll1|clk[3]
  4163. Info (332119): 49.255 0.000 PIN_HSI
  4164. Info (332119): 61.901 0.000 PIN_HSE
  4165. Info (332102): Design is not fully constrained for setup requirements
  4166. Info (332102): Design is not fully constrained for hold requirements
  4167. Info: Quartus II 64-Bit TimeQuest Timing Analyzer was successful. 0 errors, 20 warnings
  4168. Info: Peak virtual memory: 4711 megabytes
  4169. Info: Processing ended: Tue Jul 15 16:27:12 2025
  4170. Info: Elapsed time: 00:00:03
  4171. Info: Total CPU time (on all processors): 00:00:04