| 123456789101112131415161718192021222324252627282930313233343536373839404142434445464748495051525354555657585960616263646566676869707172737475767778798081828384858687888990919293949596979899100101102103104105106107108109110111112113114115116117118119120121122123124125126127128129130131132133134135136137138139140141142143144145146147148149150151152153154155156157158159160161162163164165166167168169170171172173174175176177178179180181182183184185186187188189190191192193194195196197198199200201202203204205206207208209210211212213214215216217218219220221222223224225226227228229230231232233234235236237238239240241242243244245246247248249250251252253254255256257258259260261262263264265266267268269270271272273274275276277278279280281282283284285286287288289290291292293294295296297298299300301302303304305306307308309310311312313314315316317318319320321322323324325326327328329330331332333334335336337338339340341342343344345346347348349350351352353354355356357358359360361362363364365366367368369370371372373374375376377378379380381382383384385386387388389390391392393394395396397398399400401402403404405406407408409410411412413414415416417418419420421422423424425426427428429430431432433434435436437438439440441442443444445446447448449450451452453454455456457458459460461462463464465466467468469470471472473474475476477478479480481482483484485486487488489490491492493494495496497498499500501502503504505506507508509510511512513514515516517518519520521522523524525526527528529530531532533534535536537538539540541542543544545546547548549550551552553554555556557558559560561562563564565566567568569570571572573574575576577578579580581582583584585586587588589590591592593594595596597598599600601602603604605606607608609610611612613614615616617618619620621622623624625626627628629630631632633634635636637638639640641642643644645646647648649650651652653654655656657658659660661662663664665666667668669670671672673674675676677678679680681682683684685686687688689690691692693694695696697698699700701702703704705706707708709710711712713714715716717718719720721722723724725726727728729730731732733734735736737738739740741742743744745746747748749750751752753754755756757758759760761762763764765766767768769770771772773774775776777778779780781782783784785786787788789790791792793794795796797798799800801802803804805806807808809810811812813814815816817818819820821822823824825826827828829830831832833834835836837838839840841842843844845846847848849850851852853854855856857858859860861862863864865866867868869870871872873874875876877878879880881882883884885886887888889890891892893894895896897898899900901902903904905906907908909910911912913914915916917918919920921922923924925926927928929930931932933934935936937938939940941942943944945946947948949950951952953954955956957958959960961962963964965966967968969970971972973974975976977978979980981982983984985986987988989990991992993994995996997998999100010011002100310041005100610071008100910101011101210131014101510161017101810191020102110221023102410251026102710281029103010311032103310341035103610371038103910401041104210431044104510461047104810491050105110521053105410551056105710581059106010611062106310641065106610671068106910701071107210731074107510761077107810791080108110821083108410851086108710881089109010911092109310941095109610971098109911001101110211031104110511061107110811091110111111121113111411151116111711181119112011211122112311241125112611271128112911301131113211331134113511361137113811391140114111421143114411451146114711481149115011511152115311541155115611571158115911601161116211631164116511661167116811691170117111721173117411751176117711781179118011811182118311841185118611871188118911901191119211931194119511961197119811991200120112021203120412051206120712081209121012111212121312141215121612171218121912201221122212231224122512261227122812291230123112321233123412351236123712381239124012411242124312441245124612471248124912501251125212531254125512561257125812591260126112621263126412651266126712681269127012711272127312741275127612771278127912801281128212831284128512861287128812891290129112921293129412951296129712981299130013011302130313041305130613071308130913101311131213131314131513161317131813191320132113221323132413251326132713281329133013311332133313341335133613371338133913401341134213431344134513461347134813491350135113521353135413551356135713581359136013611362136313641365136613671368136913701371137213731374137513761377137813791380138113821383138413851386138713881389139013911392139313941395139613971398139914001401140214031404140514061407140814091410141114121413141414151416141714181419142014211422142314241425142614271428142914301431143214331434143514361437143814391440144114421443144414451446144714481449145014511452145314541455145614571458145914601461146214631464146514661467146814691470147114721473147414751476147714781479148014811482148314841485148614871488148914901491149214931494149514961497149814991500150115021503150415051506150715081509151015111512151315141515151615171518151915201521152215231524152515261527152815291530153115321533153415351536153715381539154015411542154315441545154615471548154915501551155215531554155515561557155815591560156115621563156415651566156715681569157015711572157315741575157615771578157915801581158215831584158515861587158815891590159115921593159415951596159715981599160016011602160316041605160616071608160916101611161216131614161516161617161816191620162116221623162416251626162716281629163016311632163316341635163616371638163916401641164216431644164516461647164816491650165116521653165416551656165716581659166016611662166316641665166616671668166916701671167216731674167516761677167816791680168116821683168416851686168716881689169016911692169316941695169616971698169917001701170217031704170517061707170817091710171117121713171417151716171717181719172017211722172317241725172617271728172917301731173217331734173517361737173817391740174117421743174417451746174717481749175017511752175317541755175617571758175917601761176217631764176517661767176817691770177117721773177417751776177717781779178017811782178317841785178617871788178917901791179217931794179517961797179817991800180118021803180418051806180718081809181018111812181318141815181618171818181918201821182218231824182518261827182818291830183118321833183418351836183718381839184018411842184318441845184618471848184918501851185218531854185518561857185818591860186118621863186418651866186718681869187018711872187318741875187618771878187918801881188218831884188518861887188818891890189118921893189418951896189718981899190019011902190319041905190619071908190919101911191219131914191519161917191819191920192119221923192419251926192719281929193019311932193319341935193619371938193919401941194219431944194519461947194819491950195119521953195419551956195719581959196019611962196319641965196619671968196919701971197219731974197519761977197819791980198119821983198419851986198719881989199019911992199319941995199619971998199920002001200220032004200520062007200820092010201120122013201420152016201720182019202020212022202320242025202620272028202920302031203220332034203520362037203820392040204120422043204420452046204720482049205020512052205320542055205620572058205920602061206220632064206520662067206820692070207120722073207420752076207720782079208020812082208320842085208620872088208920902091209220932094209520962097209820992100210121022103210421052106210721082109211021112112211321142115211621172118211921202121212221232124212521262127212821292130213121322133213421352136213721382139214021412142214321442145214621472148214921502151215221532154215521562157215821592160216121622163216421652166216721682169217021712172217321742175217621772178217921802181218221832184218521862187218821892190219121922193219421952196219721982199220022012202220322042205220622072208220922102211221222132214221522162217221822192220222122222223222422252226222722282229223022312232223322342235223622372238223922402241224222432244224522462247224822492250225122522253225422552256225722582259226022612262226322642265226622672268226922702271227222732274227522762277227822792280228122822283228422852286228722882289229022912292229322942295229622972298229923002301230223032304230523062307230823092310231123122313231423152316231723182319232023212322232323242325232623272328232923302331233223332334233523362337233823392340234123422343234423452346234723482349235023512352235323542355235623572358235923602361236223632364236523662367236823692370237123722373237423752376237723782379238023812382238323842385238623872388238923902391239223932394239523962397239823992400240124022403240424052406240724082409241024112412241324142415241624172418241924202421242224232424242524262427242824292430243124322433243424352436243724382439244024412442244324442445244624472448244924502451245224532454245524562457245824592460246124622463246424652466246724682469247024712472247324742475247624772478247924802481248224832484248524862487248824892490249124922493249424952496249724982499250025012502250325042505250625072508250925102511251225132514251525162517251825192520252125222523252425252526252725282529253025312532253325342535253625372538253925402541254225432544254525462547254825492550255125522553255425552556255725582559256025612562256325642565256625672568256925702571257225732574257525762577257825792580258125822583258425852586258725882589259025912592259325942595259625972598259926002601260226032604260526062607260826092610261126122613261426152616261726182619262026212622262326242625262626272628262926302631263226332634263526362637263826392640264126422643264426452646264726482649265026512652265326542655265626572658265926602661266226632664266526662667266826692670267126722673267426752676267726782679268026812682268326842685268626872688268926902691269226932694269526962697269826992700270127022703270427052706270727082709271027112712271327142715271627172718271927202721272227232724272527262727272827292730273127322733273427352736273727382739274027412742274327442745274627472748274927502751275227532754275527562757275827592760276127622763276427652766276727682769277027712772277327742775277627772778277927802781278227832784278527862787278827892790279127922793279427952796279727982799280028012802280328042805280628072808280928102811281228132814281528162817281828192820282128222823282428252826282728282829283028312832283328342835283628372838283928402841284228432844284528462847284828492850285128522853285428552856285728582859286028612862286328642865286628672868286928702871287228732874287528762877287828792880288128822883288428852886288728882889289028912892289328942895289628972898289929002901290229032904290529062907290829092910291129122913291429152916291729182919292029212922292329242925292629272928292929302931293229332934293529362937293829392940294129422943294429452946294729482949295029512952295329542955295629572958295929602961296229632964296529662967296829692970297129722973297429752976297729782979298029812982298329842985298629872988298929902991299229932994299529962997299829993000300130023003300430053006300730083009301030113012301330143015301630173018301930203021302230233024302530263027302830293030303130323033303430353036303730383039304030413042304330443045304630473048304930503051305230533054305530563057305830593060306130623063306430653066306730683069307030713072307330743075307630773078307930803081308230833084308530863087308830893090309130923093309430953096309730983099310031013102310331043105310631073108310931103111311231133114311531163117311831193120312131223123312431253126312731283129313031313132313331343135313631373138313931403141314231433144314531463147314831493150315131523153315431553156315731583159316031613162316331643165316631673168316931703171317231733174317531763177317831793180318131823183318431853186318731883189319031913192319331943195319631973198319932003201320232033204320532063207320832093210321132123213321432153216321732183219322032213222322332243225322632273228322932303231323232333234323532363237323832393240324132423243324432453246324732483249325032513252325332543255325632573258325932603261326232633264326532663267326832693270327132723273327432753276327732783279328032813282328332843285328632873288328932903291329232933294329532963297329832993300330133023303330433053306330733083309331033113312331333143315331633173318331933203321332233233324332533263327332833293330333133323333333433353336333733383339334033413342334333443345334633473348334933503351335233533354335533563357335833593360336133623363336433653366336733683369337033713372337333743375337633773378337933803381338233833384338533863387338833893390339133923393339433953396339733983399340034013402340334043405340634073408340934103411341234133414341534163417341834193420342134223423342434253426342734283429343034313432343334343435343634373438343934403441344234433444344534463447344834493450345134523453345434553456345734583459346034613462346334643465346634673468346934703471347234733474347534763477347834793480348134823483348434853486348734883489349034913492349334943495349634973498349935003501350235033504350535063507350835093510351135123513351435153516351735183519352035213522352335243525352635273528352935303531353235333534353535363537353835393540354135423543354435453546354735483549355035513552355335543555355635573558355935603561356235633564356535663567356835693570357135723573357435753576357735783579358035813582358335843585358635873588358935903591359235933594359535963597359835993600360136023603360436053606360736083609361036113612361336143615361636173618361936203621362236233624362536263627362836293630363136323633363436353636363736383639364036413642364336443645364636473648364936503651365236533654365536563657365836593660366136623663366436653666366736683669367036713672367336743675367636773678367936803681368236833684368536863687368836893690369136923693369436953696369736983699370037013702370337043705370637073708370937103711371237133714371537163717371837193720372137223723372437253726372737283729373037313732373337343735373637373738373937403741374237433744374537463747374837493750375137523753375437553756375737583759376037613762376337643765376637673768376937703771377237733774377537763777377837793780378137823783378437853786378737883789379037913792379337943795379637973798379938003801380238033804380538063807380838093810381138123813381438153816381738183819382038213822382338243825382638273828382938303831383238333834383538363837383838393840384138423843384438453846384738483849385038513852385338543855385638573858385938603861386238633864386538663867386838693870387138723873387438753876387738783879388038813882388338843885388638873888388938903891389238933894389538963897389838993900390139023903390439053906390739083909391039113912391339143915391639173918391939203921392239233924392539263927392839293930393139323933393439353936393739383939394039413942394339443945394639473948394939503951395239533954395539563957395839593960396139623963396439653966396739683969397039713972397339743975397639773978397939803981398239833984398539863987398839893990399139923993399439953996399739983999400040014002400340044005400640074008400940104011401240134014401540164017401840194020402140224023402440254026402740284029403040314032403340344035403640374038403940404041404240434044404540464047404840494050405140524053405440554056405740584059406040614062406340644065406640674068406940704071407240734074407540764077407840794080408140824083408440854086408740884089409040914092409340944095409640974098409941004101410241034104410541064107410841094110411141124113411441154116411741184119412041214122412341244125412641274128412941304131413241334134413541364137413841394140414141424143414441454146414741484149415041514152415341544155415641574158415941604161416241634164416541664167416841694170417141724173417441754176 |
- Fitter report for test_uart
- Tue Jul 15 16:27:08 2025
- Quartus II 64-Bit Version 13.0.0 Build 156 04/24/2013 SJ Full Version
- ---------------------
- ; Table of Contents ;
- ---------------------
- 1. Legal Notice
- 2. Fitter Summary
- 3. Fitter Settings
- 4. Parallel Compilation
- 5. I/O Assignment Warnings
- 6. Ignored Assignments
- 7. Incremental Compilation Preservation Summary
- 8. Incremental Compilation Partition Settings
- 9. Incremental Compilation Placement Preservation
- 10. Incremental Compilation LogicLock Region Preservation
- 11. Pin-Out File
- 12. Fitter Resource Usage Summary
- 13. LogicLock Region Resource Usage
- 14. Fitter Partition Statistics
- 15. Input Pins
- 16. Output Pins
- 17. Bidir Pins
- 18. Dual Purpose and Dedicated Pins
- 19. I/O Bank Usage
- 20. All Package Pins
- 21. PLL Summary
- 22. PLL Usage
- 23. Fitter Resource Utilization by Entity
- 24. Delay Chain Summary
- 25. Pad To Core Delay Chain Fanout
- 26. Control Signals
- 27. Global & Other Fast Signals
- 28. Non-Global High Fan-Out Signals
- 29. Other Routing Usage Summary
- 30. LAB Logic Elements
- 31. LAB-wide Signals
- 32. LAB Signals Sourced
- 33. LAB Signals Sourced Out
- 34. LAB Distinct Inputs
- 35. I/O Rules Summary
- 36. I/O Rules Details
- 37. I/O Rules Matrix
- 38. Fitter Device Options
- 39. Operating Settings and Conditions
- 40. Fitter Messages
- 41. Fitter Suppressed Messages
- ----------------
- ; Legal Notice ;
- ----------------
- Copyright (C) 1991-2013 Altera Corporation
- Your use of Altera Corporation's design tools, logic functions
- and other software and tools, and its AMPP partner logic
- functions, and any output files from any of the foregoing
- (including device programming or simulation files), and any
- associated documentation or information are expressly subject
- to the terms and conditions of the Altera Program License
- Subscription Agreement, Altera MegaCore Function License
- Agreement, or other applicable license agreement, including,
- without limitation, that your use is for the sole purpose of
- programming logic devices manufactured by Altera and sold by
- Altera or its authorized distributors. Please refer to the
- applicable agreement for further details.
- +----------------------------------------------------------------------------------+
- ; Fitter Summary ;
- +------------------------------------+---------------------------------------------+
- ; Fitter Status ; Successful - Tue Jul 15 16:27:08 2025 ;
- ; Quartus II 64-Bit Version ; 13.0.0 Build 156 04/24/2013 SJ Full Version ;
- ; Revision Name ; test_uart ;
- ; Top-level Entity Name ; test_uart ;
- ; Family ; Cyclone IV E ;
- ; Device ; EP4CE75F29C8 ;
- ; Timing Models ; Final ;
- ; Total logic elements ; 2,083 / 75,408 ( 3 % ) ;
- ; Total combinational functions ; 1,891 / 75,408 ( 3 % ) ;
- ; Dedicated logic registers ; 1,303 / 75,408 ( 2 % ) ;
- ; Total registers ; 1303 ;
- ; Total pins ; 58 / 427 ( 14 % ) ;
- ; Total virtual pins ; 1 ;
- ; Total memory bits ; 0 / 2,810,880 ( 0 % ) ;
- ; Embedded Multiplier 9-bit elements ; 0 / 400 ( 0 % ) ;
- ; Total PLLs ; 1 / 4 ( 25 % ) ;
- +------------------------------------+---------------------------------------------+
- +------------------------------------------------------------------------------------------------------------------------------------------------------------+
- ; Fitter Settings ;
- +----------------------------------------------------------------------------+---------------------------------------+---------------------------------------+
- ; Option ; Setting ; Default Value ;
- +----------------------------------------------------------------------------+---------------------------------------+---------------------------------------+
- ; Device ; EP4CE75F29C8 ; ;
- ; Maximum processors allowed for parallel compilation ; All ; ;
- ; Minimum Core Junction Temperature ; 0 ; ;
- ; Maximum Core Junction Temperature ; 85 ; ;
- ; Router Timing Optimization Level ; MAXIMUM ; Normal ;
- ; Placement Effort Multiplier ; 10 ; 1.0 ;
- ; Router Effort Multiplier ; 10 ; 1.0 ;
- ; Fit Attempts to Skip ; 0 ; 0.0 ;
- ; Device I/O Standard ; 3.3-V LVTTL ; ;
- ; Optimize Hold Timing ; IO Paths and Minimum TPD Paths ; All Paths ;
- ; Optimize Timing for ECOs ; On ; Off ;
- ; Final Placement Optimizations ; Always ; Automatically ;
- ; Fitter Aggressive Routability Optimizations ; Always ; Automatically ;
- ; Auto Delay Chains ; On ; Off ;
- ; Perform Physical Synthesis for Combinational Logic for Fitting ; On ; Off ;
- ; Perform Physical Synthesis for Combinational Logic for Performance ; On ; Off ;
- ; Fitter Effort ; Standard Fit ; Auto Fit ;
- ; Physical Synthesis Effort Level ; Extra ; Normal ;
- ; Maximum number of global clocks allowed ; 6 ; -1 (Unlimited) ;
- ; Use smart compilation ; Off ; Off ;
- ; Enable parallel Assembler and TimeQuest Timing Analyzer during compilation ; On ; On ;
- ; Enable compact report table ; Off ; Off ;
- ; Auto Merge PLLs ; On ; On ;
- ; Perform Clocking Topology Analysis During Routing ; Off ; Off ;
- ; Optimize Multi-Corner Timing ; On ; On ;
- ; PowerPlay Power Optimization ; Normal compilation ; Normal compilation ;
- ; SSN Optimization ; Off ; Off ;
- ; Optimize Timing ; Normal compilation ; Normal compilation ;
- ; Regenerate full fit report during ECO compiles ; Off ; Off ;
- ; Optimize IOC Register Placement for Timing ; Normal ; Normal ;
- ; Limit to One Fitting Attempt ; Off ; Off ;
- ; Fitter Initial Placement Seed ; 1 ; 1 ;
- ; PCI I/O ; Off ; Off ;
- ; Weak Pull-Up Resistor ; Off ; Off ;
- ; Enable Bus-Hold Circuitry ; Off ; Off ;
- ; Auto Packed Registers ; Auto ; Auto ;
- ; Auto Delay Chains for High Fanout Input Pins ; Off ; Off ;
- ; Allow Single-ended Buffer for Differential-XSTL Input ; Off ; Off ;
- ; Treat Bidirectional Pin as Output Pin ; Off ; Off ;
- ; Perform Register Duplication for Performance ; Off ; Off ;
- ; Perform Logic to Memory Mapping for Fitting ; Off ; Off ;
- ; Perform Register Retiming for Performance ; Off ; Off ;
- ; Perform Asynchronous Signal Pipelining ; Off ; Off ;
- ; Logic Cell Insertion - Logic Duplication ; Auto ; Auto ;
- ; Auto Register Duplication ; Auto ; Auto ;
- ; Auto Global Clock ; On ; On ;
- ; Auto Global Register Control Signals ; On ; On ;
- ; Reserve all unused pins ; As input tri-stated with weak pull-up ; As input tri-stated with weak pull-up ;
- ; Synchronizer Identification ; Off ; Off ;
- ; Enable Beneficial Skew Optimization ; On ; On ;
- ; Optimize Design for Metastability ; On ; On ;
- ; Force Fitter to Avoid Periphery Placement Warnings ; Off ; Off ;
- ; Enable input tri-state on active configuration pins in user mode ; Off ; Off ;
- +----------------------------------------------------------------------------+---------------------------------------+---------------------------------------+
- +------------------------------------------+
- ; Parallel Compilation ;
- +----------------------------+-------------+
- ; Processors ; Number ;
- +----------------------------+-------------+
- ; Number detected on machine ; 8 ;
- ; Maximum allowed ; 4 ;
- ; ; ;
- ; Average used ; 2.50 ;
- ; Maximum used ; 4 ;
- ; ; ;
- ; Usage by Processor ; % Time Used ;
- ; Processor 1 ; 100.0% ;
- ; Processors 2-4 ; 50.0% ;
- ; Processors 5-8 ; 0.0% ;
- +----------------------------+-------------+
- +----------------------------------------+
- ; I/O Assignment Warnings ;
- +---------------+------------------------+
- ; Pin Name ; Reason ;
- +---------------+------------------------+
- ; GPIO1_0 ; Missing drive strength ;
- ; GPIO1_1 ; Missing drive strength ;
- ; GPIO1_2 ; Missing drive strength ;
- ; GPIO1_3 ; Missing drive strength ;
- ; GPIO1_4 ; Missing drive strength ;
- ; GPIO1_5 ; Missing drive strength ;
- ; GPIO1_6 ; Missing drive strength ;
- ; GPIO1_7 ; Missing drive strength ;
- ; GPIO2_0 ; Missing drive strength ;
- ; GPIO2_1 ; Missing drive strength ;
- ; GPIO2_2 ; Missing drive strength ;
- ; GPIO2_3 ; Missing drive strength ;
- ; GPIO2_4 ; Missing drive strength ;
- ; GPIO2_5 ; Missing drive strength ;
- ; GPIO2_6 ; Missing drive strength ;
- ; GPIO2_7 ; Missing drive strength ;
- ; GPIO6_0 ; Missing drive strength ;
- ; GPIO6_2 ; Missing drive strength ;
- ; GPIO6_4 ; Missing drive strength ;
- ; GPIO9_0 ; Missing drive strength ;
- ; GPIO9_2 ; Missing drive strength ;
- ; GPIO9_3 ; Missing drive strength ;
- ; GPIO9_4 ; Missing drive strength ;
- ; GPIO9_5 ; Missing drive strength ;
- ; GPIO9_6 ; Missing drive strength ;
- ; GPIO9_7 ; Missing drive strength ;
- ; SIM_CLK ; Missing drive strength ;
- ; UART3_UARTTXD ; Missing drive strength ;
- ; UART4_UARTTXD ; Missing drive strength ;
- ; uart15_tx ; Missing drive strength ;
- ; GPIO6_6 ; Missing drive strength ;
- ; GPIO9_1 ; Missing drive strength ;
- ; SIM_IO[0] ; Missing drive strength ;
- ; SIM_IO[1] ; Missing drive strength ;
- ; SIM_IO[2] ; Missing drive strength ;
- ; SIM_IO[3] ; Missing drive strength ;
- ; SIM_IO[4] ; Missing drive strength ;
- ; SIM_IO[5] ; Missing drive strength ;
- ; SIM_IO[6] ; Missing drive strength ;
- ; SIM_IO[7] ; Missing drive strength ;
- ; SIM_IO[8] ; Missing drive strength ;
- ; SIM_IO[9] ; Missing drive strength ;
- ; SIM_IO[10] ; Missing drive strength ;
- ; SIM_IO[11] ; Missing drive strength ;
- ; SIM_IO_12 ; Missing drive strength ;
- ; SIM_IO_13 ; Missing drive strength ;
- ; SIM_IO_15 ; Missing drive strength ;
- +---------------+------------------------+
- +-------------------------------------------------------------------------------------------------------+
- ; Ignored Assignments ;
- +----------+----------------+--------------+----------------------+--------------------+----------------+
- ; Name ; Ignored Entity ; Ignored From ; Ignored To ; Ignored Value ; Ignored Source ;
- +----------+----------------+--------------+----------------------+--------------------+----------------+
- ; Location ; ; ; dmactive ; LCCOMB_X53_Y4_N20 ; QSF Assignment ;
- ; Location ; ; ; ext_dma_DMACBREQ[0] ; LCCOMB_X52_Y4_N0 ; QSF Assignment ;
- ; Location ; ; ; ext_dma_DMACBREQ[1] ; LCCOMB_X52_Y4_N2 ; QSF Assignment ;
- ; Location ; ; ; ext_dma_DMACBREQ[2] ; LCCOMB_X52_Y4_N4 ; QSF Assignment ;
- ; Location ; ; ; ext_dma_DMACBREQ[3] ; LCCOMB_X52_Y4_N6 ; QSF Assignment ;
- ; Location ; ; ; ext_dma_DMACCLR[0] ; LCCOMB_X54_Y4_N12 ; QSF Assignment ;
- ; Location ; ; ; ext_dma_DMACCLR[1] ; LCCOMB_X54_Y4_N14 ; QSF Assignment ;
- ; Location ; ; ; ext_dma_DMACCLR[2] ; LCCOMB_X54_Y4_N16 ; QSF Assignment ;
- ; Location ; ; ; ext_dma_DMACCLR[3] ; LCCOMB_X54_Y4_N18 ; QSF Assignment ;
- ; Location ; ; ; ext_dma_DMACLBREQ[0] ; LCCOMB_X52_Y4_N8 ; QSF Assignment ;
- ; Location ; ; ; ext_dma_DMACLBREQ[1] ; LCCOMB_X52_Y4_N10 ; QSF Assignment ;
- ; Location ; ; ; ext_dma_DMACLBREQ[2] ; LCCOMB_X52_Y4_N12 ; QSF Assignment ;
- ; Location ; ; ; ext_dma_DMACLBREQ[3] ; LCCOMB_X52_Y4_N14 ; QSF Assignment ;
- ; Location ; ; ; ext_dma_DMACLSREQ[0] ; LCCOMB_X53_Y4_N8 ; QSF Assignment ;
- ; Location ; ; ; ext_dma_DMACLSREQ[1] ; LCCOMB_X53_Y4_N10 ; QSF Assignment ;
- ; Location ; ; ; ext_dma_DMACLSREQ[2] ; LCCOMB_X53_Y4_N12 ; QSF Assignment ;
- ; Location ; ; ; ext_dma_DMACLSREQ[3] ; LCCOMB_X53_Y4_N14 ; QSF Assignment ;
- ; Location ; ; ; ext_dma_DMACSREQ[0] ; LCCOMB_X53_Y4_N0 ; QSF Assignment ;
- ; Location ; ; ; ext_dma_DMACSREQ[1] ; LCCOMB_X53_Y4_N2 ; QSF Assignment ;
- ; Location ; ; ; ext_dma_DMACSREQ[2] ; LCCOMB_X53_Y4_N4 ; QSF Assignment ;
- ; Location ; ; ; ext_dma_DMACSREQ[3] ; LCCOMB_X53_Y4_N6 ; QSF Assignment ;
- ; Location ; ; ; ext_dma_DMACTC[0] ; LCCOMB_X54_Y4_N20 ; QSF Assignment ;
- ; Location ; ; ; ext_dma_DMACTC[1] ; LCCOMB_X54_Y4_N22 ; QSF Assignment ;
- ; Location ; ; ; ext_dma_DMACTC[2] ; LCCOMB_X54_Y4_N24 ; QSF Assignment ;
- ; Location ; ; ; ext_dma_DMACTC[3] ; LCCOMB_X54_Y4_N26 ; QSF Assignment ;
- ; Location ; ; ; ext_int[0] ; LCCOMB_X51_Y4_N2 ; QSF Assignment ;
- ; Location ; ; ; ext_int[1] ; LCCOMB_X51_Y4_N4 ; QSF Assignment ;
- ; Location ; ; ; ext_int[2] ; LCCOMB_X51_Y4_N6 ; QSF Assignment ;
- ; Location ; ; ; ext_int[3] ; LCCOMB_X51_Y4_N8 ; QSF Assignment ;
- ; Location ; ; ; ext_int[4] ; LCCOMB_X51_Y4_N10 ; QSF Assignment ;
- ; Location ; ; ; ext_int[5] ; LCCOMB_X51_Y4_N12 ; QSF Assignment ;
- ; Location ; ; ; ext_int[6] ; LCCOMB_X51_Y4_N14 ; QSF Assignment ;
- ; Location ; ; ; ext_int[7] ; LCCOMB_X51_Y4_N16 ; QSF Assignment ;
- ; Location ; ; ; ext_resetn ; LCCOMB_X51_Y4_N0 ; QSF Assignment ;
- ; Location ; ; ; gpio0_io_in[0] ; LCCOMB_X56_Y5_N0 ; QSF Assignment ;
- ; Location ; ; ; gpio0_io_in[1] ; LCCOMB_X56_Y5_N2 ; QSF Assignment ;
- ; Location ; ; ; gpio0_io_in[2] ; LCCOMB_X56_Y5_N4 ; QSF Assignment ;
- ; Location ; ; ; gpio0_io_in[3] ; LCCOMB_X56_Y5_N6 ; QSF Assignment ;
- ; Location ; ; ; gpio0_io_in[4] ; LCCOMB_X56_Y5_N8 ; QSF Assignment ;
- ; Location ; ; ; gpio0_io_in[5] ; LCCOMB_X56_Y5_N10 ; QSF Assignment ;
- ; Location ; ; ; gpio0_io_in[6] ; LCCOMB_X56_Y5_N12 ; QSF Assignment ;
- ; Location ; ; ; gpio0_io_in[7] ; LCCOMB_X56_Y5_N14 ; QSF Assignment ;
- ; Location ; ; ; gpio0_io_out_data[0] ; LCCOMB_X57_Y7_N12 ; QSF Assignment ;
- ; Location ; ; ; gpio0_io_out_data[1] ; LCCOMB_X57_Y7_N14 ; QSF Assignment ;
- ; Location ; ; ; gpio0_io_out_data[2] ; LCCOMB_X57_Y7_N16 ; QSF Assignment ;
- ; Location ; ; ; gpio0_io_out_data[3] ; LCCOMB_X57_Y7_N18 ; QSF Assignment ;
- ; Location ; ; ; gpio0_io_out_data[4] ; LCCOMB_X57_Y7_N20 ; QSF Assignment ;
- ; Location ; ; ; gpio0_io_out_data[5] ; LCCOMB_X57_Y7_N22 ; QSF Assignment ;
- ; Location ; ; ; gpio0_io_out_data[6] ; LCCOMB_X57_Y7_N24 ; QSF Assignment ;
- ; Location ; ; ; gpio0_io_out_data[7] ; LCCOMB_X57_Y7_N26 ; QSF Assignment ;
- ; Location ; ; ; gpio0_io_out_en[0] ; LCCOMB_X57_Y7_N28 ; QSF Assignment ;
- ; Location ; ; ; gpio0_io_out_en[1] ; LCCOMB_X57_Y7_N30 ; QSF Assignment ;
- ; Location ; ; ; gpio0_io_out_en[2] ; LCCOMB_X58_Y7_N0 ; QSF Assignment ;
- ; Location ; ; ; gpio0_io_out_en[3] ; LCCOMB_X58_Y7_N2 ; QSF Assignment ;
- ; Location ; ; ; gpio0_io_out_en[4] ; LCCOMB_X57_Y6_N0 ; QSF Assignment ;
- ; Location ; ; ; gpio0_io_out_en[5] ; LCCOMB_X57_Y6_N2 ; QSF Assignment ;
- ; Location ; ; ; gpio0_io_out_en[6] ; LCCOMB_X57_Y6_N4 ; QSF Assignment ;
- ; Location ; ; ; gpio0_io_out_en[7] ; LCCOMB_X57_Y6_N6 ; QSF Assignment ;
- ; Location ; ; ; gpio1_io_in[0] ; LCCOMB_X56_Y5_N16 ; QSF Assignment ;
- ; Location ; ; ; gpio1_io_in[1] ; LCCOMB_X56_Y5_N18 ; QSF Assignment ;
- ; Location ; ; ; gpio1_io_in[2] ; LCCOMB_X56_Y5_N20 ; QSF Assignment ;
- ; Location ; ; ; gpio1_io_in[3] ; LCCOMB_X56_Y5_N22 ; QSF Assignment ;
- ; Location ; ; ; gpio1_io_in[4] ; LCCOMB_X56_Y5_N24 ; QSF Assignment ;
- ; Location ; ; ; gpio1_io_in[5] ; LCCOMB_X56_Y5_N26 ; QSF Assignment ;
- ; Location ; ; ; gpio1_io_in[6] ; LCCOMB_X56_Y5_N28 ; QSF Assignment ;
- ; Location ; ; ; gpio1_io_in[7] ; LCCOMB_X56_Y5_N30 ; QSF Assignment ;
- ; Location ; ; ; gpio2_io_in[0] ; LCCOMB_X43_Y4_N0 ; QSF Assignment ;
- ; Location ; ; ; gpio2_io_in[1] ; LCCOMB_X43_Y4_N2 ; QSF Assignment ;
- ; Location ; ; ; gpio2_io_in[2] ; LCCOMB_X43_Y4_N4 ; QSF Assignment ;
- ; Location ; ; ; gpio2_io_in[3] ; LCCOMB_X43_Y4_N6 ; QSF Assignment ;
- ; Location ; ; ; gpio2_io_in[4] ; LCCOMB_X43_Y4_N8 ; QSF Assignment ;
- ; Location ; ; ; gpio2_io_in[5] ; LCCOMB_X43_Y4_N10 ; QSF Assignment ;
- ; Location ; ; ; gpio2_io_in[6] ; LCCOMB_X43_Y4_N12 ; QSF Assignment ;
- ; Location ; ; ; gpio2_io_in[7] ; LCCOMB_X43_Y4_N14 ; QSF Assignment ;
- ; Location ; ; ; gpio3_io_out_data[0] ; LCCOMB_X43_Y4_N26 ; QSF Assignment ;
- ; Location ; ; ; gpio3_io_out_data[1] ; LCCOMB_X43_Y4_N28 ; QSF Assignment ;
- ; Location ; ; ; gpio3_io_out_data[2] ; LCCOMB_X43_Y4_N30 ; QSF Assignment ;
- ; Location ; ; ; gpio3_io_out_data[3] ; LCCOMB_X43_Y3_N0 ; QSF Assignment ;
- ; Location ; ; ; gpio3_io_out_data[4] ; LCCOMB_X43_Y3_N2 ; QSF Assignment ;
- ; Location ; ; ; gpio3_io_out_data[5] ; LCCOMB_X43_Y3_N4 ; QSF Assignment ;
- ; Location ; ; ; gpio3_io_out_data[6] ; LCCOMB_X43_Y3_N6 ; QSF Assignment ;
- ; Location ; ; ; gpio3_io_out_data[7] ; LCCOMB_X44_Y4_N16 ; QSF Assignment ;
- ; Location ; ; ; gpio3_io_out_en[0] ; LCCOMB_X44_Y4_N18 ; QSF Assignment ;
- ; Location ; ; ; gpio3_io_out_en[1] ; LCCOMB_X44_Y4_N20 ; QSF Assignment ;
- ; Location ; ; ; gpio3_io_out_en[2] ; LCCOMB_X44_Y4_N22 ; QSF Assignment ;
- ; Location ; ; ; gpio3_io_out_en[3] ; LCCOMB_X44_Y4_N24 ; QSF Assignment ;
- ; Location ; ; ; gpio3_io_out_en[4] ; LCCOMB_X44_Y4_N26 ; QSF Assignment ;
- ; Location ; ; ; gpio3_io_out_en[5] ; LCCOMB_X44_Y4_N28 ; QSF Assignment ;
- ; Location ; ; ; gpio3_io_out_en[6] ; LCCOMB_X44_Y4_N30 ; QSF Assignment ;
- ; Location ; ; ; gpio3_io_out_en[7] ; LCCOMB_X44_Y3_N0 ; QSF Assignment ;
- ; Location ; ; ; gpio4_io_out_data[0] ; LCCOMB_X44_Y3_N2 ; QSF Assignment ;
- ; Location ; ; ; gpio4_io_out_data[1] ; LCCOMB_X44_Y3_N4 ; QSF Assignment ;
- ; Location ; ; ; gpio4_io_out_data[2] ; LCCOMB_X44_Y3_N6 ; QSF Assignment ;
- ; Location ; ; ; gpio4_io_out_data[3] ; LCCOMB_X45_Y4_N16 ; QSF Assignment ;
- ; Location ; ; ; gpio4_io_out_data[4] ; LCCOMB_X45_Y4_N18 ; QSF Assignment ;
- ; Location ; ; ; gpio4_io_out_data[5] ; LCCOMB_X45_Y4_N20 ; QSF Assignment ;
- ; Location ; ; ; gpio4_io_out_data[6] ; LCCOMB_X45_Y4_N22 ; QSF Assignment ;
- ; Location ; ; ; gpio4_io_out_data[7] ; LCCOMB_X45_Y4_N24 ; QSF Assignment ;
- ; Location ; ; ; gpio4_io_out_en[0] ; LCCOMB_X45_Y4_N26 ; QSF Assignment ;
- ; Location ; ; ; gpio4_io_out_en[1] ; LCCOMB_X45_Y4_N28 ; QSF Assignment ;
- ; Location ; ; ; gpio4_io_out_en[2] ; LCCOMB_X45_Y4_N30 ; QSF Assignment ;
- ; Location ; ; ; gpio4_io_out_en[3] ; LCCOMB_X45_Y3_N0 ; QSF Assignment ;
- ; Location ; ; ; gpio4_io_out_en[4] ; LCCOMB_X45_Y3_N2 ; QSF Assignment ;
- ; Location ; ; ; gpio4_io_out_en[5] ; LCCOMB_X45_Y3_N4 ; QSF Assignment ;
- ; Location ; ; ; gpio4_io_out_en[6] ; LCCOMB_X45_Y3_N6 ; QSF Assignment ;
- ; Location ; ; ; gpio4_io_out_en[7] ; LCCOMB_X46_Y4_N16 ; QSF Assignment ;
- ; Location ; ; ; gpio5_io_out_data[0] ; LCCOMB_X46_Y4_N18 ; QSF Assignment ;
- ; Location ; ; ; gpio5_io_out_data[1] ; LCCOMB_X46_Y4_N20 ; QSF Assignment ;
- ; Location ; ; ; gpio5_io_out_data[2] ; LCCOMB_X46_Y4_N22 ; QSF Assignment ;
- ; Location ; ; ; gpio5_io_out_data[3] ; LCCOMB_X46_Y4_N24 ; QSF Assignment ;
- ; Location ; ; ; gpio5_io_out_data[4] ; LCCOMB_X46_Y4_N26 ; QSF Assignment ;
- ; Location ; ; ; gpio5_io_out_data[5] ; LCCOMB_X46_Y4_N28 ; QSF Assignment ;
- ; Location ; ; ; gpio5_io_out_data[6] ; LCCOMB_X46_Y4_N30 ; QSF Assignment ;
- ; Location ; ; ; gpio5_io_out_data[7] ; LCCOMB_X46_Y3_N0 ; QSF Assignment ;
- ; Location ; ; ; gpio5_io_out_en[0] ; LCCOMB_X46_Y3_N2 ; QSF Assignment ;
- ; Location ; ; ; gpio5_io_out_en[1] ; LCCOMB_X46_Y3_N4 ; QSF Assignment ;
- ; Location ; ; ; gpio5_io_out_en[2] ; LCCOMB_X46_Y3_N6 ; QSF Assignment ;
- ; Location ; ; ; gpio5_io_out_en[3] ; LCCOMB_X47_Y4_N16 ; QSF Assignment ;
- ; Location ; ; ; gpio5_io_out_en[4] ; LCCOMB_X47_Y4_N18 ; QSF Assignment ;
- ; Location ; ; ; gpio5_io_out_en[5] ; LCCOMB_X47_Y4_N20 ; QSF Assignment ;
- ; Location ; ; ; gpio5_io_out_en[6] ; LCCOMB_X47_Y4_N22 ; QSF Assignment ;
- ; Location ; ; ; gpio5_io_out_en[7] ; LCCOMB_X47_Y4_N24 ; QSF Assignment ;
- ; Location ; ; ; gpio6_io_out_data[1] ; LCCOMB_X47_Y4_N28 ; QSF Assignment ;
- ; Location ; ; ; gpio6_io_out_data[3] ; LCCOMB_X47_Y3_N0 ; QSF Assignment ;
- ; Location ; ; ; gpio6_io_out_data[5] ; LCCOMB_X47_Y3_N4 ; QSF Assignment ;
- ; Location ; ; ; gpio6_io_out_data[7] ; LCCOMB_X48_Y4_N18 ; QSF Assignment ;
- ; Location ; ; ; gpio6_io_out_en[1] ; LCCOMB_X48_Y4_N22 ; QSF Assignment ;
- ; Location ; ; ; gpio6_io_out_en[3] ; LCCOMB_X48_Y4_N26 ; QSF Assignment ;
- ; Location ; ; ; gpio6_io_out_en[5] ; LCCOMB_X48_Y4_N30 ; QSF Assignment ;
- ; Location ; ; ; gpio6_io_out_en[7] ; LCCOMB_X48_Y3_N2 ; QSF Assignment ;
- ; Location ; ; ; gpio7_io_out_data[0] ; LCCOMB_X48_Y3_N4 ; QSF Assignment ;
- ; Location ; ; ; gpio7_io_out_data[1] ; LCCOMB_X49_Y4_N16 ; QSF Assignment ;
- ; Location ; ; ; gpio7_io_out_data[2] ; LCCOMB_X49_Y4_N18 ; QSF Assignment ;
- ; Location ; ; ; gpio7_io_out_data[3] ; LCCOMB_X49_Y4_N20 ; QSF Assignment ;
- ; Location ; ; ; gpio7_io_out_data[4] ; LCCOMB_X49_Y4_N22 ; QSF Assignment ;
- ; Location ; ; ; gpio7_io_out_data[5] ; LCCOMB_X49_Y4_N24 ; QSF Assignment ;
- ; Location ; ; ; gpio7_io_out_data[7] ; LCCOMB_X49_Y4_N28 ; QSF Assignment ;
- ; Location ; ; ; gpio7_io_out_en[0] ; LCCOMB_X49_Y4_N30 ; QSF Assignment ;
- ; Location ; ; ; gpio7_io_out_en[1] ; LCCOMB_X49_Y3_N0 ; QSF Assignment ;
- ; Location ; ; ; gpio7_io_out_en[2] ; LCCOMB_X49_Y3_N2 ; QSF Assignment ;
- ; Location ; ; ; gpio7_io_out_en[3] ; LCCOMB_X49_Y3_N4 ; QSF Assignment ;
- ; Location ; ; ; gpio7_io_out_en[4] ; LCCOMB_X50_Y4_N16 ; QSF Assignment ;
- ; Location ; ; ; gpio7_io_out_en[5] ; LCCOMB_X50_Y4_N18 ; QSF Assignment ;
- ; Location ; ; ; gpio7_io_out_en[7] ; LCCOMB_X50_Y4_N22 ; QSF Assignment ;
- ; Location ; ; ; gpio8_io_in[0] ; LCCOMB_X49_Y4_N0 ; QSF Assignment ;
- ; Location ; ; ; gpio8_io_in[1] ; LCCOMB_X49_Y4_N2 ; QSF Assignment ;
- ; Location ; ; ; gpio8_io_in[2] ; LCCOMB_X49_Y4_N4 ; QSF Assignment ;
- ; Location ; ; ; gpio8_io_in[3] ; LCCOMB_X49_Y4_N6 ; QSF Assignment ;
- ; Location ; ; ; gpio8_io_in[4] ; LCCOMB_X49_Y4_N8 ; QSF Assignment ;
- ; Location ; ; ; gpio8_io_in[5] ; LCCOMB_X49_Y4_N10 ; QSF Assignment ;
- ; Location ; ; ; gpio8_io_in[6] ; LCCOMB_X49_Y4_N12 ; QSF Assignment ;
- ; Location ; ; ; gpio8_io_in[7] ; LCCOMB_X49_Y4_N14 ; QSF Assignment ;
- ; Location ; ; ; gpio8_io_out_data[5] ; LCCOMB_X50_Y3_N2 ; QSF Assignment ;
- ; Location ; ; ; gpio8_io_out_en[5] ; LCCOMB_X51_Y4_N28 ; QSF Assignment ;
- ; Location ; ; ; local_int[0] ; LCCOMB_X54_Y4_N0 ; QSF Assignment ;
- ; Location ; ; ; local_int[1] ; LCCOMB_X54_Y4_N2 ; QSF Assignment ;
- ; Location ; ; ; local_int[2] ; LCCOMB_X54_Y4_N4 ; QSF Assignment ;
- ; Location ; ; ; local_int[3] ; LCCOMB_X54_Y4_N6 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_haddr[0] ; LCCOMB_X57_Y12_N18 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_haddr[10] ; LCCOMB_X57_Y11_N6 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_haddr[11] ; LCCOMB_X57_Y11_N8 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_haddr[12] ; LCCOMB_X57_Y11_N10 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_haddr[13] ; LCCOMB_X57_Y11_N12 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_haddr[14] ; LCCOMB_X57_Y11_N14 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_haddr[15] ; LCCOMB_X57_Y11_N16 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_haddr[16] ; LCCOMB_X57_Y11_N18 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_haddr[17] ; LCCOMB_X57_Y11_N20 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_haddr[18] ; LCCOMB_X57_Y11_N22 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_haddr[19] ; LCCOMB_X57_Y11_N24 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_haddr[1] ; LCCOMB_X57_Y12_N20 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_haddr[20] ; LCCOMB_X57_Y11_N26 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_haddr[21] ; LCCOMB_X57_Y11_N28 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_haddr[22] ; LCCOMB_X57_Y11_N30 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_haddr[23] ; LCCOMB_X58_Y11_N0 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_haddr[24] ; LCCOMB_X58_Y11_N2 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_haddr[25] ; LCCOMB_X58_Y11_N4 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_haddr[26] ; LCCOMB_X58_Y11_N6 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_haddr[27] ; LCCOMB_X58_Y11_N8 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_haddr[28] ; LCCOMB_X58_Y11_N10 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_haddr[29] ; LCCOMB_X58_Y11_N12 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_haddr[2] ; LCCOMB_X57_Y12_N22 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_haddr[30] ; LCCOMB_X56_Y10_N30 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_haddr[31] ; LCCOMB_X57_Y10_N0 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_haddr[3] ; LCCOMB_X57_Y12_N24 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_haddr[4] ; LCCOMB_X57_Y12_N26 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_haddr[5] ; LCCOMB_X57_Y12_N28 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_haddr[6] ; LCCOMB_X57_Y12_N30 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_haddr[7] ; LCCOMB_X58_Y12_N0 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_haddr[8] ; LCCOMB_X58_Y12_N2 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_haddr[9] ; LCCOMB_X58_Y12_N4 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_hburst[0] ; LCCOMB_X57_Y12_N10 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_hburst[1] ; LCCOMB_X57_Y12_N12 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_hburst[2] ; LCCOMB_X57_Y12_N14 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_hrdata[0] ; LCCOMB_X56_Y12_N4 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_hrdata[10] ; LCCOMB_X56_Y12_N24 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_hrdata[11] ; LCCOMB_X56_Y12_N26 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_hrdata[12] ; LCCOMB_X56_Y12_N28 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_hrdata[13] ; LCCOMB_X56_Y11_N0 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_hrdata[14] ; LCCOMB_X56_Y11_N2 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_hrdata[15] ; LCCOMB_X56_Y11_N4 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_hrdata[16] ; LCCOMB_X56_Y11_N6 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_hrdata[17] ; LCCOMB_X56_Y11_N8 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_hrdata[18] ; LCCOMB_X56_Y11_N10 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_hrdata[19] ; LCCOMB_X56_Y11_N12 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_hrdata[1] ; LCCOMB_X56_Y12_N6 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_hrdata[20] ; LCCOMB_X56_Y11_N14 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_hrdata[21] ; LCCOMB_X56_Y11_N16 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_hrdata[22] ; LCCOMB_X56_Y11_N18 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_hrdata[23] ; LCCOMB_X56_Y11_N20 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_hrdata[24] ; LCCOMB_X56_Y11_N22 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_hrdata[25] ; LCCOMB_X56_Y11_N24 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_hrdata[26] ; LCCOMB_X56_Y11_N26 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_hrdata[27] ; LCCOMB_X56_Y11_N28 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_hrdata[28] ; LCCOMB_X56_Y11_N30 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_hrdata[29] ; LCCOMB_X57_Y11_N0 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_hrdata[2] ; LCCOMB_X56_Y12_N8 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_hrdata[30] ; LCCOMB_X57_Y11_N2 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_hrdata[31] ; LCCOMB_X57_Y11_N4 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_hrdata[3] ; LCCOMB_X56_Y12_N10 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_hrdata[4] ; LCCOMB_X56_Y12_N12 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_hrdata[5] ; LCCOMB_X56_Y12_N14 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_hrdata[6] ; LCCOMB_X56_Y12_N16 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_hrdata[7] ; LCCOMB_X56_Y12_N18 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_hrdata[8] ; LCCOMB_X56_Y12_N20 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_hrdata[9] ; LCCOMB_X56_Y12_N22 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_hready ; LCCOMB_X56_Y12_N30 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_hreadyout ; LCCOMB_X56_Y12_N0 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_hresp ; LCCOMB_X56_Y12_N2 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_hsize[0] ; LCCOMB_X57_Y12_N4 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_hsize[1] ; LCCOMB_X57_Y12_N6 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_hsize[2] ; LCCOMB_X57_Y12_N8 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_htrans[0] ; LCCOMB_X57_Y12_N0 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_htrans[1] ; LCCOMB_X57_Y12_N2 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_hwdata[0] ; LCCOMB_X57_Y10_N2 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_hwdata[10] ; LCCOMB_X57_Y10_N22 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_hwdata[11] ; LCCOMB_X57_Y10_N24 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_hwdata[12] ; LCCOMB_X57_Y10_N26 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_hwdata[13] ; LCCOMB_X57_Y10_N28 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_hwdata[14] ; LCCOMB_X57_Y10_N30 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_hwdata[15] ; LCCOMB_X58_Y10_N0 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_hwdata[16] ; LCCOMB_X58_Y10_N2 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_hwdata[17] ; LCCOMB_X58_Y10_N6 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_hwdata[18] ; LCCOMB_X56_Y9_N30 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_hwdata[19] ; LCCOMB_X57_Y9_N0 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_hwdata[1] ; LCCOMB_X57_Y10_N4 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_hwdata[20] ; LCCOMB_X57_Y9_N2 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_hwdata[21] ; LCCOMB_X57_Y9_N4 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_hwdata[22] ; LCCOMB_X57_Y9_N6 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_hwdata[23] ; LCCOMB_X57_Y9_N8 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_hwdata[24] ; LCCOMB_X57_Y9_N10 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_hwdata[25] ; LCCOMB_X57_Y9_N12 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_hwdata[26] ; LCCOMB_X57_Y9_N14 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_hwdata[27] ; LCCOMB_X57_Y9_N16 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_hwdata[28] ; LCCOMB_X57_Y9_N18 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_hwdata[29] ; LCCOMB_X57_Y9_N20 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_hwdata[2] ; LCCOMB_X57_Y10_N6 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_hwdata[30] ; LCCOMB_X57_Y9_N22 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_hwdata[31] ; LCCOMB_X57_Y9_N24 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_hwdata[3] ; LCCOMB_X57_Y10_N8 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_hwdata[4] ; LCCOMB_X57_Y10_N10 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_hwdata[5] ; LCCOMB_X57_Y10_N12 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_hwdata[6] ; LCCOMB_X57_Y10_N14 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_hwdata[7] ; LCCOMB_X57_Y10_N16 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_hwdata[8] ; LCCOMB_X57_Y10_N18 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_hwdata[9] ; LCCOMB_X57_Y10_N20 ; QSF Assignment ;
- ; Location ; ; ; mem_ahb_hwrite ; LCCOMB_X57_Y12_N16 ; QSF Assignment ;
- ; Location ; ; ; resetn_out ; LCCOMB_X58_Y5_N6 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_haddr[0] ; LCCOMB_X56_Y10_N22 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_haddr[10] ; LCCOMB_X56_Y9_N12 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_haddr[11] ; LCCOMB_X56_Y9_N14 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_haddr[12] ; LCCOMB_X56_Y9_N16 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_haddr[13] ; LCCOMB_X56_Y9_N18 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_haddr[14] ; LCCOMB_X56_Y9_N20 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_haddr[15] ; LCCOMB_X56_Y9_N22 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_haddr[16] ; LCCOMB_X56_Y9_N24 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_haddr[17] ; LCCOMB_X56_Y9_N26 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_haddr[18] ; LCCOMB_X56_Y9_N28 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_haddr[19] ; LCCOMB_X56_Y8_N0 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_haddr[1] ; LCCOMB_X56_Y10_N24 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_haddr[20] ; LCCOMB_X56_Y8_N2 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_haddr[21] ; LCCOMB_X56_Y8_N4 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_haddr[22] ; LCCOMB_X56_Y8_N6 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_haddr[23] ; LCCOMB_X56_Y8_N8 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_haddr[24] ; LCCOMB_X56_Y8_N10 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_haddr[25] ; LCCOMB_X56_Y8_N12 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_haddr[26] ; LCCOMB_X56_Y8_N14 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_haddr[27] ; LCCOMB_X56_Y8_N16 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_haddr[28] ; LCCOMB_X56_Y8_N18 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_haddr[29] ; LCCOMB_X56_Y8_N20 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_haddr[2] ; LCCOMB_X56_Y10_N26 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_haddr[30] ; LCCOMB_X56_Y8_N22 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_haddr[31] ; LCCOMB_X56_Y8_N24 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_haddr[3] ; LCCOMB_X56_Y10_N28 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_haddr[4] ; LCCOMB_X56_Y9_N0 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_haddr[5] ; LCCOMB_X56_Y9_N2 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_haddr[6] ; LCCOMB_X56_Y9_N4 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_haddr[7] ; LCCOMB_X56_Y9_N6 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_haddr[8] ; LCCOMB_X56_Y9_N8 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_haddr[9] ; LCCOMB_X56_Y9_N10 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_hburst[0] ; LCCOMB_X56_Y10_N14 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_hburst[1] ; LCCOMB_X56_Y10_N16 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_hburst[2] ; LCCOMB_X56_Y10_N18 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_hrdata[0] ; LCCOMB_X57_Y9_N30 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_hrdata[10] ; LCCOMB_X57_Y8_N10 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_hrdata[11] ; LCCOMB_X57_Y8_N12 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_hrdata[12] ; LCCOMB_X57_Y8_N14 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_hrdata[13] ; LCCOMB_X57_Y8_N16 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_hrdata[14] ; LCCOMB_X57_Y8_N18 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_hrdata[15] ; LCCOMB_X57_Y8_N20 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_hrdata[16] ; LCCOMB_X57_Y8_N22 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_hrdata[17] ; LCCOMB_X57_Y8_N24 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_hrdata[18] ; LCCOMB_X57_Y8_N26 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_hrdata[19] ; LCCOMB_X57_Y8_N28 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_hrdata[1] ; LCCOMB_X58_Y9_N0 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_hrdata[20] ; LCCOMB_X57_Y8_N30 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_hrdata[21] ; LCCOMB_X58_Y8_N0 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_hrdata[22] ; LCCOMB_X58_Y8_N2 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_hrdata[23] ; LCCOMB_X58_Y8_N4 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_hrdata[24] ; LCCOMB_X56_Y7_N28 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_hrdata[25] ; LCCOMB_X56_Y7_N30 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_hrdata[26] ; LCCOMB_X57_Y7_N0 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_hrdata[27] ; LCCOMB_X57_Y7_N2 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_hrdata[28] ; LCCOMB_X57_Y7_N4 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_hrdata[29] ; LCCOMB_X57_Y7_N6 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_hrdata[2] ; LCCOMB_X58_Y9_N2 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_hrdata[30] ; LCCOMB_X57_Y7_N8 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_hrdata[31] ; LCCOMB_X57_Y7_N10 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_hrdata[3] ; LCCOMB_X58_Y9_N4 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_hrdata[4] ; LCCOMB_X56_Y8_N30 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_hrdata[5] ; LCCOMB_X57_Y8_N0 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_hrdata[6] ; LCCOMB_X57_Y8_N2 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_hrdata[7] ; LCCOMB_X57_Y8_N4 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_hrdata[8] ; LCCOMB_X57_Y8_N6 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_hrdata[9] ; LCCOMB_X57_Y8_N8 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_hready ; LCCOMB_X56_Y10_N2 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_hreadyout ; LCCOMB_X57_Y9_N26 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_hresp ; LCCOMB_X57_Y9_N28 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_hsel ; LCCOMB_X56_Y10_N0 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_hsize[0] ; LCCOMB_X56_Y10_N8 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_hsize[1] ; LCCOMB_X56_Y10_N10 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_hsize[2] ; LCCOMB_X56_Y10_N12 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_htrans[0] ; LCCOMB_X56_Y10_N4 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_htrans[1] ; LCCOMB_X56_Y10_N6 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_hwdata[0] ; LCCOMB_X56_Y8_N26 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_hwdata[10] ; LCCOMB_X56_Y7_N16 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_hwdata[11] ; LCCOMB_X56_Y7_N18 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_hwdata[12] ; LCCOMB_X56_Y7_N20 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_hwdata[13] ; LCCOMB_X56_Y7_N22 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_hwdata[14] ; LCCOMB_X56_Y7_N24 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_hwdata[15] ; LCCOMB_X56_Y7_N26 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_hwdata[16] ; LCCOMB_X56_Y6_N0 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_hwdata[17] ; LCCOMB_X56_Y6_N2 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_hwdata[18] ; LCCOMB_X56_Y6_N4 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_hwdata[19] ; LCCOMB_X56_Y6_N6 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_hwdata[1] ; LCCOMB_X56_Y8_N28 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_hwdata[20] ; LCCOMB_X56_Y6_N8 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_hwdata[21] ; LCCOMB_X56_Y6_N10 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_hwdata[22] ; LCCOMB_X56_Y6_N12 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_hwdata[23] ; LCCOMB_X56_Y6_N14 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_hwdata[24] ; LCCOMB_X56_Y6_N16 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_hwdata[25] ; LCCOMB_X56_Y6_N18 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_hwdata[26] ; LCCOMB_X56_Y6_N20 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_hwdata[27] ; LCCOMB_X56_Y6_N22 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_hwdata[28] ; LCCOMB_X56_Y6_N24 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_hwdata[29] ; LCCOMB_X56_Y6_N26 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_hwdata[2] ; LCCOMB_X56_Y7_N0 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_hwdata[30] ; LCCOMB_X56_Y6_N28 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_hwdata[31] ; LCCOMB_X56_Y6_N30 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_hwdata[3] ; LCCOMB_X56_Y7_N2 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_hwdata[4] ; LCCOMB_X56_Y7_N4 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_hwdata[5] ; LCCOMB_X56_Y7_N6 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_hwdata[6] ; LCCOMB_X56_Y7_N8 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_hwdata[7] ; LCCOMB_X56_Y7_N10 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_hwdata[8] ; LCCOMB_X56_Y7_N12 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_hwdata[9] ; LCCOMB_X56_Y7_N14 ; QSF Assignment ;
- ; Location ; ; ; slave_ahb_hwrite ; LCCOMB_X56_Y10_N20 ; QSF Assignment ;
- ; Location ; ; ; sys_ctrl_hseBypass ; LCCOMB_X57_Y5_N6 ; QSF Assignment ;
- ; Location ; ; ; sys_ctrl_hseEnable ; LCCOMB_X57_Y5_N4 ; QSF Assignment ;
- ; Location ; ; ; sys_ctrl_pllEnable ; LCCOMB_X57_Y5_N8 ; QSF Assignment ;
- ; Location ; ; ; sys_ctrl_sleep ; LCCOMB_X57_Y5_N10 ; QSF Assignment ;
- ; Location ; ; ; sys_ctrl_standby ; LCCOMB_X57_Y5_N14 ; QSF Assignment ;
- ; Location ; ; ; sys_ctrl_stop ; LCCOMB_X57_Y5_N12 ; QSF Assignment ;
- ; Location ; ; ; usb0_id ; LCCOMB_X54_Y4_N10 ; QSF Assignment ;
- +----------+----------------+--------------+----------------------+--------------------+----------------+
- +----------------------------------------------+
- ; Incremental Compilation Preservation Summary ;
- +---------------------+------------------------+
- ; Type ; Value ;
- +---------------------+------------------------+
- ; Placement (by node) ; ;
- ; -- Requested ; 0 / 3343 ( 0.00 % ) ;
- ; -- Achieved ; 0 / 3343 ( 0.00 % ) ;
- ; ; ;
- ; Routing (by net) ; ;
- ; -- Requested ; 0 / 0 ( 0.00 % ) ;
- ; -- Achieved ; 0 / 0 ( 0.00 % ) ;
- +---------------------+------------------------+
- +----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
- ; Incremental Compilation Partition Settings ;
- +--------------------------------+----------------+-------------------+-------------------------+------------------------+------------------------------+--------------------------------+
- ; Partition Name ; Partition Type ; Netlist Type Used ; Preservation Level Used ; Netlist Type Requested ; Preservation Level Requested ; Contents ;
- +--------------------------------+----------------+-------------------+-------------------------+------------------------+------------------------------+--------------------------------+
- ; Top ; User-created ; Source File ; N/A ; Source File ; N/A ; ;
- ; rv32 ; User-created ; Source File ; N/A ; Source File ; N/A ; alta_rv32:rv32 ;
- ; hard_block:auto_generated_inst ; Auto-generated ; Source File ; N/A ; Source File ; N/A ; hard_block:auto_generated_inst ;
- +--------------------------------+----------------+-------------------+-------------------------+------------------------+------------------------------+--------------------------------+
- +------------------------------------------------------------------------------------------------------------+
- ; Incremental Compilation Placement Preservation ;
- +--------------------------------+---------+-------------------+-------------------------+-------------------+
- ; Partition Name ; # Nodes ; # Preserved Nodes ; Preservation Level Used ; Netlist Type Used ;
- +--------------------------------+---------+-------------------+-------------------------+-------------------+
- ; Top ; 3328 ; 0 ; N/A ; Source File ;
- ; rv32 ; 2 ; 0 ; N/A ; Source File ;
- ; hard_block:auto_generated_inst ; 13 ; 0 ; N/A ; Source File ;
- +--------------------------------+---------+-------------------+-------------------------+-------------------+
- +----------------------------------------------------------------------------------------------------------------------------------------------+
- ; Incremental Compilation LogicLock Region Preservation ;
- +-----------------+------------+------------------+-----------------+------------------+------------------+-----------------+------------------+
- ; Region Name ; Partitions ; Requested Origin ; Requested Width ; Requested Height ; Effective Origin ; Effective Width ; Effective Height ;
- +-----------------+------------+------------------+-----------------+------------------+------------------+-----------------+------------------+
- ; LOGIC_RESERVE_0 ; ; X43_Y5 ; 13 ; 8 ; X43_Y5 ; 13 ; 8 ;
- ; core_logic ; Top, rv32 ; X43_Y1 ; 20 ; 12 ; X43_Y1 ; 20 ; 12 ;
- +-----------------+------------+------------------+-----------------+------------------+------------------+-----------------+------------------+
- Note: The effective origin and size are the region properties taking into account any post-fit logic assigned to the LogicLock region.
- +--------------+
- ; Pin-Out File ;
- +--------------+
- The pin-out file can be found in D:/LYW/NEW_DECODE/2006_APP_s2/logic/quartus_logs/test_uart.pin.
- +----------------------------------------------------------------------+
- ; Fitter Resource Usage Summary ;
- +---------------------------------------------+------------------------+
- ; Resource ; Usage ;
- +---------------------------------------------+------------------------+
- ; Total logic elements ; 2,083 / 75,408 ( 3 % ) ;
- ; -- Combinational with no register ; 780 ;
- ; -- Register only ; 192 ;
- ; -- Combinational with a register ; 1111 ;
- ; ; ;
- ; Logic element usage by number of LUT inputs ; ;
- ; -- 4 input functions ; 978 ;
- ; -- 3 input functions ; 466 ;
- ; -- <=2 input functions ; 447 ;
- ; -- Register only ; 192 ;
- ; ; ;
- ; Logic elements by mode ; ;
- ; -- normal mode ; 1762 ;
- ; -- arithmetic mode ; 129 ;
- ; ; ;
- ; Total registers* ; 1,303 / 77,471 ( 2 % ) ;
- ; -- Dedicated logic registers ; 1,303 / 75,408 ( 2 % ) ;
- ; -- I/O registers ; 0 / 2,063 ( 0 % ) ;
- ; ; ;
- ; Total LABs: partially or completely used ; 132 / 4,713 ( 3 % ) ;
- ; Virtual pins ; 1 ;
- ; I/O pins ; 58 / 427 ( 14 % ) ;
- ; -- Clock pins ; 3 / 7 ( 43 % ) ;
- ; -- Dedicated input pins ; 0 / 9 ( 0 % ) ;
- ; ; ;
- ; Global signals ; 4 ;
- ; M9Ks ; 0 / 305 ( 0 % ) ;
- ; Total block memory bits ; 0 / 2,810,880 ( 0 % ) ;
- ; Total block memory implementation bits ; 0 / 2,810,880 ( 0 % ) ;
- ; Embedded Multiplier 9-bit elements ; 0 / 400 ( 0 % ) ;
- ; PLLs ; 1 / 4 ( 25 % ) ;
- ; Global clocks ; 4 / 20 ( 20 % ) ;
- ; JTAGs ; 0 / 1 ( 0 % ) ;
- ; CRC blocks ; 0 / 1 ( 0 % ) ;
- ; ASMI blocks ; 0 / 1 ( 0 % ) ;
- ; Impedance control blocks ; 0 / 4 ( 0 % ) ;
- ; Average interconnect usage (total/H/V) ; 1% / 1% / 1% ;
- ; Peak interconnect usage (total/H/V) ; 24% / 26% / 22% ;
- ; Maximum fan-out ; 1280 ;
- ; Highest non-global fan-out ; 147 ;
- ; Total fan-out ; 10921 ;
- ; Average fan-out ; 3.10 ;
- +---------------------------------------------+------------------------+
- * Register count does not include registers inside RAM blocks or DSP blocks.
- +-----------------------------------------------------------------------------------------------------------+
- ; LogicLock Region Resource Usage ;
- +---------------------------------------------+-------------------+------------------+----------------------+
- ; Statistic ; Root Region ; LOGIC_RESERVE_0 ; core_logic ;
- +---------------------------------------------+-------------------+------------------+----------------------+
- ; Difficulty Clustering Region ; Low ; Low ; Low ;
- ; ; ; ; ;
- ; Total logic elements ; 0 / 75408 ( 0 % ) ; 0 / 1536 ( 0 % ) ; 2083 / 3648 ( 57 % ) ;
- ; -- Combinational with no register ; 0 ; 0 ; 780 ;
- ; -- Register only ; 0 ; 0 ; 192 ;
- ; -- Combinational with a register ; 0 ; 0 ; 1111 ;
- ; ; ; ; ;
- ; Logic element usage by number of LUT inputs ; ; ; ;
- ; -- 4 input functions ; 0 ; 0 ; 978 ;
- ; -- 3 input functions ; 0 ; 0 ; 466 ;
- ; -- <=2 input functions ; 0 ; 0 ; 447 ;
- ; -- Register only ; 0 ; 0 ; 192 ;
- ; ; ; ; ;
- ; Logic elements by mode ; ; ; ;
- ; -- normal mode ; 0 ; 0 ; 1762 ;
- ; -- arithmetic mode ; 0 ; 0 ; 129 ;
- ; ; ; ; ;
- ; Total registers ; 0 ; 0 ; 1303 ;
- ; -- Dedicated logic registers ; 0 / 75408 ( 0 % ) ; 0 / 1536 ( 0 % ) ; 1303 / 3648 ( 36 % ) ;
- ; ; ; ; ;
- ; Total LABs: partially or completely used ; 0 / 4713 ( 0 % ) ; 0 / 96 ( 0 % ) ; 132 / 228 ( 58 % ) ;
- ; ; ; ; ;
- ; Virtual pins ; 0 ; 0 ; 1 ;
- ; I/O pins ; 58 ; 0 ; 0 ;
- ; Embedded Multiplier 9-bit elements ; 0 / 400 ( 0 % ) ; 0 ; 0 ;
- ; Total memory bits ; 0 ; 0 ; 0 ;
- ; Total RAM block bits ; 0 ; 0 ; 0 ;
- ; PLL ; 1 / 4 ( 25 % ) ; 0 ; 0 ;
- ; Clock control block ; 4 / 24 ( 16 % ) ; 0 ; 0 ;
- ; ; ; ; ;
- ; Connections ; ; ; ;
- ; -- Input Connections ; 97 ; 0 ; 2297 ;
- ; -- Registered Input Connections ; 0 ; 0 ; 2270 ;
- ; -- Output Connections ; 2297 ; 0 ; 97 ;
- ; -- Registered Output Connections ; 0 ; 0 ; 25 ;
- ; ; ; ; ;
- ; Internal Connections ; ; ; ;
- ; -- Total Connections ; 2480 ; 0 ; 10839 ;
- ; -- Registered Connections ; 0 ; 0 ; 6824 ;
- ; ; ; ; ;
- ; External Connections ; ; ; ;
- ; -- Root Region ; 0 ; 0 ; 2394 ;
- ; -- LOGIC_RESERVE_0 ; 0 ; 0 ; 0 ;
- ; -- core_logic ; 2394 ; 0 ; 0 ;
- ; ; ; ; ;
- ; Region Placement ; ; ; ;
- ; -- Origin ; -- ; X43_Y5 ; X43_Y1 ;
- ; -- Width ; -- ; 13 ; 20 ;
- ; -- Height ; -- ; 8 ; 12 ;
- +---------------------------------------------+-------------------+------------------+----------------------+
- +---------------------------------------------------------------------------------------------------------------------------+
- ; Fitter Partition Statistics ;
- +---------------------------------------------+----------------------+---------------------+--------------------------------+
- ; Statistic ; Top ; rv32 ; hard_block:auto_generated_inst ;
- +---------------------------------------------+----------------------+---------------------+--------------------------------+
- ; Difficulty Clustering Region ; Low ; Low ; Low ;
- ; ; ; ; ;
- ; Total logic elements ; 2082 / 75408 ( 3 % ) ; 1 / 75408 ( < 1 % ) ; 0 / 75408 ( 0 % ) ;
- ; -- Combinational with no register ; 779 ; 1 ; 0 ;
- ; -- Register only ; 192 ; 0 ; 0 ;
- ; -- Combinational with a register ; 1111 ; 0 ; 0 ;
- ; ; ; ; ;
- ; Logic element usage by number of LUT inputs ; ; ; ;
- ; -- 4 input functions ; 978 ; 0 ; 0 ;
- ; -- 3 input functions ; 466 ; 0 ; 0 ;
- ; -- <=2 input functions ; 446 ; 1 ; 0 ;
- ; -- Register only ; 192 ; 0 ; 0 ;
- ; ; ; ; ;
- ; Logic elements by mode ; ; ; ;
- ; -- normal mode ; 1761 ; 1 ; 0 ;
- ; -- arithmetic mode ; 129 ; 0 ; 0 ;
- ; ; ; ; ;
- ; Total registers ; 1303 ; 0 ; 0 ;
- ; -- Dedicated logic registers ; 1303 / 75408 ( 2 % ) ; 0 / 75408 ( 0 % ) ; 0 / 75408 ( 0 % ) ;
- ; ; ; ; ;
- ; Total LABs: partially or completely used ; 132 / 4713 ( 3 % ) ; 1 / 4713 ( < 1 % ) ; 0 / 4713 ( 0 % ) ;
- ; ; ; ; ;
- ; Virtual pins ; 0 ; 1 ; 0 ;
- ; I/O pins ; 58 ; 0 ; 0 ;
- ; Embedded Multiplier 9-bit elements ; 0 / 400 ( 0 % ) ; 0 / 400 ( 0 % ) ; 0 / 400 ( 0 % ) ;
- ; Total memory bits ; 0 ; 0 ; 0 ;
- ; Total RAM block bits ; 0 ; 0 ; 0 ;
- ; PLL ; 0 / 4 ( 0 % ) ; 0 / 4 ( 0 % ) ; 1 / 4 ( 25 % ) ;
- ; Clock control block ; 2 / 24 ( 8 % ) ; 0 / 24 ( 0 % ) ; 2 / 24 ( 8 % ) ;
- ; ; ; ; ;
- ; Connections ; ; ; ;
- ; -- Input Connections ; 1684 ; 1 ; 5 ;
- ; -- Registered Input Connections ; 1477 ; 0 ; 0 ;
- ; -- Output Connections ; 313 ; 72 ; 1305 ;
- ; -- Registered Output Connections ; 284 ; 0 ; 0 ;
- ; ; ; ; ;
- ; Internal Connections ; ; ; ;
- ; -- Total Connections ; 10916 ; 73 ; 1318 ;
- ; -- Registered Connections ; 5857 ; 0 ; 0 ;
- ; ; ; ; ;
- ; External Connections ; ; ; ;
- ; -- Top ; 616 ; 72 ; 1309 ;
- ; -- rv32 ; 72 ; 0 ; 1 ;
- ; -- hard_block:auto_generated_inst ; 1309 ; 1 ; 0 ;
- ; ; ; ; ;
- ; Partition Interface ; ; ; ;
- ; -- Input Ports ; 11 ; 224 ; 5 ;
- ; -- Output Ports ; 30 ; 295 ; 3 ;
- ; -- Bidir Ports ; 17 ; 0 ; 0 ;
- ; ; ; ; ;
- ; Registered Ports ; ; ; ;
- ; -- Registered Input Ports ; 0 ; 0 ; 0 ;
- ; -- Registered Output Ports ; 0 ; 0 ; 0 ;
- ; ; ; ; ;
- ; Port Connectivity ; ; ; ;
- ; -- Input Ports driven by GND ; 0 ; 173 ; 0 ;
- ; -- Output Ports driven by GND ; 0 ; 170 ; 0 ;
- ; -- Input Ports driven by VCC ; 0 ; 4 ; 0 ;
- ; -- Output Ports driven by VCC ; 0 ; 0 ; 0 ;
- ; -- Input Ports with no Source ; 0 ; 0 ; 0 ;
- ; -- Output Ports with no Source ; 0 ; 0 ; 0 ;
- ; -- Input Ports with no Fanout ; 0 ; 150 ; 0 ;
- ; -- Output Ports with no Fanout ; 0 ; 187 ; 0 ;
- +---------------------------------------------+----------------------+---------------------+--------------------------------+
- +------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
- ; Input Pins ;
- +---------------+-------+----------+--------------+--------------+--------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+---------------------------+----------------------+
- ; Name ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Z coordinate ; Combinational Fan-Out ; Registered Fan-Out ; Global ; Input Register ; Power Up High ; PCI I/O Enabled ; Bus Hold ; Weak Pull Up ; I/O Standard ; Termination Control Block ; Location assigned by ;
- +---------------+-------+----------+--------------+--------------+--------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+---------------------------+----------------------+
- ; GPIO3_0 ; J27 ; 6 ; 94 ; 31 ; 0 ; 1 ; 0 ; no ; no ; no ; yes ; no ; Off ; 3.3-V LVTTL ; -- ; Fitter ;
- ; GPIO3_1 ; AH10 ; 3 ; 34 ; 0 ; 0 ; 1 ; 0 ; no ; no ; no ; yes ; no ; Off ; 3.3-V LVTTL ; -- ; Fitter ;
- ; GPIO3_2 ; AE10 ; 3 ; 31 ; 0 ; 7 ; 1 ; 0 ; no ; no ; no ; yes ; no ; Off ; 3.3-V LVTTL ; -- ; Fitter ;
- ; GPIO3_3 ; AG10 ; 3 ; 34 ; 0 ; 7 ; 1 ; 0 ; no ; no ; no ; yes ; no ; Off ; 3.3-V LVTTL ; -- ; Fitter ;
- ; GPIO3_4 ; AF12 ; 3 ; 36 ; 0 ; 0 ; 1 ; 0 ; no ; no ; no ; yes ; no ; Off ; 3.3-V LVTTL ; -- ; Fitter ;
- ; PIN_HSE ; J1 ; 1 ; 0 ; 30 ; 7 ; 1 ; 0 ; no ; no ; no ; yes ; no ; Off ; 3.3-V LVTTL ; -- ; Fitter ;
- ; PIN_HSI ; Y2 ; 2 ; 0 ; 30 ; 14 ; 1 ; 0 ; no ; no ; no ; yes ; no ; Off ; 3.3-V LVTTL ; -- ; Fitter ;
- ; PIN_OSC ; J28 ; 6 ; 94 ; 31 ; 7 ; 0 ; 0 ; no ; no ; no ; yes ; no ; Off ; 3.3-V LVTTL ; -- ; Fitter ;
- ; UART3_UARTRXD ; AF10 ; 3 ; 31 ; 0 ; 0 ; 1 ; 0 ; no ; no ; no ; yes ; no ; Off ; 3.3-V LVTTL ; -- ; Fitter ;
- ; UART4_UARTRXD ; AB11 ; 3 ; 31 ; 0 ; 14 ; 1 ; 0 ; no ; no ; no ; yes ; no ; Off ; 3.3-V LVTTL ; -- ; Fitter ;
- ; uart15_rx ; AE9 ; 3 ; 31 ; 0 ; 21 ; 1 ; 0 ; no ; no ; no ; yes ; no ; Off ; 3.3-V LVTTL ; -- ; Fitter ;
- +---------------+-------+----------+--------------+--------------+--------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+---------------------------+----------------------+
- +------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
- ; Output Pins ;
- +---------------+-------+----------+--------------+--------------+--------------+-----------------+------------------------+---------------+-----------+-----------------+------------+---------------+----------+--------------+--------------+------------------+-------------+---------------------------+----------------------------+-----------------------------+----------------------+----------------------+---------------------+
- ; Name ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Z coordinate ; Output Register ; Output Enable Register ; Power Up High ; Slew Rate ; PCI I/O Enabled ; Open Drain ; TRI Primitive ; Bus Hold ; Weak Pull Up ; I/O Standard ; Current Strength ; Termination ; Termination Control Block ; Output Buffer Pre-emphasis ; Voltage Output Differential ; Location assigned by ; Output Enable Source ; Output Enable Group ;
- +---------------+-------+----------+--------------+--------------+--------------+-----------------+------------------------+---------------+-----------+-----------------+------------+---------------+----------+--------------+--------------+------------------+-------------+---------------------------+----------------------------+-----------------------------+----------------------+----------------------+---------------------+
- ; GPIO1_0 ; AD17 ; 4 ; 60 ; 0 ; 0 ; no ; no ; no ; 2 ; yes ; no ; yes ; no ; Off ; 3.3-V LVTTL ; 8mA ; Off ; -- ; no ; no ; Fitter ; - ; - ;
- ; GPIO1_1 ; AF17 ; 4 ; 58 ; 0 ; 14 ; no ; no ; no ; 2 ; yes ; no ; yes ; no ; Off ; 3.3-V LVTTL ; 8mA ; Off ; -- ; no ; no ; Fitter ; - ; - ;
- ; GPIO1_2 ; AE17 ; 4 ; 58 ; 0 ; 21 ; no ; no ; no ; 2 ; yes ; no ; yes ; no ; Off ; 3.3-V LVTTL ; 8mA ; Off ; -- ; no ; no ; Fitter ; - ; - ;
- ; GPIO1_3 ; AE19 ; 4 ; 69 ; 0 ; 7 ; no ; no ; no ; 2 ; yes ; no ; yes ; no ; Off ; 3.3-V LVTTL ; 8mA ; Off ; -- ; no ; no ; Fitter ; - ; - ;
- ; GPIO1_4 ; AG22 ; 4 ; 67 ; 0 ; 21 ; no ; no ; no ; 2 ; yes ; no ; yes ; no ; Off ; 3.3-V LVTTL ; 8mA ; Off ; -- ; no ; no ; Fitter ; - ; - ;
- ; GPIO1_5 ; AH23 ; 4 ; 67 ; 0 ; 0 ; no ; no ; no ; 2 ; yes ; no ; yes ; no ; Off ; 3.3-V LVTTL ; 8mA ; Off ; -- ; no ; no ; Fitter ; - ; - ;
- ; GPIO1_6 ; AH22 ; 4 ; 67 ; 0 ; 14 ; no ; no ; no ; 2 ; yes ; no ; yes ; no ; Off ; 3.3-V LVTTL ; 8mA ; Off ; -- ; no ; no ; Fitter ; - ; - ;
- ; GPIO1_7 ; AG23 ; 4 ; 67 ; 0 ; 7 ; no ; no ; no ; 2 ; yes ; no ; yes ; no ; Off ; 3.3-V LVTTL ; 8mA ; Off ; -- ; no ; no ; Fitter ; - ; - ;
- ; GPIO2_0 ; AF19 ; 4 ; 69 ; 0 ; 0 ; no ; no ; no ; 2 ; yes ; no ; yes ; no ; Off ; 3.3-V LVTTL ; 8mA ; Off ; -- ; no ; no ; Fitter ; - ; - ;
- ; GPIO2_1 ; AF18 ; 4 ; 62 ; 0 ; 0 ; no ; no ; no ; 2 ; yes ; no ; yes ; no ; Off ; 3.3-V LVTTL ; 8mA ; Off ; -- ; no ; no ; Fitter ; - ; - ;
- ; GPIO2_2 ; AE18 ; 4 ; 62 ; 0 ; 7 ; no ; no ; no ; 2 ; yes ; no ; yes ; no ; Off ; 3.3-V LVTTL ; 8mA ; Off ; -- ; no ; no ; Fitter ; - ; - ;
- ; GPIO2_3 ; AD11 ; 3 ; 40 ; 0 ; 14 ; no ; no ; no ; 2 ; yes ; no ; yes ; no ; Off ; 3.3-V LVTTL ; 8mA ; Off ; -- ; no ; no ; Fitter ; - ; - ;
- ; GPIO2_4 ; AE11 ; 3 ; 38 ; 0 ; 7 ; no ; no ; no ; 2 ; yes ; no ; yes ; no ; Off ; 3.3-V LVTTL ; 8mA ; Off ; -- ; no ; no ; Fitter ; - ; - ;
- ; GPIO2_5 ; AE12 ; 3 ; 36 ; 0 ; 7 ; no ; no ; no ; 2 ; yes ; no ; yes ; no ; Off ; 3.3-V LVTTL ; 8mA ; Off ; -- ; no ; no ; Fitter ; - ; - ;
- ; GPIO2_6 ; AF11 ; 3 ; 38 ; 0 ; 0 ; no ; no ; no ; 2 ; yes ; no ; yes ; no ; Off ; 3.3-V LVTTL ; 8mA ; Off ; -- ; no ; no ; Fitter ; - ; - ;
- ; GPIO2_7 ; AE13 ; 3 ; 43 ; 0 ; 7 ; no ; no ; no ; 2 ; yes ; no ; yes ; no ; Off ; 3.3-V LVTTL ; 8mA ; Off ; -- ; no ; no ; Fitter ; - ; - ;
- ; GPIO6_0 ; AH11 ; 3 ; 40 ; 0 ; 0 ; no ; no ; no ; 2 ; yes ; no ; yes ; no ; Off ; 3.3-V LVTTL ; 8mA ; Off ; -- ; no ; no ; Fitter ; - ; - ;
- ; GPIO6_2 ; AC11 ; 3 ; 40 ; 0 ; 21 ; no ; no ; no ; 2 ; yes ; no ; yes ; no ; Off ; 3.3-V LVTTL ; 8mA ; Off ; -- ; no ; no ; Fitter ; - ; - ;
- ; GPIO6_4 ; AG11 ; 3 ; 40 ; 0 ; 7 ; no ; no ; no ; 2 ; yes ; no ; yes ; no ; Off ; 3.3-V LVTTL ; 8mA ; Off ; -- ; no ; no ; Fitter ; - ; - ;
- ; GPIO9_0 ; AC15 ; 4 ; 51 ; 0 ; 21 ; no ; no ; no ; 2 ; yes ; no ; yes ; no ; Off ; 3.3-V LVTTL ; 8mA ; Off ; -- ; no ; no ; Fitter ; - ; - ;
- ; GPIO9_2 ; AF16 ; 4 ; 53 ; 0 ; 7 ; no ; no ; no ; 2 ; yes ; no ; yes ; no ; Off ; 3.3-V LVTTL ; 8mA ; Off ; -- ; no ; no ; Fitter ; - ; - ;
- ; GPIO9_3 ; AF24 ; 4 ; 71 ; 0 ; 21 ; no ; no ; no ; 2 ; yes ; no ; yes ; no ; Off ; 3.3-V LVTTL ; 8mA ; Off ; -- ; no ; no ; Fitter ; - ; - ;
- ; GPIO9_4 ; AF20 ; 4 ; 71 ; 0 ; 0 ; no ; no ; no ; 2 ; yes ; no ; yes ; no ; Off ; 3.3-V LVTTL ; 8mA ; Off ; -- ; no ; no ; Fitter ; - ; - ;
- ; GPIO9_5 ; AE15 ; 4 ; 51 ; 0 ; 7 ; no ; no ; no ; 2 ; yes ; no ; yes ; no ; Off ; 3.3-V LVTTL ; 8mA ; Off ; -- ; no ; no ; Fitter ; - ; - ;
- ; GPIO9_6 ; AG17 ; 4 ; 53 ; 0 ; 21 ; no ; no ; no ; 2 ; yes ; no ; yes ; no ; Off ; 3.3-V LVTTL ; 8mA ; Off ; -- ; no ; no ; Fitter ; - ; - ;
- ; GPIO9_7 ; AH17 ; 4 ; 53 ; 0 ; 14 ; no ; no ; no ; 2 ; yes ; no ; yes ; no ; Off ; 3.3-V LVTTL ; 8mA ; Off ; -- ; no ; no ; Fitter ; - ; - ;
- ; SIM_CLK ; AE8 ; 3 ; 27 ; 0 ; 7 ; no ; no ; no ; 2 ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 8mA ; Off ; -- ; no ; no ; Fitter ; - ; - ;
- ; UART3_UARTTXD ; AD15 ; 4 ; 51 ; 0 ; 14 ; no ; no ; no ; 2 ; yes ; no ; yes ; no ; Off ; 3.3-V LVTTL ; 8mA ; Off ; -- ; no ; no ; Fitter ; - ; - ;
- ; UART4_UARTTXD ; AD12 ; 3 ; 45 ; 0 ; 7 ; no ; no ; no ; 2 ; yes ; no ; yes ; no ; Off ; 3.3-V LVTTL ; 8mA ; Off ; -- ; no ; no ; Fitter ; - ; - ;
- ; uart15_tx ; AF13 ; 3 ; 43 ; 0 ; 0 ; no ; no ; no ; 2 ; yes ; no ; yes ; no ; Off ; 3.3-V LVTTL ; 8mA ; Off ; -- ; no ; no ; Fitter ; - ; - ;
- +---------------+-------+----------+--------------+--------------+--------------+-----------------+------------------------+---------------+-----------+-----------------+------------+---------------+----------+--------------+--------------+------------------+-------------+---------------------------+----------------------------+-----------------------------+----------------------+----------------------+---------------------+
- +------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
- ; Bidir Pins ;
- +------------+-------+----------+--------------+--------------+--------------+-----------------------+--------------------+--------+----------------+-----------------+------------------------+---------------+-----------+-----------------+------------+----------+--------------+--------------+------------------+--------------------+---------------------------+----------------------+------+---------------------------------------------------------------------------------------------+---------------------+
- ; Name ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Z coordinate ; Combinational Fan-Out ; Registered Fan-Out ; Global ; Input Register ; Output Register ; Output Enable Register ; Power Up High ; Slew Rate ; PCI I/O Enabled ; Open Drain ; Bus Hold ; Weak Pull Up ; I/O Standard ; Current Strength ; Output Termination ; Termination Control Block ; Location assigned by ; Load ; Output Enable Source ; Output Enable Group ;
- +------------+-------+----------+--------------+--------------+--------------+-----------------------+--------------------+--------+----------------+-----------------+------------------------+---------------+-----------+-----------------+------------+----------+--------------+--------------+------------------+--------------------+---------------------------+----------------------+------+---------------------------------------------------------------------------------------------+---------------------+
- ; GPIO6_6 ; AG12 ; 3 ; 47 ; 0 ; 7 ; 1 ; 0 ; no ; no ; no ; no ; no ; 2 ; yes ; no ; no ; Off ; 3.3-V LVTTL ; 8mA ; Off ; -- ; Fitter ; 0 pF ; gpio6_io_out_en[6] (inverted) ; - ;
- ; GPIO9_1 ; AF15 ; 4 ; 51 ; 0 ; 0 ; 1 ; 0 ; no ; no ; no ; no ; no ; 2 ; yes ; no ; no ; Off ; 3.3-V LVTTL ; 8mA ; Off ; -- ; Fitter ; 0 pF ; gpio9_io_out_en[1] (inverted) ; - ;
- ; SIM_IO[0] ; AA16 ; 4 ; 53 ; 0 ; 0 ; 1 ; 0 ; no ; no ; no ; no ; no ; 2 ; yes ; no ; no ; Off ; 3.3-V LVTTL ; 8mA ; Off ; -- ; Fitter ; 0 pF ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|tx_state.UART_IDLE (inverted) ; - ;
- ; SIM_IO[10] ; AG21 ; 4 ; 62 ; 0 ; 21 ; 1 ; 0 ; no ; no ; no ; no ; no ; 2 ; yes ; no ; no ; Off ; 3.3-V LVTTL ; 8mA ; Off ; -- ; Fitter ; 0 pF ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[4]|tx_state.UART_IDLE (inverted) ; - ;
- ; SIM_IO[11] ; AE16 ; 4 ; 56 ; 0 ; 7 ; 1 ; 0 ; no ; no ; no ; no ; no ; 2 ; yes ; no ; no ; Off ; 3.3-V LVTTL ; 8mA ; Off ; -- ; Fitter ; 0 pF ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[5]|tx_state.UART_IDLE (inverted) ; - ;
- ; SIM_IO[1] ; AE14 ; 3 ; 45 ; 0 ; 0 ; 1 ; 0 ; no ; no ; no ; no ; no ; 2 ; yes ; no ; no ; Off ; 3.3-V LVTTL ; 8mA ; Off ; -- ; Fitter ; 0 pF ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[1]|tx_state.UART_IDLE (inverted) ; - ;
- ; SIM_IO[2] ; AH19 ; 4 ; 60 ; 0 ; 14 ; 1 ; 0 ; no ; no ; no ; no ; no ; 2 ; yes ; no ; no ; Off ; 3.3-V LVTTL ; 8mA ; Off ; -- ; Fitter ; 0 pF ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[2]|tx_state.UART_IDLE (inverted) ; - ;
- ; SIM_IO[3] ; AC17 ; 4 ; 60 ; 0 ; 7 ; 1 ; 0 ; no ; no ; no ; no ; no ; 2 ; yes ; no ; no ; Off ; 3.3-V LVTTL ; 8mA ; Off ; -- ; Fitter ; 0 pF ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_state.UART_IDLE (inverted) ; - ;
- ; SIM_IO[4] ; AH21 ; 4 ; 62 ; 0 ; 14 ; 1 ; 0 ; no ; no ; no ; no ; no ; 2 ; yes ; no ; no ; Off ; 3.3-V LVTTL ; 8mA ; Off ; -- ; Fitter ; 0 pF ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_state.UART_IDLE (inverted) ; - ;
- ; SIM_IO[5] ; AA15 ; 4 ; 56 ; 0 ; 14 ; 1 ; 0 ; no ; no ; no ; no ; no ; 2 ; yes ; no ; no ; Off ; 3.3-V LVTTL ; 8mA ; Off ; -- ; Fitter ; 0 pF ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[5]|tx_state.UART_IDLE (inverted) ; - ;
- ; SIM_IO[6] ; AH18 ; 4 ; 58 ; 0 ; 0 ; 1 ; 0 ; no ; no ; no ; no ; no ; 2 ; yes ; no ; no ; Off ; 3.3-V LVTTL ; 8mA ; Off ; -- ; Fitter ; 0 pF ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|tx_state.UART_IDLE (inverted) ; - ;
- ; SIM_IO[7] ; AB16 ; 4 ; 56 ; 0 ; 21 ; 1 ; 0 ; no ; no ; no ; no ; no ; 2 ; yes ; no ; no ; Off ; 3.3-V LVTTL ; 8mA ; Off ; -- ; Fitter ; 0 pF ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_state.UART_IDLE (inverted) ; - ;
- ; SIM_IO[8] ; AG18 ; 4 ; 58 ; 0 ; 7 ; 1 ; 0 ; no ; no ; no ; no ; no ; 2 ; yes ; no ; no ; Off ; 3.3-V LVTTL ; 8mA ; Off ; -- ; Fitter ; 0 pF ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|tx_state.UART_IDLE (inverted) ; - ;
- ; SIM_IO[9] ; AG19 ; 4 ; 60 ; 0 ; 21 ; 1 ; 0 ; no ; no ; no ; no ; no ; 2 ; yes ; no ; no ; Off ; 3.3-V LVTTL ; 8mA ; Off ; -- ; Fitter ; 0 pF ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[3]|tx_state.UART_IDLE (inverted) ; - ;
- ; SIM_IO_12 ; AH12 ; 3 ; 47 ; 0 ; 0 ; 1 ; 0 ; no ; no ; no ; no ; no ; 2 ; yes ; no ; no ; Off ; 3.3-V LVTTL ; 8mA ; Off ; -- ; Fitter ; 0 pF ; multi_uart_ip:macro_inst|SIM_IO_12~1 (inverted) ; - ;
- ; SIM_IO_13 ; AF14 ; 3 ; 47 ; 0 ; 14 ; 1 ; 0 ; no ; no ; no ; no ; no ; 2 ; yes ; no ; no ; Off ; 3.3-V LVTTL ; 8mA ; Off ; -- ; Fitter ; 0 pF ; multi_uart_ip:macro_inst|SIM_IO_13~1 (inverted) ; - ;
- ; SIM_IO_15 ; AB13 ; 3 ; 45 ; 0 ; 14 ; 1 ; 0 ; no ; no ; no ; no ; no ; 2 ; yes ; no ; no ; Off ; 3.3-V LVTTL ; 8mA ; Off ; -- ; Fitter ; 0 pF ; multi_uart_ip:macro_inst|SIM_IO_15~1 (inverted) ; - ;
- +------------+-------+----------+--------------+--------------+--------------+-----------------------+--------------------+--------+----------------+-----------------+------------------------+---------------+-----------+-----------------+------------+----------+--------------+--------------+------------------+--------------------+---------------------------+----------------------+------+---------------------------------------------------------------------------------------------+---------------------+
- +-------------------------------------------------------------------------------------------------------------------------+
- ; Dual Purpose and Dedicated Pins ;
- +----------+-----------------------------+--------------------------+-------------------------+---------------------------+
- ; Location ; Pin Name ; Reserved As ; User Signal Name ; Pin Type ;
- +----------+-----------------------------+--------------------------+-------------------------+---------------------------+
- ; F4 ; DIFFIO_L5n, DATA1, ASDO ; As input tri-stated ; ~ALTERA_ASDO_DATA1~ ; Dual Purpose Pin ;
- ; E2 ; DIFFIO_L8p, FLASH_nCE, nCSO ; As input tri-stated ; ~ALTERA_FLASH_nCE_nCSO~ ; Dual Purpose Pin ;
- ; M6 ; nSTATUS ; - ; - ; Dedicated Programming Pin ;
- ; P3 ; DCLK ; As output driving ground ; ~ALTERA_DCLK~ ; Dual Purpose Pin ;
- ; N7 ; DATA0 ; As input tri-stated ; ~ALTERA_DATA0~ ; Dual Purpose Pin ;
- ; P4 ; nCONFIG ; - ; - ; Dedicated Programming Pin ;
- ; R8 ; nCE ; - ; - ; Dedicated Programming Pin ;
- ; P24 ; CONF_DONE ; - ; - ; Dedicated Programming Pin ;
- ; N22 ; MSEL0 ; - ; - ; Dedicated Programming Pin ;
- ; P23 ; MSEL1 ; - ; - ; Dedicated Programming Pin ;
- ; M22 ; MSEL2 ; - ; - ; Dedicated Programming Pin ;
- ; P22 ; MSEL3 ; - ; - ; Dedicated Programming Pin ;
- ; P28 ; DIFFIO_R19n, nCEO ; Use as programming pin ; ~ALTERA_nCEO~ ; Dual Purpose Pin ;
- +----------+-----------------------------+--------------------------+-------------------------+---------------------------+
- +------------------------------------------------------------+
- ; I/O Bank Usage ;
- +----------+------------------+---------------+--------------+
- ; I/O Bank ; Usage ; VCCIO Voltage ; VREF Voltage ;
- +----------+------------------+---------------+--------------+
- ; 1 ; 5 / 45 ( 11 % ) ; 3.3V ; -- ;
- ; 2 ; 1 / 49 ( 2 % ) ; 3.3V ; -- ;
- ; 3 ; 23 / 59 ( 39 % ) ; 3.3V ; -- ;
- ; 4 ; 31 / 58 ( 53 % ) ; 3.3V ; -- ;
- ; 5 ; 0 / 52 ( 0 % ) ; 3.3V ; -- ;
- ; 6 ; 3 / 48 ( 6 % ) ; 3.3V ; -- ;
- ; 7 ; 0 / 59 ( 0 % ) ; 3.3V ; -- ;
- ; 8 ; 0 / 57 ( 0 % ) ; 3.3V ; -- ;
- +----------+------------------+---------------+--------------+
- +-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
- ; All Package Pins ;
- +----------+------------+----------+-----------------------------------------------------------+--------+--------------+---------+------------+-----------------+----------+--------------+
- ; Location ; Pad Number ; I/O Bank ; Pin Name/Usage ; Dir. ; I/O Standard ; Voltage ; I/O Type ; User Assignment ; Bus Hold ; Weak Pull Up ;
- +----------+------------+----------+-----------------------------------------------------------+--------+--------------+---------+------------+-----------------+----------+--------------+
- ; A2 ; ; 8 ; VCCIO8 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
- ; A3 ; 435 ; 8 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; A4 ; 432 ; 8 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; A5 ; ; 8 ; VCCIO8 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
- ; A6 ; 412 ; 8 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; A7 ; 409 ; 8 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; A8 ; 418 ; 8 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; A9 ; ; 8 ; VCCIO8 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
- ; A10 ; 399 ; 8 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; A11 ; 397 ; 8 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; A12 ; 392 ; 8 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; A13 ; ; 8 ; VCCIO8 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
- ; A14 ; 384 ; 8 ; GND+ ; ; ; ; Column I/O ; ; -- ; -- ;
- ; A15 ; 382 ; 7 ; GND+ ; ; ; ; Column I/O ; ; -- ; -- ;
- ; A16 ; ; 7 ; VCCIO7 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
- ; A17 ; 377 ; 7 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; A18 ; 365 ; 7 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; A19 ; 363 ; 7 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; A20 ; ; 7 ; VCCIO7 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
- ; A21 ; 350 ; 7 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; A22 ; 348 ; 7 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; A23 ; 337 ; 7 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; A24 ; ; 7 ; VCCIO7 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
- ; A25 ; 330 ; 7 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; A26 ; 329 ; 7 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; A27 ; ; 7 ; VCCIO7 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
- ; AA1 ; ; 2 ; VCCIO2 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
- ; AA2 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; AA3 ; 90 ; 2 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; AA4 ; 89 ; 2 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; AA5 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; AA6 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; AA7 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; AA8 ; 129 ; 3 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; AA9 ; ; ; GNDA1 ; gnd ; ; ; -- ; ; -- ; -- ;
- ; AA10 ; 130 ; 3 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; AA11 ; ; 3 ; VCCIO3 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
- ; AA12 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; AA13 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; AA14 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; AA15 ; 173 ; 4 ; SIM_IO[5] ; bidir ; 3.3-V LVTTL ; ; Column I/O ; N ; no ; Off ;
- ; AA16 ; 171 ; 4 ; SIM_IO[0] ; bidir ; 3.3-V LVTTL ; ; Column I/O ; N ; no ; Off ;
- ; AA17 ; 201 ; 4 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; AA18 ; ; 4 ; VCCIO4 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
- ; AA19 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; AA20 ; ; ; GNDA4 ; gnd ; ; ; -- ; ; -- ; -- ;
- ; AA21 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; AA22 ; 223 ; 5 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; AA23 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; AA24 ; 226 ; 5 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; -- ; -- ;
- ; AA25 ; 240 ; 5 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; AA26 ; 239 ; 5 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; AA27 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; AA28 ; ; 5 ; VCCIO5 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
- ; AB1 ; 74 ; 2 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; AB2 ; 73 ; 2 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; AB3 ; 87 ; 2 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; AB4 ; 96 ; 2 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; -- ; -- ;
- ; AB5 ; 102 ; 2 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; AB6 ; 101 ; 2 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; AB7 ; 127 ; 3 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; AB8 ; 123 ; 3 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; AB9 ; 122 ; 3 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; AB10 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; AB11 ; 139 ; 3 ; UART4_UARTRXD ; input ; 3.3-V LVTTL ; ; Column I/O ; N ; no ; Off ;
- ; AB12 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; AB13 ; 154 ; 3 ; SIM_IO_15 ; bidir ; 3.3-V LVTTL ; ; Column I/O ; N ; no ; Off ;
- ; AB14 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; AB15 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; AB16 ; 172 ; 4 ; SIM_IO[7] ; bidir ; 3.3-V LVTTL ; ; Column I/O ; N ; no ; Off ;
- ; AB17 ; 202 ; 4 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; AB18 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; AB19 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; AB20 ; 211 ; 4 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; -- ; -- ;
- ; AB21 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; AB22 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; AB23 ; 224 ; 5 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; AB24 ; 222 ; 5 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; AB25 ; 238 ; 5 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; AB26 ; 237 ; 5 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; AB27 ; 242 ; 5 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; AB28 ; 241 ; 5 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; AC1 ; 82 ; 2 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; AC2 ; 81 ; 2 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; AC3 ; 83 ; 2 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; AC4 ; 100 ; 2 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; AC5 ; 99 ; 2 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; AC6 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; AC7 ; 119 ; 3 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; AC8 ; 128 ; 3 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; AC9 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; AC10 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; AC11 ; 148 ; 3 ; GPIO6_2 ; output ; 3.3-V LVTTL ; ; Column I/O ; N ; no ; Off ;
- ; AC12 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; AC13 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; AC14 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; AC15 ; 164 ; 4 ; GPIO9_0 ; output ; 3.3-V LVTTL ; ; Column I/O ; N ; no ; Off ;
- ; AC16 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; AC17 ; 181 ; 4 ; SIM_IO[3] ; bidir ; 3.3-V LVTTL ; ; Column I/O ; N ; no ; Off ;
- ; AC18 ; 200 ; 4 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; -- ; -- ;
- ; AC19 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; AC20 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; AC21 ; 212 ; 4 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; AC22 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; AC23 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; AC24 ; 221 ; 5 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; AC25 ; 220 ; 5 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; AC26 ; 228 ; 5 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; AC27 ; 236 ; 5 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; AC28 ; 235 ; 5 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; AD1 ; 86 ; 2 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; AD2 ; 85 ; 2 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; AD3 ; 84 ; 2 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; AD4 ; 105 ; 3 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; AD5 ; 103 ; 3 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; AD6 ; ; 3 ; VCCIO3 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
- ; AD7 ; 109 ; 3 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; AD8 ; 118 ; 3 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; AD9 ; ; 3 ; VCCIO3 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
- ; AD10 ; 124 ; 3 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; AD11 ; 149 ; 3 ; GPIO2_3 ; output ; 3.3-V LVTTL ; ; Column I/O ; N ; no ; Off ;
- ; AD12 ; 155 ; 3 ; UART4_UARTTXD ; output ; 3.3-V LVTTL ; ; Column I/O ; N ; no ; Off ;
- ; AD13 ; ; 3 ; VCCIO3 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
- ; AD14 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; AD15 ; 165 ; 4 ; UART3_UARTTXD ; output ; 3.3-V LVTTL ; ; Column I/O ; N ; no ; Off ;
- ; AD16 ; ; 4 ; VCCIO4 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
- ; AD17 ; 182 ; 4 ; GPIO1_0 ; output ; 3.3-V LVTTL ; ; Column I/O ; N ; no ; Off ;
- ; AD18 ; 197 ; 4 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; AD19 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; AD20 ; ; 4 ; VCCIO4 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
- ; AD21 ; 213 ; 4 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; AD22 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; AD23 ; ; 4 ; VCCIO4 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
- ; AD24 ; 217 ; 4 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; AD25 ; 209 ; 4 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; AD26 ; 227 ; 5 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; AD27 ; 232 ; 5 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; AD28 ; 231 ; 5 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; AE1 ; 94 ; 2 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; AE2 ; 93 ; 2 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; AE3 ; 97 ; 2 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; AE4 ; 107 ; 3 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; AE5 ; 110 ; 3 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; AE6 ; 104 ; 3 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; AE7 ; 133 ; 3 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; AE8 ; 136 ; 3 ; SIM_CLK ; output ; 3.3-V LVTTL ; ; Column I/O ; N ; no ; Off ;
- ; AE9 ; 138 ; 3 ; uart15_rx ; input ; 3.3-V LVTTL ; ; Column I/O ; N ; no ; Off ;
- ; AE10 ; 140 ; 3 ; GPIO3_2 ; input ; 3.3-V LVTTL ; ; Column I/O ; N ; no ; Off ;
- ; AE11 ; 146 ; 3 ; GPIO2_4 ; output ; 3.3-V LVTTL ; ; Column I/O ; N ; no ; Off ;
- ; AE12 ; 144 ; 3 ; GPIO2_5 ; output ; 3.3-V LVTTL ; ; Column I/O ; N ; no ; Off ;
- ; AE13 ; 152 ; 3 ; GPIO2_7 ; output ; 3.3-V LVTTL ; ; Column I/O ; N ; no ; Off ;
- ; AE14 ; 156 ; 3 ; SIM_IO[1] ; bidir ; 3.3-V LVTTL ; ; Column I/O ; N ; no ; Off ;
- ; AE15 ; 166 ; 4 ; GPIO9_5 ; output ; 3.3-V LVTTL ; ; Column I/O ; N ; no ; Off ;
- ; AE16 ; 174 ; 4 ; SIM_IO[11] ; bidir ; 3.3-V LVTTL ; ; Column I/O ; N ; no ; Off ;
- ; AE17 ; 175 ; 4 ; GPIO1_2 ; output ; 3.3-V LVTTL ; ; Column I/O ; N ; no ; Off ;
- ; AE18 ; 185 ; 4 ; GPIO2_2 ; output ; 3.3-V LVTTL ; ; Column I/O ; N ; no ; Off ;
- ; AE19 ; 191 ; 4 ; GPIO1_3 ; output ; 3.3-V LVTTL ; ; Column I/O ; N ; no ; Off ;
- ; AE20 ; 195 ; 4 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; AE21 ; 198 ; 4 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; AE22 ; 207 ; 4 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; AE23 ; 215 ; 4 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; AE24 ; 210 ; 4 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; AE25 ; 203 ; 4 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; AE26 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; AE27 ; 230 ; 5 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; AE28 ; 229 ; 5 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; AF1 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; AF2 ; 98 ; 2 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; AF3 ; 113 ; 3 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; AF4 ; 106 ; 3 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; AF5 ; 111 ; 3 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; AF6 ; 114 ; 3 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; AF7 ; 134 ; 3 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; AF8 ; 137 ; 3 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; AF9 ; 135 ; 3 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; AF10 ; 141 ; 3 ; UART3_UARTRXD ; input ; 3.3-V LVTTL ; ; Column I/O ; N ; no ; Off ;
- ; AF11 ; 147 ; 3 ; GPIO2_6 ; output ; 3.3-V LVTTL ; ; Column I/O ; N ; no ; Off ;
- ; AF12 ; 145 ; 3 ; GPIO3_4 ; input ; 3.3-V LVTTL ; ; Column I/O ; N ; no ; Off ;
- ; AF13 ; 153 ; 3 ; uart15_tx ; output ; 3.3-V LVTTL ; ; Column I/O ; N ; no ; Off ;
- ; AF14 ; 157 ; 3 ; SIM_IO_13 ; bidir ; 3.3-V LVTTL ; ; Column I/O ; N ; no ; Off ;
- ; AF15 ; 167 ; 4 ; GPIO9_1 ; bidir ; 3.3-V LVTTL ; ; Column I/O ; N ; no ; Off ;
- ; AF16 ; 170 ; 4 ; GPIO9_2 ; output ; 3.3-V LVTTL ; ; Column I/O ; N ; no ; Off ;
- ; AF17 ; 176 ; 4 ; GPIO1_1 ; output ; 3.3-V LVTTL ; ; Column I/O ; N ; no ; Off ;
- ; AF18 ; 186 ; 4 ; GPIO2_1 ; output ; 3.3-V LVTTL ; ; Column I/O ; N ; no ; Off ;
- ; AF19 ; 192 ; 4 ; GPIO2_0 ; output ; 3.3-V LVTTL ; ; Column I/O ; N ; no ; Off ;
- ; AF20 ; 196 ; 4 ; GPIO9_4 ; output ; 3.3-V LVTTL ; ; Column I/O ; N ; no ; Off ;
- ; AF21 ; 199 ; 4 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; AF22 ; 208 ; 4 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; AF23 ; 216 ; 4 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; AF24 ; 193 ; 4 ; GPIO9_3 ; output ; 3.3-V LVTTL ; ; Column I/O ; N ; no ; Off ;
- ; AF25 ; 194 ; 4 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; AF26 ; 204 ; 4 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; AF27 ; 225 ; 5 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; AF28 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; AG1 ; ; 2 ; VCCIO2 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
- ; AG2 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; AG3 ; 108 ; 3 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; AG4 ; 116 ; 3 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; AG5 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; AG6 ; 120 ; 3 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; AG7 ; 125 ; 3 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; AG8 ; 131 ; 3 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; AG9 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; AG10 ; 142 ; 3 ; GPIO3_3 ; input ; 3.3-V LVTTL ; ; Column I/O ; N ; no ; Off ;
- ; AG11 ; 150 ; 3 ; GPIO6_4 ; output ; 3.3-V LVTTL ; ; Column I/O ; N ; no ; Off ;
- ; AG12 ; 158 ; 3 ; GPIO6_6 ; bidir ; 3.3-V LVTTL ; ; Column I/O ; N ; no ; Off ;
- ; AG13 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; AG14 ; 160 ; 3 ; GND+ ; ; ; ; Column I/O ; ; -- ; -- ;
- ; AG15 ; 162 ; 4 ; GND+ ; ; ; ; Column I/O ; ; -- ; -- ;
- ; AG16 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; AG17 ; 168 ; 4 ; GPIO9_6 ; output ; 3.3-V LVTTL ; ; Column I/O ; N ; no ; Off ;
- ; AG18 ; 177 ; 4 ; SIM_IO[8] ; bidir ; 3.3-V LVTTL ; ; Column I/O ; N ; no ; Off ;
- ; AG19 ; 179 ; 4 ; SIM_IO[9] ; bidir ; 3.3-V LVTTL ; ; Column I/O ; N ; no ; Off ;
- ; AG20 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; AG21 ; 183 ; 4 ; SIM_IO[10] ; bidir ; 3.3-V LVTTL ; ; Column I/O ; N ; no ; Off ;
- ; AG22 ; 187 ; 4 ; GPIO1_4 ; output ; 3.3-V LVTTL ; ; Column I/O ; N ; no ; Off ;
- ; AG23 ; 189 ; 4 ; GPIO1_7 ; output ; 3.3-V LVTTL ; ; Column I/O ; N ; no ; Off ;
- ; AG24 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; AG25 ; 205 ; 4 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; AG26 ; 218 ; 4 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; AG27 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; AG28 ; ; 5 ; VCCIO5 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
- ; AH2 ; ; 3 ; VCCIO3 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
- ; AH3 ; 112 ; 3 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; AH4 ; 117 ; 3 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; AH5 ; ; 3 ; VCCIO3 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
- ; AH6 ; 121 ; 3 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; AH7 ; 126 ; 3 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; AH8 ; 132 ; 3 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; AH9 ; ; 3 ; VCCIO3 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
- ; AH10 ; 143 ; 3 ; GPIO3_1 ; input ; 3.3-V LVTTL ; ; Column I/O ; N ; no ; Off ;
- ; AH11 ; 151 ; 3 ; GPIO6_0 ; output ; 3.3-V LVTTL ; ; Column I/O ; N ; no ; Off ;
- ; AH12 ; 159 ; 3 ; SIM_IO_12 ; bidir ; 3.3-V LVTTL ; ; Column I/O ; N ; no ; Off ;
- ; AH13 ; ; 3 ; VCCIO3 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
- ; AH14 ; 161 ; 3 ; GND+ ; ; ; ; Column I/O ; ; -- ; -- ;
- ; AH15 ; 163 ; 4 ; GND+ ; ; ; ; Column I/O ; ; -- ; -- ;
- ; AH16 ; ; 4 ; VCCIO4 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
- ; AH17 ; 169 ; 4 ; GPIO9_7 ; output ; 3.3-V LVTTL ; ; Column I/O ; N ; no ; Off ;
- ; AH18 ; 178 ; 4 ; SIM_IO[6] ; bidir ; 3.3-V LVTTL ; ; Column I/O ; N ; no ; Off ;
- ; AH19 ; 180 ; 4 ; SIM_IO[2] ; bidir ; 3.3-V LVTTL ; ; Column I/O ; N ; no ; Off ;
- ; AH20 ; ; 4 ; VCCIO4 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
- ; AH21 ; 184 ; 4 ; SIM_IO[4] ; bidir ; 3.3-V LVTTL ; ; Column I/O ; N ; no ; Off ;
- ; AH22 ; 188 ; 4 ; GPIO1_6 ; output ; 3.3-V LVTTL ; ; Column I/O ; N ; no ; Off ;
- ; AH23 ; 190 ; 4 ; GPIO1_5 ; output ; 3.3-V LVTTL ; ; Column I/O ; N ; no ; Off ;
- ; AH24 ; ; 4 ; VCCIO4 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
- ; AH25 ; 206 ; 4 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; AH26 ; 219 ; 4 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; AH27 ; ; 4 ; VCCIO4 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
- ; B1 ; ; 1 ; VCCIO1 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
- ; B2 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; B3 ; 434 ; 8 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; B4 ; 433 ; 8 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; B5 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; B6 ; 413 ; 8 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; B7 ; 410 ; 8 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; B8 ; 419 ; 8 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; B9 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; B10 ; 400 ; 8 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; B11 ; 398 ; 8 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; B12 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; B13 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; B14 ; 385 ; 8 ; GND+ ; ; ; ; Column I/O ; ; -- ; -- ;
- ; B15 ; 383 ; 7 ; GND+ ; ; ; ; Column I/O ; ; -- ; -- ;
- ; B16 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; B17 ; 378 ; 7 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; B18 ; 366 ; 7 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; B19 ; 364 ; 7 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; B20 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; B21 ; 351 ; 7 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; B22 ; 349 ; 7 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; B23 ; 338 ; 7 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; B24 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; B25 ; 331 ; 7 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; B26 ; 326 ; 7 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; B27 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; B28 ; ; 6 ; VCCIO6 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
- ; C1 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; C2 ; 1 ; 1 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; C3 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; C4 ; 439 ; 8 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; C5 ; 437 ; 8 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; C6 ; 436 ; 8 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; C7 ; 422 ; 8 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; C8 ; 420 ; 8 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; C9 ; 416 ; 8 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; C10 ; 403 ; 8 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; C11 ; 414 ; 8 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; C12 ; 390 ; 8 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; C13 ; 386 ; 8 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; C14 ; 388 ; 8 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; C15 ; 380 ; 7 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; C16 ; 375 ; 7 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; C17 ; 361 ; 7 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; C18 ; 354 ; 7 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; C19 ; 358 ; 7 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; C20 ; 356 ; 7 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; C21 ; 347 ; 7 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; C22 ; 343 ; 7 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; C23 ; 339 ; 7 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; C24 ; 341 ; 7 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; C25 ; 336 ; 7 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; C26 ; 325 ; 7 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; C27 ; 316 ; 6 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; C28 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; D1 ; 3 ; 1 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; D2 ; 2 ; 1 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; D3 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; D4 ; 440 ; 8 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; D5 ; 438 ; 8 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; D6 ; 424 ; 8 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; D7 ; 423 ; 8 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; D8 ; 421 ; 8 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; D9 ; 417 ; 8 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; D10 ; 404 ; 8 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; D11 ; 415 ; 8 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; D12 ; 391 ; 8 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; D13 ; 387 ; 8 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; D14 ; 389 ; 8 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; D15 ; 381 ; 7 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; D16 ; 376 ; 7 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; D17 ; 362 ; 7 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; D18 ; 355 ; 7 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; D19 ; 359 ; 7 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; D20 ; 357 ; 7 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; D21 ; 344 ; 7 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; D22 ; 327 ; 7 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; D23 ; 340 ; 7 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; D24 ; 342 ; 7 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; D25 ; 335 ; 7 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; D26 ; 317 ; 6 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; D27 ; 315 ; 6 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; D28 ; 314 ; 6 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; E1 ; 17 ; 1 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; E2 ; 16 ; 1 ; ~ALTERA_FLASH_nCE_nCSO~ / RESERVED_INPUT_WITH_WEAK_PULLUP ; input ; 3.3-V LVTTL ; ; Row I/O ; N ; no ; On ;
- ; E3 ; 7 ; 1 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; E4 ; 441 ; 8 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; E5 ; 430 ; 8 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; E6 ; ; 8 ; VCCIO8 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
- ; E7 ; 431 ; 8 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; E8 ; 428 ; 8 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; E9 ; ; 8 ; VCCIO8 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
- ; E10 ; 426 ; 8 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; E11 ; 407 ; 8 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; E12 ; 405 ; 8 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; E13 ; ; 8 ; VCCIO8 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
- ; E14 ; 396 ; 8 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; E15 ; 379 ; 7 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; E16 ; ; 7 ; VCCIO7 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
- ; E17 ; 373 ; 7 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; E18 ; 352 ; 7 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; E19 ; 346 ; 7 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; E20 ; ; 7 ; VCCIO7 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
- ; E21 ; 332 ; 7 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; E22 ; 328 ; 7 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; E23 ; ; 7 ; VCCIO7 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
- ; E24 ; 370 ; 7 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; E25 ; 369 ; 7 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; E26 ; 313 ; 6 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; E27 ; 309 ; 6 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; E28 ; 308 ; 6 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; F1 ; 19 ; 1 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; F2 ; 18 ; 1 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; F3 ; 8 ; 1 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; F4 ; 10 ; 1 ; ~ALTERA_ASDO_DATA1~ / RESERVED_INPUT_WITH_WEAK_PULLUP ; input ; 3.3-V LVTTL ; ; Row I/O ; N ; no ; On ;
- ; F5 ; 9 ; 1 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; F6 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; F7 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; F8 ; 429 ; 8 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; F9 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; F10 ; 427 ; 8 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; F11 ; 408 ; 8 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; F12 ; 406 ; 8 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; F13 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; F14 ; 395 ; 8 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; F15 ; 367 ; 7 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; F16 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; F17 ; 371 ; 7 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; F18 ; 353 ; 7 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; F19 ; 345 ; 7 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; F20 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; F21 ; 333 ; 7 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; F22 ; 334 ; 7 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; -- ; -- ;
- ; F23 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; F24 ; 324 ; 6 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; F25 ; 323 ; 6 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; F26 ; 311 ; 6 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; F27 ; 307 ; 6 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; F28 ; 306 ; 6 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; G1 ; 26 ; 1 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; G2 ; 25 ; 1 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; G3 ; 13 ; 1 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; G4 ; 12 ; 1 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; G5 ; 6 ; 1 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; G6 ; 5 ; 1 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; G7 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; G8 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; G9 ; 425 ; 8 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; -- ; -- ;
- ; G10 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; G11 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; G12 ; 411 ; 8 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; -- ; -- ;
- ; G13 ; 401 ; 8 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; G14 ; 394 ; 8 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; -- ; -- ;
- ; G15 ; 374 ; 7 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; -- ; -- ;
- ; G16 ; 368 ; 7 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; G17 ; 360 ; 7 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; -- ; -- ;
- ; G18 ; 372 ; 7 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; G19 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; G20 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; G21 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; G22 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; G23 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; G24 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; G25 ; 321 ; 6 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; G26 ; 320 ; 6 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; G27 ; 301 ; 6 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; G28 ; 300 ; 6 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; H1 ; ; 1 ; VCCIO1 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
- ; H2 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; H3 ; 15 ; 1 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; H4 ; 14 ; 1 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; H5 ; 20 ; 1 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; H6 ; 11 ; 1 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; H7 ; 4 ; 1 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; -- ; -- ;
- ; H8 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; H9 ; ; ; GNDA3 ; gnd ; ; ; -- ; ; -- ; -- ;
- ; H10 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; H11 ; ; 8 ; VCCIO8 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
- ; H12 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; H13 ; 402 ; 8 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; H14 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; H15 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; H16 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; H17 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; H18 ; ; 7 ; VCCIO7 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
- ; H19 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; H20 ; ; ; GNDA2 ; gnd ; ; ; -- ; ; -- ; -- ;
- ; H21 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; H22 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; H23 ; 319 ; 6 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; H24 ; 318 ; 6 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; H25 ; 312 ; 6 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; H26 ; 310 ; 6 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; H27 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; H28 ; ; 6 ; VCCIO6 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
- ; J1 ; 53 ; 1 ; PIN_HSE ; input ; 3.3-V LVTTL ; ; Row I/O ; N ; no ; Off ;
- ; J2 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; J3 ; 23 ; 1 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; J4 ; 22 ; 1 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; J5 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; J6 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; J7 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; J8 ; ; -- ; VCCA3 ; power ; ; 2.5V ; -- ; ; -- ; -- ;
- ; J9 ; ; ; VCCD_PLL3 ; power ; ; 1.2V ; -- ; ; -- ; -- ;
- ; J10 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; J11 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; J12 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; J13 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; J14 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; J15 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; J16 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; J17 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; J18 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; J19 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; J20 ; ; ; VCCD_PLL2 ; power ; ; 1.2V ; -- ; ; -- ; -- ;
- ; J21 ; ; -- ; VCCA2 ; power ; ; 2.5V ; -- ; ; -- ; -- ;
- ; J22 ; 322 ; 6 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; -- ; -- ;
- ; J23 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; J24 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; J25 ; 299 ; 6 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; J26 ; 298 ; 6 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; J27 ; 273 ; 6 ; GPIO3_0 ; input ; 3.3-V LVTTL ; ; Row I/O ; N ; no ; Off ;
- ; J28 ; 272 ; 6 ; PIN_OSC ; input ; 3.3-V LVTTL ; ; Row I/O ; N ; no ; Off ;
- ; K1 ; 28 ; 1 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; K2 ; 27 ; 1 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; K3 ; 30 ; 1 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; K4 ; 29 ; 1 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; K5 ; ; 1 ; VCCIO1 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
- ; K6 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; K7 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; K8 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; K9 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
- ; K10 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; K11 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
- ; K12 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; K13 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
- ; K14 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; K15 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
- ; K16 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; K17 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
- ; K18 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; K19 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
- ; K20 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; K21 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; K22 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; K23 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; K24 ; ; 6 ; VCCIO6 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
- ; K25 ; 305 ; 6 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; K26 ; 304 ; 6 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; K27 ; 296 ; 6 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; K28 ; 295 ; 6 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; L1 ; 38 ; 1 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; L2 ; 37 ; 1 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; L3 ; 32 ; 1 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; L4 ; 31 ; 1 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; L5 ; 21 ; 1 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; -- ; -- ;
- ; L6 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; L7 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; L8 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; L9 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; L10 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
- ; L11 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; L12 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
- ; L13 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; L14 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
- ; L15 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; L16 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
- ; L17 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; L18 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
- ; L19 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; L20 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
- ; L21 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; L22 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; L23 ; 294 ; 6 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; L24 ; 293 ; 6 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; L25 ; 303 ; 6 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; L26 ; 297 ; 6 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; L27 ; 292 ; 6 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; L28 ; 291 ; 6 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; M1 ; 40 ; 1 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; M2 ; 39 ; 1 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; M3 ; 34 ; 1 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; M4 ; 33 ; 1 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; M5 ; 36 ; 1 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; -- ; -- ;
- ; M6 ; 24 ; 1 ; ^nSTATUS ; ; ; ; -- ; ; -- ; -- ;
- ; M7 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; M8 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; M9 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
- ; M10 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; M11 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
- ; M12 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; M13 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
- ; M14 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; M15 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
- ; M16 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; M17 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
- ; M18 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; M19 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
- ; M20 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; M21 ; 302 ; 6 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; -- ; -- ;
- ; M22 ; 277 ; 6 ; ^MSEL2 ; ; ; ; -- ; ; -- ; -- ;
- ; M23 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; M24 ; 281 ; 6 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; M25 ; 290 ; 6 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; M26 ; 289 ; 6 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; M27 ; 288 ; 6 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; M28 ; 287 ; 6 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; N1 ; ; 1 ; VCCIO1 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
- ; N2 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; N3 ; 43 ; 1 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; N4 ; 35 ; 1 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; N5 ; ; 1 ; VCCIO1 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
- ; N6 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; N7 ; 45 ; 1 ; ~ALTERA_DATA0~ / RESERVED_INPUT_WITH_WEAK_PULLUP ; input ; 3.3-V LVTTL ; ; Row I/O ; N ; no ; On ;
- ; N8 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; N9 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; N10 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
- ; N11 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; N12 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
- ; N13 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; N14 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
- ; N15 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; N16 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
- ; N17 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; N18 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
- ; N19 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; N20 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
- ; N21 ; 282 ; 6 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; -- ; -- ;
- ; N22 ; 275 ; 6 ; ^MSEL0 ; ; ; ; -- ; ; -- ; -- ;
- ; N23 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; N24 ; ; 6 ; VCCIO6 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
- ; N25 ; 286 ; 6 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; N26 ; 285 ; 6 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; N27 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; N28 ; ; 6 ; VCCIO6 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
- ; P1 ; 42 ; 1 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; P2 ; 41 ; 1 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; P3 ; 44 ; 1 ; ~ALTERA_DCLK~ ; output ; 3.3-V LVTTL ; ; Row I/O ; N ; no ; On ;
- ; P4 ; 46 ; 1 ; ^nCONFIG ; ; ; ; -- ; ; -- ; -- ;
- ; P5 ; 48 ; 1 ; #TCK ; input ; ; ; -- ; ; -- ; -- ;
- ; P6 ; 50 ; 1 ; #TDO ; output ; ; ; -- ; ; -- ; -- ;
- ; P7 ; 47 ; 1 ; #TDI ; input ; ; ; -- ; ; -- ; -- ;
- ; P8 ; 49 ; 1 ; #TMS ; input ; ; ; -- ; ; -- ; -- ;
- ; P9 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
- ; P10 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; P11 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
- ; P12 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; P13 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
- ; P14 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; P15 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
- ; P16 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; P17 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
- ; P18 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; P19 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
- ; P20 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; P21 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; P22 ; 278 ; 6 ; ^MSEL3 ; ; ; ; -- ; ; -- ; -- ;
- ; P23 ; 276 ; 6 ; ^MSEL1 ; ; ; ; -- ; ; -- ; -- ;
- ; P24 ; 274 ; 6 ; ^CONF_DONE ; ; ; ; -- ; ; -- ; -- ;
- ; P25 ; 280 ; 6 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; P26 ; 279 ; 6 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; P27 ; 284 ; 6 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; P28 ; 283 ; 6 ; ~ALTERA_nCEO~ / RESERVED_OUTPUT_OPEN_DRAIN ; output ; 3.3-V LVTTL ; ; Row I/O ; N ; no ; Off ;
- ; R1 ; 57 ; 2 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; R2 ; 56 ; 2 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; R3 ; 61 ; 2 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; R4 ; 62 ; 2 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; R5 ; 65 ; 2 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; R6 ; 58 ; 2 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; R7 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; R8 ; 51 ; 1 ; ^nCE ; ; ; ; -- ; ; -- ; -- ;
- ; R9 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; R10 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
- ; R11 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; R12 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
- ; R13 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; R14 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
- ; R15 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; R16 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
- ; R17 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; R18 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
- ; R19 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; R20 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
- ; R21 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; R22 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; R23 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; R24 ; 269 ; 5 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; R25 ; 266 ; 5 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; R26 ; 265 ; 5 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; R27 ; 268 ; 5 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; R28 ; 267 ; 5 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; T1 ; ; 2 ; VCCIO2 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
- ; T2 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; T3 ; 64 ; 2 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; T4 ; 63 ; 2 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; T5 ; ; 2 ; VCCIO2 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
- ; T6 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; T7 ; 66 ; 2 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; -- ; -- ;
- ; T8 ; 88 ; 2 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; -- ; -- ;
- ; T9 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
- ; T10 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; T11 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
- ; T12 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; T13 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
- ; T14 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; T15 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
- ; T16 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; T17 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
- ; T18 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; T19 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
- ; T20 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; T21 ; 264 ; 5 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; T22 ; 263 ; 5 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; T23 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; T24 ; ; 5 ; VCCIO5 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
- ; T25 ; 262 ; 5 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; T26 ; 257 ; 5 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; T27 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; T28 ; ; 5 ; VCCIO5 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
- ; U1 ; 68 ; 2 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; U2 ; 67 ; 2 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; U3 ; 59 ; 2 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; U4 ; 60 ; 2 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; U5 ; 78 ; 2 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; U6 ; 77 ; 2 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; U7 ; 91 ; 2 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; U8 ; 92 ; 2 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; U9 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; U10 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
- ; U11 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; U12 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
- ; U13 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; U14 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
- ; U15 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; U16 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
- ; U17 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; U18 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
- ; U19 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; U20 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
- ; U21 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; U22 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; U23 ; 251 ; 5 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; -- ; -- ;
- ; U24 ; 260 ; 5 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; -- ; -- ;
- ; U25 ; 259 ; 5 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; U26 ; 258 ; 5 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; U27 ; 256 ; 5 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; U28 ; 261 ; 5 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; V1 ; 72 ; 2 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; V2 ; 71 ; 2 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; V3 ; 70 ; 2 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; V4 ; 69 ; 2 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; V5 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; V6 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; V7 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; V8 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; V9 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
- ; V10 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; V11 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
- ; V12 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; V13 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
- ; V14 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; V15 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
- ; V16 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; V17 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
- ; V18 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; V19 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
- ; V20 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; V21 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; V22 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; V23 ; 255 ; 5 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; V24 ; 254 ; 5 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; V25 ; 253 ; 5 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; V26 ; 252 ; 5 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; V27 ; 250 ; 5 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; V28 ; 249 ; 5 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; W1 ; 76 ; 2 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; W2 ; 75 ; 2 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; W3 ; 95 ; 2 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; W4 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; W5 ; ; 2 ; VCCIO2 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
- ; W6 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; W7 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; W8 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; W9 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; W10 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
- ; W11 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; W12 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
- ; W13 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; W14 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
- ; W15 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; W16 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
- ; W17 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; W18 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
- ; W19 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; W20 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
- ; W21 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; W22 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; W23 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; W24 ; ; 5 ; VCCIO5 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
- ; W25 ; 246 ; 5 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; W26 ; 245 ; 5 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; W27 ; 247 ; 5 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; W28 ; 248 ; 5 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; Y1 ; 55 ; 2 ; GND+ ; ; ; ; Row I/O ; ; -- ; -- ;
- ; Y2 ; 54 ; 2 ; PIN_HSI ; input ; 3.3-V LVTTL ; ; Row I/O ; N ; no ; Off ;
- ; Y3 ; 80 ; 2 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; Y4 ; 79 ; 2 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; Y5 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; Y6 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; Y7 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; Y8 ; ; -- ; VCCA1 ; power ; ; 2.5V ; -- ; ; -- ; -- ;
- ; Y9 ; ; ; VCCD_PLL1 ; power ; ; 1.2V ; -- ; ; -- ; -- ;
- ; Y10 ; 115 ; 3 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; -- ; -- ;
- ; Y11 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; Y12 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; Y13 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; Y14 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; Y15 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; Y16 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; Y17 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; Y18 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
- ; Y19 ; 214 ; 4 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Column I/O ; ; no ; On ;
- ; Y20 ; ; ; VCCD_PLL4 ; power ; ; 1.2V ; -- ; ; -- ; -- ;
- ; Y21 ; ; -- ; VCCA4 ; power ; ; 2.5V ; -- ; ; -- ; -- ;
- ; Y22 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
- ; Y23 ; 234 ; 5 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; Y24 ; 233 ; 5 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; Y25 ; 244 ; 5 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; Y26 ; 243 ; 5 ; RESERVED_INPUT_WITH_WEAK_PULLUP ; ; ; ; Row I/O ; ; no ; On ;
- ; Y27 ; 271 ; 5 ; GND+ ; ; ; ; Row I/O ; ; -- ; -- ;
- ; Y28 ; 270 ; 5 ; GND+ ; ; ; ; Row I/O ; ; -- ; -- ;
- +----------+------------+----------+-----------------------------------------------------------+--------+--------------+---------+------------+-----------------+----------+--------------+
- Note: Pin directions (input, output or bidir) are based on device operating in user mode.
- +---------------------------------------------------------------------------------+
- ; PLL Summary ;
- +-------------------------------+-------------------------------------------------+
- ; Name ; altpll:pll_inst|altpll_9g32:auto_generated|pll1 ;
- +-------------------------------+-------------------------------------------------+
- ; SDC pin name ; pll_inst|auto_generated|pll1 ;
- ; PLL mode ; Normal ;
- ; Compensate clock ; clock0 ;
- ; Compensated input/output pins ; -- ;
- ; Switchover type ; -- ;
- ; Input frequency 0 ; 8.0 MHz ;
- ; Input frequency 1 ; -- ;
- ; Nominal PFD frequency ; 8.0 MHz ;
- ; Nominal VCO frequency ; 480.1 MHz ;
- ; VCO post scale K counter ; 2 ;
- ; VCO frequency control ; Auto ;
- ; VCO phase shift step ; 260 ps ;
- ; VCO multiply ; -- ;
- ; VCO divide ; -- ;
- ; Freq min lock ; 5.6 MHz ;
- ; Freq max lock ; 10.84 MHz ;
- ; M VCO Tap ; 0 ;
- ; M Initial ; 1 ;
- ; M value ; 60 ;
- ; N value ; 1 ;
- ; Charge pump current ; setting 1 ;
- ; Loop filter resistance ; setting 19 ;
- ; Loop filter capacitance ; setting 0 ;
- ; Bandwidth ; 450 kHz to 560 kHz ;
- ; Bandwidth type ; Medium ;
- ; Real time reconfigurable ; Off ;
- ; Scan chain MIF file ; -- ;
- ; Preserve PLL counter order ; Off ;
- ; PLL location ; PLL_1 ;
- ; Inclk0 signal ; PIN_HSE ;
- ; Inclk1 signal ; -- ;
- ; Inclk0 signal type ; Dedicated Pin ;
- ; Inclk1 signal type ; -- ;
- +-------------------------------+-------------------------------------------------+
- +-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
- ; PLL Usage ;
- +---------------------------------------------------+--------------+------+-----+------------------+-------------+------------------+------------+---------+---------------+------------+---------------+---------+---------+-------------------------------------+
- ; Name ; Output Clock ; Mult ; Div ; Output Frequency ; Phase Shift ; Phase Shift Step ; Duty Cycle ; Counter ; Counter Value ; High / Low ; Cascade Input ; Initial ; VCO Tap ; SDC Pin Name ;
- +---------------------------------------------------+--------------+------+-----+------------------+-------------+------------------+------------+---------+---------------+------------+---------------+---------+---------+-------------------------------------+
- ; altpll:pll_inst|altpll_9g32:auto_generated|clk[0] ; clock0 ; 30 ; 1 ; 240.0 MHz ; 0 (0 ps) ; 22.50 (260 ps) ; 50/50 ; C0 ; 2 ; 1/1 Even ; -- ; 1 ; 0 ; pll_inst|auto_generated|pll1|clk[0] ;
- ; altpll:pll_inst|altpll_9g32:auto_generated|clk[3] ; clock3 ; 15 ; 1 ; 120.0 MHz ; 0 (0 ps) ; 11.25 (260 ps) ; 50/50 ; C1 ; 4 ; 2/2 Even ; -- ; 1 ; 0 ; pll_inst|auto_generated|pll1|clk[3] ;
- +---------------------------------------------------+--------------+------+-----+------------------+-------------+------------------+------------+---------+---------------+------------+---------------+---------+---------+-------------------------------------+
- +------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
- ; Fitter Resource Utilization by Entity ;
- +------------------------------------+-------------+---------------------------+---------------+-------------+------+--------------+---------+-----------+------+--------------+--------------+-------------------+------------------+--------------------------------------------------------------------------------------------+--------------+
- ; Compilation Hierarchy Node ; Logic Cells ; Dedicated Logic Registers ; I/O Registers ; Memory Bits ; M9Ks ; DSP Elements ; DSP 9x9 ; DSP 18x18 ; Pins ; Virtual Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Full Hierarchy Name ; Library Name ;
- +------------------------------------+-------------+---------------------------+---------------+-------------+------+--------------+---------+-----------+------+--------------+--------------+-------------------+------------------+--------------------------------------------------------------------------------------------+--------------+
- ; |test_uart ; 2083 (124) ; 1303 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 58 ; 1 ; 780 (124) ; 192 (0) ; 1111 (3) ; |test_uart ; ;
- ; |alta_gclksw:gclksw_inst| ; 0 (0) ; 0 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 0 (0) ; |test_uart|alta_gclksw:gclksw_inst ; ;
- ; |alta_rv32:rv32| ; 1 (1) ; 0 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 1 ; 1 (1) ; 0 (0) ; 0 (0) ; |test_uart|alta_rv32:rv32 ; ;
- ; |altpll:pll_inst| ; 1 (0) ; 1 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 1 (0) ; |test_uart|altpll:pll_inst ; ;
- ; |altpll_9g32:auto_generated| ; 1 (1) ; 1 (1) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 1 (1) ; |test_uart|altpll:pll_inst|altpll_9g32:auto_generated ; ;
- ; |multi_uart_ip:macro_inst| ; 1957 (16) ; 1302 (9) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 655 (4) ; 192 (0) ; 1110 (23) ; |test_uart|multi_uart_ip:macro_inst ; ;
- ; |ahb2apb:u_ahb2apb| ; 50 (50) ; 47 (47) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 3 (3) ; 1 (1) ; 46 (46) ; |test_uart|multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb ; ;
- ; |apb_mux:u_apb_mux| ; 20 (20) ; 2 (2) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 1 (1) ; 1 (1) ; 18 (18) ; |test_uart|multi_uart_ip:macro_inst|apb_mux:u_apb_mux ; ;
- ; |multi_uart:u_uart[0]| ; 968 (0) ; 624 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 326 (0) ; 88 (0) ; 554 (0) ; |test_uart|multi_uart_ip:macro_inst|multi_uart:u_uart[0] ; ;
- ; |baud_gen:u_baud| ; 35 (35) ; 24 (24) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 9 (9) ; 0 (0) ; 26 (26) ; |test_uart|multi_uart_ip:macro_inst|multi_uart:u_uart[0]|baud_gen:u_baud ; ;
- ; |uart_regs:u_regs| ; 284 (284) ; 134 (134) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 110 (110) ; 18 (18) ; 156 (156) ; |test_uart|multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs ; ;
- ; |uart_rx:u_rx[0]| ; 71 (61) ; 44 (35) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 26 (25) ; 0 (0) ; 45 (36) ; |test_uart|multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0] ; ;
- ; |sync_fifo:rx_fifo| ; 10 (10) ; 9 (9) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 1 (1) ; 0 (0) ; 9 (9) ; |test_uart|multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|sync_fifo:rx_fifo ; ;
- ; |uart_rx:u_rx[1]| ; 69 (59) ; 44 (35) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 19 (18) ; 10 (5) ; 40 (39) ; |test_uart|multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1] ; ;
- ; |sync_fifo:rx_fifo| ; 10 (10) ; 9 (9) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 1 (1) ; 5 (5) ; 4 (4) ; |test_uart|multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|sync_fifo:rx_fifo ; ;
- ; |uart_rx:u_rx[2]| ; 71 (61) ; 43 (34) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 28 (27) ; 13 (5) ; 30 (29) ; |test_uart|multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2] ; ;
- ; |sync_fifo:rx_fifo| ; 10 (10) ; 9 (9) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 1 (1) ; 8 (8) ; 1 (1) ; |test_uart|multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|sync_fifo:rx_fifo ; ;
- ; |uart_rx:u_rx[3]| ; 65 (55) ; 43 (34) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 20 (19) ; 0 (0) ; 45 (36) ; |test_uart|multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3] ; ;
- ; |sync_fifo:rx_fifo| ; 10 (10) ; 9 (9) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 1 (1) ; 0 (0) ; 9 (9) ; |test_uart|multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|sync_fifo:rx_fifo ; ;
- ; |uart_rx:u_rx[4]| ; 72 (64) ; 43 (34) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 28 (27) ; 10 (10) ; 34 (27) ; |test_uart|multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4] ; ;
- ; |sync_fifo:rx_fifo| ; 10 (10) ; 9 (9) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 1 (1) ; 0 (0) ; 9 (9) ; |test_uart|multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|sync_fifo:rx_fifo ; ;
- ; |uart_rx:u_rx[5]| ; 65 (57) ; 43 (34) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 17 (16) ; 4 (0) ; 44 (41) ; |test_uart|multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5] ; ;
- ; |sync_fifo:rx_fifo| ; 10 (10) ; 9 (9) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 1 (1) ; 4 (4) ; 5 (5) ; |test_uart|multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|sync_fifo:rx_fifo ; ;
- ; |uart_tx:u_tx[0]| ; 47 (40) ; 35 (26) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 11 (11) ; 1 (0) ; 35 (29) ; |test_uart|multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0] ; ;
- ; |sync_fifo:tx_fifo| ; 9 (9) ; 9 (9) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 (0) ; 1 (1) ; 8 (8) ; |test_uart|multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|sync_fifo:tx_fifo ; ;
- ; |uart_tx:u_tx[1]| ; 49 (40) ; 35 (26) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 12 (12) ; 4 (0) ; 33 (28) ; |test_uart|multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[1] ; ;
- ; |sync_fifo:tx_fifo| ; 10 (10) ; 9 (9) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 (0) ; 4 (4) ; 6 (6) ; |test_uart|multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[1]|sync_fifo:tx_fifo ; ;
- ; |uart_tx:u_tx[2]| ; 48 (39) ; 34 (25) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 12 (11) ; 7 (0) ; 29 (28) ; |test_uart|multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[2] ; ;
- ; |sync_fifo:tx_fifo| ; 10 (10) ; 9 (9) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 1 (1) ; 7 (7) ; 2 (2) ; |test_uart|multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[2]|sync_fifo:tx_fifo ; ;
- ; |uart_tx:u_tx[3]| ; 48 (39) ; 34 (25) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 13 (13) ; 7 (0) ; 28 (26) ; |test_uart|multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3] ; ;
- ; |sync_fifo:tx_fifo| ; 10 (10) ; 9 (9) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 (0) ; 7 (7) ; 3 (3) ; |test_uart|multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|sync_fifo:tx_fifo ; ;
- ; |uart_tx:u_tx[4]| ; 48 (39) ; 34 (25) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 11 (10) ; 7 (0) ; 30 (29) ; |test_uart|multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4] ; ;
- ; |sync_fifo:tx_fifo| ; 10 (10) ; 9 (9) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 1 (1) ; 7 (7) ; 2 (2) ; |test_uart|multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|sync_fifo:tx_fifo ; ;
- ; |uart_tx:u_tx[5]| ; 48 (39) ; 34 (25) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 10 (10) ; 7 (0) ; 31 (29) ; |test_uart|multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[5] ; ;
- ; |sync_fifo:tx_fifo| ; 10 (10) ; 9 (9) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 (0) ; 7 (7) ; 3 (3) ; |test_uart|multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[5]|sync_fifo:tx_fifo ; ;
- ; |multi_uart:u_uart[1]| ; 956 (0) ; 620 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 321 (0) ; 102 (0) ; 533 (0) ; |test_uart|multi_uart_ip:macro_inst|multi_uart:u_uart[1] ; ;
- ; |baud_gen:u_baud| ; 35 (35) ; 24 (24) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 8 (8) ; 0 (0) ; 27 (27) ; |test_uart|multi_uart_ip:macro_inst|multi_uart:u_uart[1]|baud_gen:u_baud ; ;
- ; |uart_regs:u_regs| ; 265 (265) ; 134 (134) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 97 (97) ; 17 (17) ; 151 (151) ; |test_uart|multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs ; ;
- ; |uart_rx:u_rx[0]| ; 67 (57) ; 43 (34) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 23 (22) ; 2 (2) ; 42 (33) ; |test_uart|multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0] ; ;
- ; |sync_fifo:rx_fifo| ; 10 (10) ; 9 (9) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 1 (1) ; 0 (0) ; 9 (9) ; |test_uart|multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|sync_fifo:rx_fifo ; ;
- ; |uart_rx:u_rx[1]| ; 69 (59) ; 43 (34) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 20 (19) ; 8 (0) ; 41 (40) ; |test_uart|multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1] ; ;
- ; |sync_fifo:rx_fifo| ; 10 (10) ; 9 (9) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 1 (1) ; 8 (8) ; 1 (1) ; |test_uart|multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|sync_fifo:rx_fifo ; ;
- ; |uart_rx:u_rx[2]| ; 74 (64) ; 43 (34) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 29 (28) ; 14 (6) ; 31 (30) ; |test_uart|multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2] ; ;
- ; |sync_fifo:rx_fifo| ; 10 (10) ; 9 (9) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 1 (1) ; 8 (8) ; 1 (1) ; |test_uart|multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|sync_fifo:rx_fifo ; ;
- ; |uart_rx:u_rx[3]| ; 72 (62) ; 43 (34) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 26 (25) ; 2 (2) ; 44 (35) ; |test_uart|multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3] ; ;
- ; |sync_fifo:rx_fifo| ; 10 (10) ; 9 (9) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 1 (1) ; 0 (0) ; 9 (9) ; |test_uart|multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|sync_fifo:rx_fifo ; ;
- ; |uart_rx:u_rx[4]| ; 72 (62) ; 43 (34) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 27 (26) ; 9 (9) ; 36 (27) ; |test_uart|multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4] ; ;
- ; |sync_fifo:rx_fifo| ; 10 (10) ; 9 (9) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 1 (1) ; 0 (0) ; 9 (9) ; |test_uart|multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|sync_fifo:rx_fifo ; ;
- ; |uart_rx:u_rx[5]| ; 70 (60) ; 43 (34) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 26 (25) ; 11 (3) ; 33 (32) ; |test_uart|multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[5] ; ;
- ; |sync_fifo:rx_fifo| ; 10 (10) ; 9 (9) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 1 (1) ; 8 (8) ; 1 (1) ; |test_uart|multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[5]|sync_fifo:rx_fifo ; ;
- ; |uart_tx:u_tx[0]| ; 48 (39) ; 34 (25) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 8 (8) ; 7 (0) ; 33 (31) ; |test_uart|multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0] ; ;
- ; |sync_fifo:tx_fifo| ; 10 (10) ; 9 (9) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 (0) ; 7 (7) ; 3 (3) ; |test_uart|multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|sync_fifo:tx_fifo ; ;
- ; |uart_tx:u_tx[1]| ; 47 (39) ; 34 (25) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 10 (10) ; 5 (0) ; 32 (29) ; |test_uart|multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1] ; ;
- ; |sync_fifo:tx_fifo| ; 10 (10) ; 9 (9) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 (0) ; 5 (5) ; 5 (5) ; |test_uart|multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|sync_fifo:tx_fifo ; ;
- ; |uart_tx:u_tx[2]| ; 48 (39) ; 34 (25) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 11 (11) ; 7 (0) ; 30 (28) ; |test_uart|multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2] ; ;
- ; |sync_fifo:tx_fifo| ; 10 (10) ; 9 (9) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 (0) ; 7 (7) ; 3 (3) ; |test_uart|multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|sync_fifo:tx_fifo ; ;
- ; |uart_tx:u_tx[3]| ; 48 (39) ; 34 (25) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 10 (10) ; 7 (0) ; 31 (29) ; |test_uart|multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[3] ; ;
- ; |sync_fifo:tx_fifo| ; 10 (10) ; 9 (9) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 (0) ; 7 (7) ; 3 (3) ; |test_uart|multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[3]|sync_fifo:tx_fifo ; ;
- ; |uart_tx:u_tx[4]| ; 49 (40) ; 34 (25) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 13 (12) ; 7 (0) ; 29 (28) ; |test_uart|multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[4] ; ;
- ; |sync_fifo:tx_fifo| ; 10 (10) ; 9 (9) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 1 (1) ; 7 (7) ; 2 (2) ; |test_uart|multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[4]|sync_fifo:tx_fifo ; ;
- ; |uart_tx:u_tx[5]| ; 48 (39) ; 34 (25) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 13 (12) ; 6 (0) ; 29 (27) ; |test_uart|multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[5] ; ;
- ; |sync_fifo:tx_fifo| ; 10 (10) ; 9 (9) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 1 (1) ; 6 (6) ; 3 (3) ; |test_uart|multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[5]|sync_fifo:tx_fifo ; ;
- +------------------------------------+-------------+---------------------------+---------------+-------------+------+--------------+---------+-----------+------+--------------+--------------+-------------------+------------------+--------------------------------------------------------------------------------------------+--------------+
- Note: For table entries with two numbers listed, the numbers in parentheses indicate the number of resources of the given type used by the specific entity alone. The numbers listed outside of parentheses indicate the total resources of the given type used by the specific entity and all of its sub-entities in the hierarchy.
- +-----------------------------------------------------------------------------------------------+
- ; Delay Chain Summary ;
- +---------------+----------+---------------+---------------+-----------------------+-----+------+
- ; Name ; Pin Type ; Pad to Core 0 ; Pad to Core 1 ; Pad to Input Register ; TCO ; TCOE ;
- +---------------+----------+---------------+---------------+-----------------------+-----+------+
- ; GPIO1_0 ; Output ; -- ; -- ; -- ; -- ; -- ;
- ; GPIO1_1 ; Output ; -- ; -- ; -- ; -- ; -- ;
- ; GPIO1_2 ; Output ; -- ; -- ; -- ; -- ; -- ;
- ; GPIO1_3 ; Output ; -- ; -- ; -- ; -- ; -- ;
- ; GPIO1_4 ; Output ; -- ; -- ; -- ; -- ; -- ;
- ; GPIO1_5 ; Output ; -- ; -- ; -- ; -- ; -- ;
- ; GPIO1_6 ; Output ; -- ; -- ; -- ; -- ; -- ;
- ; GPIO1_7 ; Output ; -- ; -- ; -- ; -- ; -- ;
- ; GPIO2_0 ; Output ; -- ; -- ; -- ; -- ; -- ;
- ; GPIO2_1 ; Output ; -- ; -- ; -- ; -- ; -- ;
- ; GPIO2_2 ; Output ; -- ; -- ; -- ; -- ; -- ;
- ; GPIO2_3 ; Output ; -- ; -- ; -- ; -- ; -- ;
- ; GPIO2_4 ; Output ; -- ; -- ; -- ; -- ; -- ;
- ; GPIO2_5 ; Output ; -- ; -- ; -- ; -- ; -- ;
- ; GPIO2_6 ; Output ; -- ; -- ; -- ; -- ; -- ;
- ; GPIO2_7 ; Output ; -- ; -- ; -- ; -- ; -- ;
- ; GPIO6_0 ; Output ; -- ; -- ; -- ; -- ; -- ;
- ; GPIO6_2 ; Output ; -- ; -- ; -- ; -- ; -- ;
- ; GPIO6_4 ; Output ; -- ; -- ; -- ; -- ; -- ;
- ; GPIO9_0 ; Output ; -- ; -- ; -- ; -- ; -- ;
- ; GPIO9_2 ; Output ; -- ; -- ; -- ; -- ; -- ;
- ; GPIO9_3 ; Output ; -- ; -- ; -- ; -- ; -- ;
- ; GPIO9_4 ; Output ; -- ; -- ; -- ; -- ; -- ;
- ; GPIO9_5 ; Output ; -- ; -- ; -- ; -- ; -- ;
- ; GPIO9_6 ; Output ; -- ; -- ; -- ; -- ; -- ;
- ; GPIO9_7 ; Output ; -- ; -- ; -- ; -- ; -- ;
- ; PIN_OSC ; Input ; -- ; -- ; -- ; -- ; -- ;
- ; SIM_CLK ; Output ; -- ; -- ; -- ; -- ; -- ;
- ; UART3_UARTTXD ; Output ; -- ; -- ; -- ; -- ; -- ;
- ; UART4_UARTTXD ; Output ; -- ; -- ; -- ; -- ; -- ;
- ; uart15_tx ; Output ; -- ; -- ; -- ; -- ; -- ;
- ; GPIO6_6 ; Bidir ; (6) 1314 ps ; -- ; -- ; -- ; -- ;
- ; GPIO9_1 ; Bidir ; (6) 1314 ps ; -- ; -- ; -- ; -- ;
- ; SIM_IO[0] ; Bidir ; (6) 1314 ps ; -- ; -- ; -- ; -- ;
- ; SIM_IO[1] ; Bidir ; (6) 1314 ps ; -- ; -- ; -- ; -- ;
- ; SIM_IO[2] ; Bidir ; -- ; (6) 1314 ps ; -- ; -- ; -- ;
- ; SIM_IO[3] ; Bidir ; (6) 1314 ps ; -- ; -- ; -- ; -- ;
- ; SIM_IO[4] ; Bidir ; -- ; (6) 1314 ps ; -- ; -- ; -- ;
- ; SIM_IO[5] ; Bidir ; (6) 1314 ps ; -- ; -- ; -- ; -- ;
- ; SIM_IO[6] ; Bidir ; -- ; (6) 1314 ps ; -- ; -- ; -- ;
- ; SIM_IO[7] ; Bidir ; -- ; (6) 1314 ps ; -- ; -- ; -- ;
- ; SIM_IO[8] ; Bidir ; (6) 1314 ps ; -- ; -- ; -- ; -- ;
- ; SIM_IO[9] ; Bidir ; -- ; (6) 1314 ps ; -- ; -- ; -- ;
- ; SIM_IO[10] ; Bidir ; (6) 1314 ps ; -- ; -- ; -- ; -- ;
- ; SIM_IO[11] ; Bidir ; (6) 1314 ps ; -- ; -- ; -- ; -- ;
- ; SIM_IO_12 ; Bidir ; (6) 1314 ps ; -- ; -- ; -- ; -- ;
- ; SIM_IO_13 ; Bidir ; -- ; (6) 1314 ps ; -- ; -- ; -- ;
- ; SIM_IO_15 ; Bidir ; (6) 1314 ps ; -- ; -- ; -- ; -- ;
- ; GPIO3_0 ; Input ; (0) 0 ps ; -- ; -- ; -- ; -- ;
- ; GPIO3_1 ; Input ; (6) 1314 ps ; -- ; -- ; -- ; -- ;
- ; GPIO3_2 ; Input ; (6) 1314 ps ; -- ; -- ; -- ; -- ;
- ; GPIO3_3 ; Input ; -- ; (6) 1314 ps ; -- ; -- ; -- ;
- ; GPIO3_4 ; Input ; (6) 1314 ps ; -- ; -- ; -- ; -- ;
- ; uart15_rx ; Input ; (6) 1314 ps ; -- ; -- ; -- ; -- ;
- ; UART3_UARTRXD ; Input ; (6) 1314 ps ; -- ; -- ; -- ; -- ;
- ; UART4_UARTRXD ; Input ; (6) 1314 ps ; -- ; -- ; -- ; -- ;
- ; PIN_HSI ; Input ; (0) 0 ps ; -- ; -- ; -- ; -- ;
- ; PIN_HSE ; Input ; -- ; -- ; -- ; -- ; -- ;
- +---------------+----------+---------------+---------------+-----------------------+-----+------+
- +----------------------------------------------------------------------------+
- ; Pad To Core Delay Chain Fanout ;
- +----------------------------------------------+-------------------+---------+
- ; Source Pin / Fanout ; Pad To Core Index ; Setting ;
- +----------------------------------------------+-------------------+---------+
- ; PIN_OSC ; ; ;
- ; GPIO6_6 ; ; ;
- ; - gpio6_io_in[6] ; 0 ; 6 ;
- ; GPIO9_1 ; ; ;
- ; - gpio9_io_in[1] ; 0 ; 6 ;
- ; SIM_IO[0] ; ; ;
- ; - multi_uart_ip:macro_inst|uart_rxd[0] ; 0 ; 6 ;
- ; SIM_IO[1] ; ; ;
- ; - multi_uart_ip:macro_inst|uart_rxd[1] ; 0 ; 6 ;
- ; SIM_IO[2] ; ; ;
- ; - multi_uart_ip:macro_inst|uart_rxd[2] ; 1 ; 6 ;
- ; SIM_IO[3] ; ; ;
- ; - multi_uart_ip:macro_inst|uart_rxd[3] ; 0 ; 6 ;
- ; SIM_IO[4] ; ; ;
- ; - multi_uart_ip:macro_inst|uart_rxd[4] ; 1 ; 6 ;
- ; SIM_IO[5] ; ; ;
- ; - multi_uart_ip:macro_inst|uart_rxd[5] ; 0 ; 6 ;
- ; SIM_IO[6] ; ; ;
- ; - multi_uart_ip:macro_inst|uart_rxd[6] ; 1 ; 6 ;
- ; SIM_IO[7] ; ; ;
- ; - multi_uart_ip:macro_inst|uart_rxd[7] ; 1 ; 6 ;
- ; SIM_IO[8] ; ; ;
- ; - multi_uart_ip:macro_inst|uart_rxd[8] ; 0 ; 6 ;
- ; SIM_IO[9] ; ; ;
- ; - multi_uart_ip:macro_inst|uart_rxd[9] ; 1 ; 6 ;
- ; SIM_IO[10] ; ; ;
- ; - multi_uart_ip:macro_inst|uart_rxd[10] ; 0 ; 6 ;
- ; SIM_IO[11] ; ; ;
- ; - multi_uart_ip:macro_inst|uart_rxd[11] ; 0 ; 6 ;
- ; SIM_IO_12 ; ; ;
- ; - gpio6_io_in[3] ; 0 ; 6 ;
- ; SIM_IO_13 ; ; ;
- ; - gpio6_io_in[5] ; 1 ; 6 ;
- ; SIM_IO_15 ; ; ;
- ; - gpio6_io_in[1] ; 0 ; 6 ;
- ; GPIO3_0 ; ; ;
- ; GPIO3_1 ; ; ;
- ; - gpio3_io_in[1] ; 0 ; 6 ;
- ; GPIO3_2 ; ; ;
- ; - gpio3_io_in[2] ; 0 ; 6 ;
- ; GPIO3_3 ; ; ;
- ; - gpio3_io_in[3] ; 1 ; 6 ;
- ; GPIO3_4 ; ; ;
- ; - gpio3_io_in[4] ; 0 ; 6 ;
- ; uart15_rx ; ; ;
- ; - gpio6_io_in[1] ; 0 ; 6 ;
- ; UART3_UARTRXD ; ; ;
- ; - gpio6_io_in[7] ; 0 ; 6 ;
- ; UART4_UARTRXD ; ; ;
- ; - gpio7_io_in[1] ; 0 ; 6 ;
- ; PIN_HSI ; ; ;
- ; PIN_HSE ; ; ;
- +----------------------------------------------+-------------------+---------+
- +---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
- ; Control Signals ;
- +-----------------------------------------------------------------------------------------+--------------------+---------+---------------+--------+----------------------+------------------+---------------------------+---------------+---------------+---------------------------------------------------+---------------+-----------------------+-----------------------+
- ; Name ; Location ; Fan-Out ; Usage ; Global ; Global Resource Used ; Global Line Name ; Enable Signal Source Name ; Input Clock 0 ; Input Clock 1 ; Input Clock 2 ; Input Clock 3 ; Clock Select 0 ; Clock Select 1 ;
- +-----------------------------------------------------------------------------------------+--------------------+---------+---------------+--------+----------------------+------------------+---------------------------+---------------+---------------+---------------------------------------------------+---------------+-----------------------+-----------------------+
- ; PIN_HSE ; PIN_J1 ; 1 ; Clock ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; PIN_HSI ; PIN_Y2 ; 1 ; Clock ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; PLL_ENABLE ; LCCOMB_X56_Y4_N22 ; 2 ; Async. clear ; yes ; Global Clock ; GCLK16 ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; alta_gclksw:gclksw_inst|clkout ; CLKCTRL_G3 ; 23 ; Clock ; yes ; Global Clock ; GCLK3 ; VCC ; PIN_HSI ; -- ; altpll:pll_inst|altpll_9g32:auto_generated|clk[0] ; -- ; sys_ctrl_clkSource[0] ; sys_ctrl_clkSource[1] ;
- ; altpll:pll_inst|altpll_9g32:auto_generated|clk[0] ; PLL_1 ; 1 ; Clock ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; altpll:pll_inst|altpll_9g32:auto_generated|clk[3] ; PLL_1 ; 1280 ; Clock ; yes ; Global Clock ; GCLK4 ; VCC ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; altpll:pll_inst|altpll_9g32:auto_generated|pll1~LOCKED ; PLL_1 ; 2 ; Clock ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; gpio1_io_out_en[0] ; LCCOMB_X57_Y6_N24 ; 1 ; Output enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; gpio1_io_out_en[1] ; LCCOMB_X57_Y6_N26 ; 1 ; Output enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; gpio1_io_out_en[2] ; LCCOMB_X57_Y6_N28 ; 1 ; Output enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; gpio1_io_out_en[3] ; LCCOMB_X57_Y6_N30 ; 1 ; Output enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; gpio1_io_out_en[4] ; LCCOMB_X58_Y6_N0 ; 1 ; Output enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; gpio1_io_out_en[5] ; LCCOMB_X58_Y6_N2 ; 1 ; Output enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; gpio1_io_out_en[6] ; LCCOMB_X58_Y6_N4 ; 1 ; Output enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; gpio1_io_out_en[7] ; LCCOMB_X58_Y6_N6 ; 1 ; Output enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; gpio2_io_out_en[0] ; LCCOMB_X58_Y5_N0 ; 1 ; Output enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; gpio2_io_out_en[1] ; LCCOMB_X58_Y5_N2 ; 1 ; Output enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; gpio2_io_out_en[2] ; LCCOMB_X58_Y5_N4 ; 1 ; Output enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; gpio2_io_out_en[3] ; LCCOMB_X43_Y4_N16 ; 1 ; Output enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; gpio2_io_out_en[4] ; LCCOMB_X43_Y4_N18 ; 1 ; Output enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; gpio2_io_out_en[5] ; LCCOMB_X43_Y4_N20 ; 1 ; Output enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; gpio2_io_out_en[6] ; LCCOMB_X43_Y4_N22 ; 1 ; Output enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; gpio2_io_out_en[7] ; LCCOMB_X43_Y4_N24 ; 1 ; Output enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; gpio6_io_out_en[0] ; LCCOMB_X48_Y4_N20 ; 1 ; Output enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; gpio6_io_out_en[2] ; LCCOMB_X48_Y4_N24 ; 1 ; Output enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; gpio6_io_out_en[4] ; LCCOMB_X48_Y4_N28 ; 1 ; Output enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; gpio6_io_out_en[6] ; LCCOMB_X48_Y3_N0 ; 1 ; Output enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; gpio8_io_out_en[4] ; LCCOMB_X51_Y4_N26 ; 1 ; Output enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; gpio8_io_out_en[6] ; LCCOMB_X51_Y4_N30 ; 1 ; Output enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; gpio8_io_out_en[7] ; LCCOMB_X51_Y3_N0 ; 3 ; Output enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; gpio9_io_out_en[0] ; LCCOMB_X52_Y4_N26 ; 1 ; Output enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; gpio9_io_out_en[1] ; LCCOMB_X52_Y4_N28 ; 1 ; Output enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; gpio9_io_out_en[2] ; LCCOMB_X52_Y4_N30 ; 1 ; Output enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; gpio9_io_out_en[3] ; LCCOMB_X52_Y3_N0 ; 1 ; Output enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; gpio9_io_out_en[4] ; LCCOMB_X52_Y3_N2 ; 1 ; Output enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; gpio9_io_out_en[5] ; LCCOMB_X52_Y3_N4 ; 1 ; Output enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; gpio9_io_out_en[6] ; LCCOMB_X53_Y4_N16 ; 1 ; Output enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; gpio9_io_out_en[7] ; LCCOMB_X53_Y4_N18 ; 1 ; Output enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|LessThan0~2 ; LCCOMB_X51_Y3_N28 ; 8 ; Sync. clear ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|SIM_IO_12~1 ; LCCOMB_X50_Y4_N18 ; 1 ; Output enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|SIM_IO_13~1 ; LCCOMB_X50_Y4_N22 ; 1 ; Output enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|SIM_IO_15~1 ; LCCOMB_X49_Y3_N8 ; 1 ; Output enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|always0~0 ; LCCOMB_X54_Y2_N14 ; 11 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|apb_pdone ; LCCOMB_X60_Y3_N24 ; 16 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[10] ; FF_X59_Y2_N7 ; 63 ; Sync. load ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[7] ; FF_X59_Y3_N15 ; 17 ; Sync. clear ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|psel~1 ; LCCOMB_X56_Y3_N30 ; 12 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|apb_mux:u_apb_mux|always0~0 ; LCCOMB_X59_Y3_N14 ; 2 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|baud_gen:u_baud|always0~0 ; LCCOMB_X53_Y3_N14 ; 16 ; Sync. load ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|baud_gen:u_baud|baud16 ; FF_X53_Y3_N25 ; 55 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|always1~0 ; LCCOMB_X59_Y3_N10 ; 16 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|always2~0 ; LCCOMB_X60_Y1_N10 ; 6 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|always5~1 ; LCCOMB_X60_Y3_N0 ; 4 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_read1 ; LCCOMB_X59_Y3_N20 ; 16 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_dma_en[0]~0 ; LCCOMB_X57_Y2_N28 ; 2 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_dma_en[1]~1 ; LCCOMB_X57_Y2_N2 ; 2 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_dma_en[2]~4 ; LCCOMB_X46_Y4_N26 ; 2 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_dma_en[3]~5 ; LCCOMB_X46_Y4_N24 ; 2 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_dma_en[4]~3 ; LCCOMB_X57_Y1_N8 ; 2 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_dma_en[5]~2 ; LCCOMB_X58_Y4_N8 ; 2 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_not_empty_ie[0]~16 ; LCCOMB_X52_Y2_N12 ; 8 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_not_empty_ie[1]~17 ; LCCOMB_X50_Y4_N16 ; 8 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_not_empty_ie[2]~18 ; LCCOMB_X54_Y2_N16 ; 8 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_not_empty_ie[3]~19 ; LCCOMB_X53_Y2_N18 ; 8 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_not_empty_ie[4]~20 ; LCCOMB_X58_Y3_N26 ; 8 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_not_empty_ie[5]~21 ; LCCOMB_X60_Y2_N20 ; 8 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|uart_en ; FF_X58_Y5_N17 ; 10 ; Sync. clear ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|always4~2 ; LCCOMB_X49_Y2_N0 ; 8 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|always6~1 ; LCCOMB_X49_Y3_N0 ; 5 ; Sync. load ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|rx_data_cnt[1]~3 ; LCCOMB_X50_Y1_N30 ; 3 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|sync_fifo:rx_fifo|wrreq~0 ; LCCOMB_X49_Y2_N14 ; 8 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|always4~2 ; LCCOMB_X46_Y3_N18 ; 8 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|always6~1 ; LCCOMB_X46_Y3_N8 ; 5 ; Sync. load ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_data_cnt[1]~3 ; LCCOMB_X49_Y3_N4 ; 3 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|sync_fifo:rx_fifo|wrreq~0 ; LCCOMB_X49_Y3_N12 ; 8 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|always4~2 ; LCCOMB_X49_Y1_N20 ; 8 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|always6~1 ; LCCOMB_X49_Y1_N24 ; 5 ; Sync. load ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|rx_data_cnt[2]~3 ; LCCOMB_X44_Y1_N26 ; 3 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|sync_fifo:rx_fifo|wrreq~0 ; LCCOMB_X49_Y1_N22 ; 8 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|always4~2 ; LCCOMB_X48_Y1_N28 ; 8 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|always6~1 ; LCCOMB_X48_Y1_N22 ; 5 ; Sync. load ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_data_cnt[0]~3 ; LCCOMB_X47_Y1_N30 ; 3 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|sync_fifo:rx_fifo|wrreq~0 ; LCCOMB_X47_Y2_N16 ; 8 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|always4~2 ; LCCOMB_X43_Y2_N8 ; 8 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|always6~1 ; LCCOMB_X44_Y2_N22 ; 5 ; Sync. load ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_data_cnt[0]~3 ; LCCOMB_X49_Y4_N8 ; 3 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|sync_fifo:rx_fifo|wrreq~0 ; LCCOMB_X45_Y2_N22 ; 8 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|always4~2 ; LCCOMB_X43_Y3_N2 ; 8 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|always6~1 ; LCCOMB_X44_Y3_N18 ; 5 ; Sync. load ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|rx_data_cnt[0]~3 ; LCCOMB_X44_Y3_N2 ; 3 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|sync_fifo:rx_fifo|wrreq~0 ; LCCOMB_X44_Y3_N10 ; 8 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|sync_fifo:tx_fifo|wrreq~0 ; LCCOMB_X53_Y3_N16 ; 8 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|tx_data_cnt[1]~1 ; LCCOMB_X53_Y3_N30 ; 3 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|tx_shift_reg[2]~1 ; LCCOMB_X56_Y3_N12 ; 8 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|tx_state.UART_IDLE ; FF_X53_Y3_N19 ; 9 ; Output enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|tx_stop ; LCCOMB_X53_Y1_N30 ; 4 ; Sync. clear ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[1]|sync_fifo:tx_fifo|wrreq~0 ; LCCOMB_X61_Y5_N14 ; 8 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[1]|tx_data_cnt[1]~1 ; LCCOMB_X46_Y1_N28 ; 3 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[1]|tx_shift_reg[7]~1 ; LCCOMB_X61_Y9_N10 ; 8 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[1]|tx_state.UART_IDLE ; FF_X61_Y1_N19 ; 9 ; Output enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[1]|tx_stop ; LCCOMB_X50_Y1_N14 ; 4 ; Sync. clear ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[2]|sync_fifo:tx_fifo|wrreq~0 ; LCCOMB_X61_Y2_N6 ; 8 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[2]|tx_data_cnt[0]~1 ; LCCOMB_X62_Y1_N8 ; 3 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[2]|tx_shift_reg[5]~1 ; LCCOMB_X62_Y5_N2 ; 8 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[2]|tx_state.UART_IDLE ; FF_X62_Y1_N11 ; 9 ; Output enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[2]|tx_stop ; LCCOMB_X62_Y1_N30 ; 4 ; Sync. clear ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|sync_fifo:tx_fifo|wrreq~0 ; LCCOMB_X61_Y4_N18 ; 8 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_data_cnt[0]~1 ; LCCOMB_X62_Y3_N8 ; 3 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_shift_reg[3]~1 ; LCCOMB_X61_Y12_N12 ; 8 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_state.UART_IDLE ; FF_X59_Y1_N9 ; 9 ; Output enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_stop ; LCCOMB_X61_Y3_N6 ; 4 ; Sync. clear ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|sync_fifo:tx_fifo|wrreq~0 ; LCCOMB_X62_Y2_N28 ; 8 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_data_cnt[0]~1 ; LCCOMB_X58_Y1_N28 ; 3 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_shift_reg[3]~1 ; LCCOMB_X62_Y4_N6 ; 8 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_state.UART_IDLE ; FF_X62_Y2_N31 ; 9 ; Output enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_stop ; LCCOMB_X62_Y2_N4 ; 4 ; Sync. clear ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[5]|sync_fifo:tx_fifo|wrreq~0 ; LCCOMB_X56_Y1_N8 ; 8 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[5]|tx_data_cnt[0]~1 ; LCCOMB_X51_Y1_N8 ; 3 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[5]|tx_shift_reg[5]~1 ; LCCOMB_X52_Y1_N6 ; 8 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[5]|tx_state.UART_IDLE ; FF_X58_Y1_N13 ; 9 ; Output enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[5]|tx_stop ; LCCOMB_X56_Y1_N30 ; 4 ; Sync. clear ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|baud_gen:u_baud|always0~0 ; LCCOMB_X61_Y8_N2 ; 16 ; Sync. load ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|baud_gen:u_baud|baud16 ; FF_X61_Y8_N31 ; 55 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|always1~0 ; LCCOMB_X58_Y2_N8 ; 16 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|always2~0 ; LCCOMB_X60_Y4_N0 ; 6 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|always5~0 ; LCCOMB_X62_Y6_N28 ; 4 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_read1 ; LCCOMB_X59_Y3_N26 ; 16 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|rx_dma_en[0]~4 ; LCCOMB_X59_Y8_N30 ; 2 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|rx_dma_en[1]~3 ; LCCOMB_X59_Y8_N12 ; 2 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|rx_dma_en[2]~2 ; LCCOMB_X56_Y4_N12 ; 2 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|rx_dma_en[3]~6 ; LCCOMB_X58_Y4_N2 ; 2 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|rx_dma_en[4]~1 ; LCCOMB_X46_Y2_N28 ; 2 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|rx_dma_en[5]~0 ; LCCOMB_X58_Y4_N20 ; 2 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|rx_not_empty_ie[0]~15 ; LCCOMB_X59_Y7_N30 ; 8 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|rx_not_empty_ie[1]~8 ; LCCOMB_X59_Y3_N22 ; 8 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|rx_not_empty_ie[2]~9 ; LCCOMB_X58_Y4_N18 ; 8 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|rx_not_empty_ie[3]~10 ; LCCOMB_X60_Y4_N10 ; 8 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|rx_not_empty_ie[4]~12 ; LCCOMB_X60_Y8_N10 ; 8 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|rx_not_empty_ie[5]~14 ; LCCOMB_X61_Y6_N0 ; 8 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|uart_en ; FF_X60_Y8_N23 ; 10 ; Sync. clear ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|always4~2 ; LCCOMB_X57_Y8_N20 ; 8 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|always6~1 ; LCCOMB_X58_Y8_N28 ; 5 ; Sync. load ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_data_cnt[1]~3 ; LCCOMB_X54_Y4_N28 ; 3 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|sync_fifo:rx_fifo|wrreq~0 ; LCCOMB_X57_Y8_N28 ; 8 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|always4~2 ; LCCOMB_X56_Y9_N16 ; 8 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|always6~1 ; LCCOMB_X56_Y9_N30 ; 5 ; Sync. load ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_data_cnt[0]~3 ; LCCOMB_X57_Y6_N6 ; 3 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|sync_fifo:rx_fifo|wrreq~0 ; LCCOMB_X56_Y7_N2 ; 8 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|always4~2 ; LCCOMB_X57_Y7_N12 ; 8 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|always6~1 ; LCCOMB_X59_Y8_N2 ; 5 ; Sync. load ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|rx_data_cnt[2]~3 ; LCCOMB_X57_Y4_N16 ; 3 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|sync_fifo:rx_fifo|wrreq~0 ; LCCOMB_X56_Y7_N24 ; 8 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|always4~2 ; LCCOMB_X60_Y10_N20 ; 8 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|always6~1 ; LCCOMB_X60_Y9_N10 ; 5 ; Sync. load ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|rx_data_cnt[0]~3 ; LCCOMB_X60_Y9_N8 ; 3 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|sync_fifo:rx_fifo|wrreq~0 ; LCCOMB_X59_Y10_N0 ; 8 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|always4~2 ; LCCOMB_X59_Y12_N4 ; 8 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|always6~1 ; LCCOMB_X54_Y4_N26 ; 5 ; Sync. load ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|rx_data_cnt[0]~3 ; LCCOMB_X59_Y9_N4 ; 3 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|sync_fifo:rx_fifo|wrreq~0 ; LCCOMB_X58_Y12_N28 ; 8 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[5]|always4~2 ; LCCOMB_X60_Y11_N10 ; 8 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[5]|always6~1 ; LCCOMB_X60_Y11_N6 ; 5 ; Sync. load ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[5]|rx_data_cnt[0]~3 ; LCCOMB_X62_Y11_N6 ; 3 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[5]|sync_fifo:rx_fifo|wrreq~0 ; LCCOMB_X60_Y11_N22 ; 8 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|sync_fifo:tx_fifo|wrreq~0 ; LCCOMB_X57_Y8_N6 ; 8 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|tx_data_cnt[2]~1 ; LCCOMB_X56_Y9_N4 ; 3 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|tx_shift_reg[5]~1 ; LCCOMB_X57_Y12_N16 ; 8 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|tx_state.UART_IDLE ; FF_X58_Y8_N1 ; 9 ; Output enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|tx_stop ; LCCOMB_X58_Y9_N12 ; 4 ; Sync. clear ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|sync_fifo:tx_fifo|wrreq~0 ; LCCOMB_X57_Y10_N4 ; 8 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_data_cnt[0]~1 ; LCCOMB_X56_Y4_N18 ; 3 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_shift_reg[7]~1 ; LCCOMB_X56_Y10_N4 ; 8 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_state.UART_IDLE ; FF_X58_Y9_N3 ; 9 ; Output enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_stop ; LCCOMB_X56_Y8_N4 ; 4 ; Sync. clear ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|sync_fifo:tx_fifo|wrreq~0 ; LCCOMB_X56_Y10_N24 ; 8 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|tx_data_cnt[2]~1 ; LCCOMB_X57_Y10_N8 ; 3 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|tx_shift_reg[7]~1 ; LCCOMB_X56_Y12_N4 ; 8 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|tx_state.UART_IDLE ; FF_X51_Y2_N13 ; 9 ; Output enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|tx_stop ; LCCOMB_X58_Y10_N6 ; 4 ; Sync. clear ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[3]|sync_fifo:tx_fifo|wrreq~0 ; LCCOMB_X60_Y7_N22 ; 8 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[3]|tx_data_cnt[2]~1 ; LCCOMB_X62_Y9_N2 ; 3 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[3]|tx_shift_reg[2]~1 ; LCCOMB_X60_Y12_N20 ; 8 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[3]|tx_state.UART_IDLE ; FF_X60_Y7_N3 ; 9 ; Output enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[3]|tx_stop ; LCCOMB_X61_Y9_N6 ; 4 ; Sync. clear ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[4]|sync_fifo:tx_fifo|wrreq~0 ; LCCOMB_X61_Y10_N22 ; 8 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[4]|tx_data_cnt[2]~1 ; LCCOMB_X62_Y10_N18 ; 3 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[4]|tx_shift_reg[4]~1 ; LCCOMB_X62_Y12_N18 ; 8 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[4]|tx_state.UART_IDLE ; FF_X61_Y10_N27 ; 9 ; Output enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[4]|tx_stop ; LCCOMB_X61_Y10_N16 ; 4 ; Sync. clear ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[5]|sync_fifo:tx_fifo|wrreq ; LCCOMB_X61_Y7_N24 ; 8 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[5]|tx_data_cnt[2]~1 ; LCCOMB_X50_Y3_N20 ; 3 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[5]|tx_shift_reg[3]~1 ; LCCOMB_X62_Y7_N20 ; 8 ; Clock enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[5]|tx_state.UART_IDLE ; FF_X61_Y7_N27 ; 9 ; Output enable ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[5]|tx_stop ; LCCOMB_X61_Y7_N0 ; 4 ; Sync. clear ; no ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; sys_resetn ; LCCOMB_X56_Y1_N24 ; 966 ; Async. clear ; yes ; Global Clock ; GCLK17 ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- +-----------------------------------------------------------------------------------------+--------------------+---------+---------------+--------+----------------------+------------------+---------------------------+---------------+---------------+---------------------------------------------------+---------------+-----------------------+-----------------------+
- +--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
- ; Global & Other Fast Signals ;
- +---------------------------------------------------+-------------------+---------+--------------------------------------+----------------------+------------------+---------------------------+---------------+---------------+---------------------------------------------------+---------------+-----------------------+-----------------------+
- ; Name ; Location ; Fan-Out ; Fan-Out Using Intentional Clock Skew ; Global Resource Used ; Global Line Name ; Enable Signal Source Name ; Input Clock 0 ; Input Clock 1 ; Input Clock 2 ; Input Clock 3 ; Clock Select 0 ; Clock Select 1 ;
- +---------------------------------------------------+-------------------+---------+--------------------------------------+----------------------+------------------+---------------------------+---------------+---------------+---------------------------------------------------+---------------+-----------------------+-----------------------+
- ; PLL_ENABLE ; LCCOMB_X56_Y4_N22 ; 2 ; 0 ; Global Clock ; GCLK16 ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; alta_gclksw:gclksw_inst|clkout ; CLKCTRL_G3 ; 23 ; 11 ; Global Clock ; GCLK3 ; VCC ; PIN_HSI ; -- ; altpll:pll_inst|altpll_9g32:auto_generated|clk[0] ; -- ; sys_ctrl_clkSource[0] ; sys_ctrl_clkSource[1] ;
- ; altpll:pll_inst|altpll_9g32:auto_generated|clk[3] ; PLL_1 ; 1280 ; 151 ; Global Clock ; GCLK4 ; VCC ; -- ; -- ; -- ; -- ; -- ; -- ;
- ; sys_resetn ; LCCOMB_X56_Y1_N24 ; 966 ; 0 ; Global Clock ; GCLK17 ; -- ; -- ; -- ; -- ; -- ; -- ; -- ;
- +---------------------------------------------------+-------------------+---------+--------------------------------------+----------------------+------------------+---------------------------+---------------+---------------+---------------------------------------------------+---------------+-----------------------+-----------------------+
- +------------------------------------------------------------------------------------------------------+
- ; Non-Global High Fan-Out Signals ;
- +--------------------------------------------------------------------------------------------+---------+
- ; Name ; Fan-Out ;
- +--------------------------------------------------------------------------------------------+---------+
- ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[9] ; 147 ;
- ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[8] ; 122 ;
- ; alta_rv32:rv32|~GND ; 72 ;
- ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[10] ; 63 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|baud_gen:u_baud|baud16 ; 55 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|baud_gen:u_baud|baud16 ; 55 ;
- ; ~GND ; 39 ;
- ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[5] ; 33 ;
- ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[2] ; 31 ;
- ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[3] ; 30 ;
- ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[4] ; 30 ;
- ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[1] ; 30 ;
- ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[0] ; 30 ;
- ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[7] ; 29 ;
- ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[5] ; 29 ;
- ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[4] ; 29 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|lcr_pen ; 28 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|lcr_pen ; 27 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|Equal2~2 ; 24 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_write~0 ; 23 ;
- ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[3] ; 19 ;
- ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[2] ; 19 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[0]~4 ; 18 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[0]~2 ; 18 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[0]~1 ; 18 ;
- ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[6] ; 18 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_write~0 ; 18 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|Decoder1~0 ; 17 ;
- ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[7] ; 17 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|always8~0 ; 17 ;
- ; multi_uart_ip:macro_inst|apb_mux:u_apb_mux|pr_select[1] ; 17 ;
- ; multi_uart_ip:macro_inst|apb_mux:u_apb_mux|pr_select[0] ; 17 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|baud_gen:u_baud|always0~0 ; 16 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|baud_gen:u_baud|always0~0 ; 16 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|always1~0 ; 16 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|always1~0 ; 16 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[11]~4 ; 16 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_read1 ; 16 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_read1 ; 16 ;
- ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|apb_pdone ; 16 ;
- ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[12] ; 15 ;
- ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[10] ; 15 ;
- ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[9] ; 15 ;
- ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[8] ; 15 ;
- ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[6] ; 15 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[11]~9 ; 14 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|clear_flags~10 ; 14 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|ShiftLeft0~0 ; 14 ;
- ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|prdata[11] ; 14 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|lcr_sps ; 13 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|lcr_sps ; 13 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|lcr_eps ; 13 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|lcr_eps ; 13 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_not_empty_ie[2]~14 ; 12 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|clear_flags~10 ; 12 ;
- ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|psel~1 ; 12 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_not_empty_ie[1]~13 ; 12 ;
- ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|always0~0 ; 11 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[5]|rx_bit ; 11 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|rx_bit ; 11 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_bit ; 11 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_bit ; 11 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|rx_bit ; 11 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_bit ; 11 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|rx_bit ; 11 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|rx_bit ; 11 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[4]|tx_bit ; 11 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[4]~17 ; 11 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|always8~1 ; 11 ;
- ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|psel ; 11 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[5]|fifo_rden ; 10 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[4]|fifo_rden ; 10 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[3]|fifo_rden ; 10 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|fifo_rden ; 10 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|fifo_rden ; 10 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|fifo_rden ; 10 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[5]|fifo_rden ; 10 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|fifo_rden ; 10 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|fifo_rden ; 10 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[2]|fifo_rden ; 10 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[1]|fifo_rden ; 10 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|fifo_rden ; 10 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|rx_bit ; 10 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|rx_bit ; 10 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_bit ; 10 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_bit ; 10 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[5]|tx_bit ; 10 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[3]|tx_bit ; 10 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|tx_bit ; 10 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_bit ; 10 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|tx_bit ; 10 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[5]|tx_bit ; 10 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_bit ; 10 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_bit ; 10 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[2]|tx_bit ; 10 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_prdata[11]~5 ; 10 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[1]~14 ; 10 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|uart_en ; 10 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|uart_en ; 10 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[1]|tx_bit ; 10 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|tx_bit ; 10 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_not_empty_ie[0]~12 ; 10 ;
- ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|penable ; 10 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[5]|tx_state.UART_START ; 9 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[4]|tx_state.UART_START ; 9 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[3]|tx_state.UART_START ; 9 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|tx_state.UART_START ; 9 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_state.UART_START ; 9 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|tx_state.UART_START ; 9 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[5]|tx_state.UART_START ; 9 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_state.UART_START ; 9 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_state.UART_START ; 9 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[2]|tx_state.UART_START ; 9 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[1]|tx_state.UART_START ; 9 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|tx_state.UART_START ; 9 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|lcr_stp2 ; 9 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|lcr_stp2 ; 9 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[1]~13 ; 9 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[0]~5 ; 9 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[5]|tx_state.UART_IDLE ; 9 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[4]|tx_state.UART_IDLE ; 9 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[3]|tx_state.UART_IDLE ; 9 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|tx_state.UART_IDLE ; 9 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_state.UART_IDLE ; 9 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|tx_state.UART_IDLE ; 9 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[5]|tx_state.UART_IDLE ; 9 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_state.UART_IDLE ; 9 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_state.UART_IDLE ; 9 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[2]|tx_state.UART_IDLE ; 9 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[1]|tx_state.UART_IDLE ; 9 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|tx_state.UART_IDLE ; 9 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[1]|sync_fifo:tx_fifo|counter[0] ; 9 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|sync_fifo:tx_fifo|counter[0] ; 9 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[5]|always4~2 ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|always4~2 ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|always4~2 ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|always4~2 ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|always4~2 ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|always4~2 ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|always4~2 ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|always4~2 ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|always4~2 ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|always4~2 ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|always4~2 ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|always4~2 ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|rx_not_empty_ie[0]~15 ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_not_empty_ie[5]~21 ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_not_empty_ie[4]~20 ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_not_empty_ie[3]~19 ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_not_empty_ie[2]~18 ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_not_empty_ie[1]~17 ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_not_empty_ie[0]~16 ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[5]|sync_fifo:tx_fifo|wrreq ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[4]|sync_fifo:tx_fifo|wrreq~0 ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[3]|sync_fifo:tx_fifo|wrreq~0 ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|sync_fifo:tx_fifo|wrreq~0 ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|sync_fifo:tx_fifo|wrreq~0 ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|sync_fifo:tx_fifo|wrreq~0 ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[5]|sync_fifo:tx_fifo|wrreq~0 ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|sync_fifo:tx_fifo|wrreq~0 ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|sync_fifo:tx_fifo|wrreq~0 ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[2]|sync_fifo:tx_fifo|wrreq~0 ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[1]|sync_fifo:tx_fifo|wrreq~0 ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|sync_fifo:tx_fifo|wrreq~0 ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|sync_fifo:rx_fifo|wrreq~0 ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|sync_fifo:rx_fifo|wrreq~0 ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|sync_fifo:rx_fifo|wrreq~0 ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|sync_fifo:rx_fifo|wrreq~0 ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|sync_fifo:rx_fifo|wrreq~0 ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|sync_fifo:rx_fifo|wrreq~0 ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|sync_fifo:rx_fifo|wrreq~0 ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|sync_fifo:rx_fifo|wrreq~0 ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|sync_fifo:rx_fifo|wrreq~0 ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|sync_fifo:rx_fifo|wrreq~0 ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|sync_fifo:rx_fifo|wrreq~0 ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[5]|sync_fifo:rx_fifo|wrreq~0 ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[5]|rx_state.UART_START ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[5]|rx_state.UART_DATA ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|rx_state.UART_START ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|rx_state.UART_START ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|rx_state.UART_START ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|rx_state.UART_DATA ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_state.UART_START ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_state.UART_DATA ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_state.UART_START ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_state.UART_DATA ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|rx_state.UART_START ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|rx_state.UART_DATA ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_state.UART_START ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_state.UART_DATA ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_state.UART_START ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|rx_state.UART_START ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|rx_state.UART_DATA ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_state.UART_START ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|rx_state.UART_START ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[5]|tx_shift_reg[3]~1 ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[4]|tx_shift_reg[4]~1 ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[3]|tx_shift_reg[2]~1 ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|tx_shift_reg[7]~1 ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_shift_reg[7]~1 ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|tx_shift_reg[5]~1 ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[5]|tx_shift_reg[5]~1 ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_shift_reg[3]~1 ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_shift_reg[3]~1 ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[2]|tx_shift_reg[5]~1 ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[1]|tx_shift_reg[7]~1 ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|tx_shift_reg[2]~1 ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[5]|Add1~0 ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|rx_not_empty_ie[5]~14 ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|Add1~0 ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|rx_not_empty_ie[4]~12 ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|Add1~0 ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|rx_not_empty_ie[3]~10 ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|rx_not_empty_ie[2]~9 ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|rx_not_empty_ie[1]~8 ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|Add1~0 ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|Add1~0 ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|Add1~0 ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|Add1~0 ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|Add1~0 ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|Add1~0 ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|Add1~0 ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|rx_state.UART_DATA ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[5]|tx_state.UART_DATA ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[4]|tx_state.UART_DATA ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[3]|tx_state.UART_DATA ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|tx_state.UART_DATA ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_state.UART_DATA ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|tx_state.UART_DATA ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[5]|tx_state.UART_DATA ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_state.UART_DATA ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_state.UART_DATA ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[2]|tx_state.UART_DATA ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[1]|tx_state.UART_DATA ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|tx_state.UART_DATA ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[5]|sync_fifo:tx_fifo|counter[0] ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[4]|sync_fifo:tx_fifo|counter[0] ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[3]|sync_fifo:tx_fifo|counter[0] ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|sync_fifo:tx_fifo|counter[0] ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|sync_fifo:tx_fifo|counter[0] ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|sync_fifo:tx_fifo|counter[0] ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[5]|sync_fifo:tx_fifo|counter[0] ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|sync_fifo:tx_fifo|counter[0] ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|sync_fifo:tx_fifo|counter[0] ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[2]|sync_fifo:tx_fifo|counter[0] ; 8 ;
- ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|paddr[12] ; 8 ;
- ; multi_uart_ip:macro_inst|LessThan0~2 ; 8 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|clear_flags[5]~16 ; 7 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|clear_flags[4]~15 ; 7 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|clear_flags[5]~16 ; 7 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|clear_flags[4]~15 ; 7 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|rx_state.UART_DATA ; 7 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|rx_state.UART_DATA ; 7 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_state.UART_DATA ; 7 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|rx_state.UART_PARITY ; 7 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|rx_state.UART_PARITY ; 7 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|clear_flags[3]~11 ; 7 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|Add1~0 ; 7 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|Add1~0 ; 7 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_state.UART_PARITY ; 7 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_state.UART_PARITY ; 7 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_state.UART_PARITY ; 7 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_state.UART_PARITY ; 7 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|clear_flags[3]~11 ; 7 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_not_empty_ie[3]~15 ; 7 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|rx_state.UART_PARITY ; 7 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_state.UART_DATA ; 7 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_state.UART_PARITY ; 7 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|rx_state.UART_PARITY ; 7 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|apb_read0 ; 7 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_read0 ; 7 ;
- ; multi_uart_ip:macro_inst|apb_mux:u_apb_mux|apb_in_pready~0 ; 7 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|sync_fifo:rx_fifo|counter[0] ; 7 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|sync_fifo:rx_fifo|counter[0] ; 7 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[5]|Add3~1 ; 6 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[5]|Add3~0 ; 6 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|Add3~1 ; 6 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|Add3~0 ; 6 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|always2~0 ; 6 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|always2~0 ; 6 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[5]|rx_state.UART_PARITY ; 6 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[5]|always2~0 ; 6 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|rx_state.UART_IDLE ; 6 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|always2~0 ; 6 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|rx_state.UART_IDLE ; 6 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|always2~0 ; 6 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|rx_state.UART_PARITY ; 6 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|always2~0 ; 6 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|always2~0 ; 6 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|always2~0 ; 6 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|rx_state.UART_PARITY ; 6 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|always2~0 ; 6 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|always2~0 ; 6 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_state.UART_IDLE ; 6 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|always2~0 ; 6 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|always2~0 ; 6 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|always7~0 ; 6 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_state.UART_IDLE ; 6 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[4]|tx_state.UART_STOP ; 6 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[5]|sync_fifo:rx_fifo|counter[0] ; 6 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|sync_fifo:rx_fifo|counter[0] ; 6 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|sync_fifo:rx_fifo|counter[0] ; 6 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|sync_fifo:rx_fifo|counter[0] ; 6 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|sync_fifo:rx_fifo|counter[0] ; 6 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|sync_fifo:rx_fifo|counter[0] ; 6 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|sync_fifo:rx_fifo|counter[0] ; 6 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|sync_fifo:rx_fifo|counter[0] ; 6 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|sync_fifo:rx_fifo|counter[0] ; 6 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|sync_fifo:rx_fifo|counter[0] ; 6 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|always2~0 ; 6 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|always2~0 ; 6 ;
- ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|pwrite ; 6 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[5]|rx_baud_cnt[2] ; 6 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[5]|rx_baud_cnt[1] ; 6 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|rx_baud_cnt[2] ; 6 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|rx_baud_cnt[1] ; 6 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|rx_baud_cnt[2] ; 6 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|rx_baud_cnt[1] ; 6 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|rx_baud_cnt[2] ; 6 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|rx_baud_cnt[1] ; 6 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_baud_cnt[2] ; 6 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_baud_cnt[1] ; 6 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_baud_cnt[2] ; 6 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_baud_cnt[1] ; 6 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|rx_baud_cnt[2] ; 6 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|rx_baud_cnt[1] ; 6 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_baud_cnt[2] ; 6 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_baud_cnt[1] ; 6 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_baud_cnt[2] ; 6 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_baud_cnt[1] ; 6 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|rx_baud_cnt[2] ; 6 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|rx_baud_cnt[1] ; 6 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_baud_cnt[2] ; 6 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_baud_cnt[1] ; 6 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|rx_baud_cnt[2] ; 6 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|rx_baud_cnt[1] ; 6 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|clear_flags[0]~12 ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|clear_flags[2]~14 ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|clear_flags[1]~13 ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|clear_flags[0]~12 ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[5]|always6~1 ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|always6~1 ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|always6~1 ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|always6~1 ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|always6~1 ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|always6~1 ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|always6~1 ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|always6~1 ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|always6~1 ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|always6~1 ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[5]|rx_state.UART_IDLE ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[5]|always3~1 ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[5]|rx_data_cnt[0] ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[5]|Selector2~1 ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[5]|rx_state.UART_STOP ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|rx_data_cnt[0] ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|Selector0~1 ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|rx_state.UART_STOP ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|rx_data_cnt[0] ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|Selector2~1 ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|rx_state.UART_STOP ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|rx_state.UART_IDLE ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|always3~1 ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|rx_data_cnt[0] ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|Selector2~1 ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|rx_state.UART_STOP ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_state.UART_IDLE ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|always3~1 ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_data_cnt[0] ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|Selector2~1 ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_state.UART_STOP ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_state.UART_IDLE ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|always3~1 ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_data_cnt[0] ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|Selector2~1 ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_state.UART_STOP ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|rx_state.UART_IDLE ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|always3~1 ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|rx_data_cnt[0] ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|Selector0~1 ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|rx_state.UART_STOP ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_state.UART_IDLE ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|always3~1 ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_data_cnt[0] ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|Selector2~1 ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_state.UART_STOP ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_data_cnt[0] ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|Selector2~1 ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_state.UART_STOP ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|rx_state.UART_IDLE ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|always3~1 ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|rx_data_cnt[0] ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|Selector2~1 ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|rx_state.UART_STOP ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_data_cnt[0] ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|always6~1 ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|always3~1 ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|rx_data_cnt[0] ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|always6~1 ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|rx_state.UART_IDLE ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[5]|comb~1 ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[5]|tx_state.UART_STOP ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[3]|comb~1 ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[3]|tx_state.UART_STOP ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|comb~1 ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|tx_state.UART_STOP ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|comb~1 ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_state.UART_STOP ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|comb~1 ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|tx_state.UART_STOP ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[5]|comb~1 ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[5]|tx_state.UART_STOP ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|comb~1 ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_state.UART_STOP ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|comb~1 ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_state.UART_STOP ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[2]|comb~1 ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[2]|tx_state.UART_STOP ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[4]~16 ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|Equal2~1 ; 5 ;
- ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|apbState.apbAccess ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[1]|comb~1 ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[1]|tx_state.UART_STOP ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|comb~1 ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|tx_state.UART_STOP ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|Selector0~1 ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_state.UART_STOP ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|Selector1~1 ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|rx_state.UART_STOP ; 5 ;
- ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|hreadyout ; 5 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|clear_flags[2]~14 ; 4 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|clear_flags[1]~13 ; 4 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[5]|tx_stop ; 4 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[4]|tx_stop ; 4 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[3]|tx_stop ; 4 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|tx_stop ; 4 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_stop ; 4 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|tx_stop ; 4 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[5]|tx_stop ; 4 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_stop ; 4 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_stop ; 4 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[2]|tx_stop ; 4 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[1]|tx_stop ; 4 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|tx_stop ; 4 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[5]|always0~0 ; 4 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[5]|tx_data_cnt[0] ; 4 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[4]|always0~0 ; 4 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[4]|tx_data_cnt[0] ; 4 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[3]|always0~0 ; 4 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[3]|tx_data_cnt[0] ; 4 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|always0~0 ; 4 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|tx_data_cnt[0] ; 4 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|always0~0 ; 4 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_data_cnt[0] ; 4 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|always0~0 ; 4 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|tx_data_cnt[0] ; 4 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[5]|always0~0 ; 4 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[5]|tx_data_cnt[0] ; 4 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|always0~0 ; 4 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_data_cnt[0] ; 4 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|always0~0 ; 4 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_data_cnt[0] ; 4 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[2]|always0~0 ; 4 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[2]|tx_data_cnt[0] ; 4 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|always5~1 ; 4 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|always5~0 ; 4 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[5]|rx_data_cnt[1] ; 4 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[5]|rx_shift_reg[7] ; 4 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|always3~1 ; 4 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|rx_data_cnt[1] ; 4 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|rx_shift_reg[7] ; 4 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|always3~1 ; 4 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|rx_data_cnt[1] ; 4 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|rx_shift_reg[7] ; 4 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|rx_data_cnt[1] ; 4 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|rx_shift_reg[7] ; 4 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|rx_in[2] ; 4 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|rx_in[3] ; 4 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_data_cnt[1] ; 4 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_shift_reg[7] ; 4 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_in[2] ; 4 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_in[3] ; 4 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_data_cnt[1] ; 4 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_shift_reg[7] ; 4 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|rx_data_cnt[1] ; 4 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|rx_shift_reg[7] ; 4 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_data_cnt[1] ; 4 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_shift_reg[7] ; 4 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|always3~1 ; 4 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_data_cnt[1] ; 4 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_shift_reg[7] ; 4 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|rx_data_cnt[1] ; 4 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|rx_shift_reg[7] ; 4 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_shift_reg[7] ; 4 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|rx_shift_reg[7] ; 4 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|Decoder1~1 ; 4 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[1]|always0~0 ; 4 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[1]|tx_data_cnt[0] ; 4 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|always0~0 ; 4 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|tx_data_cnt[0] ; 4 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|always3~1 ; 4 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_data_cnt[1] ; 4 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|rx_data_cnt[1] ; 4 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[4]|comb~1 ; 4 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[4]|tx_stop_cnt ; 4 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[4]~18 ; 4 ;
- ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|apbState.apbIdle ; 4 ;
- ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|pvalid ; 4 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[0]~3 ; 4 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|Equal2~0 ; 4 ;
- ; gpio8_io_out_en[7] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|rx_not_empty_ie[1]~16 ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[5]|tx_data_cnt[2]~1 ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[4]|tx_data_cnt[2]~1 ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[3]|tx_data_cnt[2]~1 ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|tx_data_cnt[2]~1 ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_data_cnt[0]~1 ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|tx_data_cnt[2]~1 ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[5]|tx_data_cnt[0]~1 ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_data_cnt[0]~1 ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_data_cnt[0]~1 ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[2]|tx_data_cnt[0]~1 ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[5]|Selector2~2 ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[5]|always3~2 ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[5]|rx_data_cnt[0]~3 ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|Selector0~2 ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|always3~2 ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|rx_data_cnt[0]~3 ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|Selector3~0 ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|Selector2~2 ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|always3~2 ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|rx_data_cnt[0]~3 ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|Selector3~0 ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|Selector2~2 ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|always3~2 ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|rx_data_cnt[2]~3 ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|Selector2~2 ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|always3~2 ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_data_cnt[0]~3 ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|Selector2~2 ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|always3~2 ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_data_cnt[1]~3 ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|Selector0~2 ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|always3~2 ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|rx_data_cnt[0]~3 ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|Selector2~2 ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|always3~2 ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_data_cnt[0]~3 ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|Selector2~2 ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|always3~2 ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_data_cnt[0]~3 ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|Selector4~0 ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|Selector2~2 ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|always3~2 ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|rx_data_cnt[2]~3 ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[1]|tx_data_cnt[1]~1 ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|tx_data_cnt[1]~1 ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_data_cnt[1]~3 ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|always3~2 ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|Selector0~2 ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|rx_data_cnt[1]~3 ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|always3~2 ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|Selector1~2 ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[5]|tx_data_cnt[1] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[4]|tx_data_cnt[1] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[3]|tx_data_cnt[1] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|tx_data_cnt[1] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_data_cnt[1] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|tx_data_cnt[1] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[5]|tx_data_cnt[1] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_data_cnt[1] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_data_cnt[1] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[2]|tx_data_cnt[1] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[5]|rx_data_cnt[2] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[5]|rx_data_cnt[3] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[5]|rx_shift_reg[1] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[5]|rx_shift_reg[2] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[5]|rx_shift_reg[3] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[5]|rx_shift_reg[4] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[5]|rx_shift_reg[5] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[5]|rx_shift_reg[6] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[5]|rx_in[2] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[5]|rx_in[3] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[5]|rx_sample~0 ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|rx_data_cnt[2] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|rx_data_cnt[3] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|rx_shift_reg[1] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|rx_shift_reg[2] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|rx_shift_reg[3] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|rx_shift_reg[4] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|rx_shift_reg[5] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|rx_shift_reg[6] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|rx_in[2] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|rx_in[3] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|rx_sample~0 ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|rx_data_cnt[2] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|rx_data_cnt[3] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|rx_shift_reg[1] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|rx_shift_reg[2] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|rx_shift_reg[3] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|rx_shift_reg[4] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|rx_shift_reg[5] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|rx_shift_reg[6] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|rx_in[2] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|rx_in[3] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|rx_sample~0 ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|rx_data_cnt[2] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|rx_data_cnt[3] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|rx_shift_reg[1] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|rx_shift_reg[2] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|rx_shift_reg[3] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|rx_shift_reg[4] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|rx_shift_reg[5] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|rx_shift_reg[6] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|rx_in[4] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|rx_sample~0 ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_data_cnt[2] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_data_cnt[3] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_shift_reg[1] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_shift_reg[2] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_shift_reg[3] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_shift_reg[4] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_shift_reg[5] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_shift_reg[6] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_in[4] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_sample~0 ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_data_cnt[2] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_data_cnt[3] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_shift_reg[1] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_shift_reg[2] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_shift_reg[3] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_shift_reg[4] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_shift_reg[5] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_shift_reg[6] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_in[2] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_in[3] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_sample~0 ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|rx_data_cnt[2] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|rx_data_cnt[3] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|rx_shift_reg[1] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|rx_shift_reg[2] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|rx_shift_reg[3] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|rx_shift_reg[4] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|rx_shift_reg[5] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|rx_shift_reg[6] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|rx_in[2] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|rx_in[3] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|rx_sample~0 ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_data_cnt[2] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_data_cnt[3] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_shift_reg[1] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_shift_reg[2] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_shift_reg[3] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_shift_reg[4] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_shift_reg[5] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_shift_reg[6] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_in[2] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_in[3] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_sample~0 ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_data_cnt[2] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_data_cnt[3] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_shift_reg[1] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_shift_reg[2] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_shift_reg[3] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_shift_reg[4] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_shift_reg[5] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_shift_reg[6] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_in[2] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_in[3] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_sample~0 ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|rx_data_cnt[2] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|rx_data_cnt[3] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|rx_shift_reg[1] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|rx_shift_reg[2] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|rx_shift_reg[3] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|rx_shift_reg[4] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|rx_shift_reg[5] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|rx_shift_reg[6] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|rx_in[2] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|rx_in[3] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|rx_sample~0 ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_shift_reg[1] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_shift_reg[2] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_shift_reg[3] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_shift_reg[4] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_shift_reg[5] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_shift_reg[6] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_sample~0 ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|rx_shift_reg[1] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|rx_shift_reg[2] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|rx_shift_reg[3] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|rx_shift_reg[4] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|rx_shift_reg[5] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|rx_shift_reg[6] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|rx_sample~0 ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[1]|tx_data_cnt[1] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|tx_data_cnt[1] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|Selector3~0 ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_data_cnt[2] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_data_cnt[3] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_in[2] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_in[3] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|rx_data_cnt[2] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|rx_data_cnt[3] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|rx_in[2] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|rx_in[3] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[5]|tx_stop_cnt ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[5]|tx_state.UART_PARITY ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[5]|tx_shift_reg[0] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[4]|tx_state.UART_PARITY ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[4]|tx_shift_reg[0] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[3]|tx_stop_cnt ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[3]|tx_state.UART_PARITY ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[3]|tx_shift_reg[0] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|tx_stop_cnt ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|tx_state.UART_PARITY ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|tx_shift_reg[0] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_stop_cnt ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_state.UART_PARITY ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_shift_reg[0] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|tx_stop_cnt ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|tx_state.UART_PARITY ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|tx_shift_reg[0] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[5]|tx_stop_cnt ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[5]|tx_state.UART_PARITY ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[5]|tx_shift_reg[0] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_stop_cnt ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_state.UART_PARITY ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_shift_reg[0] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_stop_cnt ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_state.UART_PARITY ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_shift_reg[0] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[2]|tx_stop_cnt ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[2]|tx_state.UART_PARITY ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[2]|tx_shift_reg[0] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[1]|tx_state.UART_PARITY ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[1]|tx_shift_reg[0] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|tx_state.UART_PARITY ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|tx_shift_reg[0] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|fbrd[1] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[1]~12 ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[1]~11 ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|apb_prdata[0]~0 ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[5]|rx_idle ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[5]|tx_complete ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[5]|break_error ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[5]|overrun_error ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[5]|framing_error ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[5]|parity_error ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|rx_idle ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[4]|tx_complete ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|break_error ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|overrun_error ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|framing_error ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|parity_error ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|rx_idle ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[3]|tx_complete ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|break_error ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|overrun_error ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|framing_error ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|parity_error ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|rx_idle ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|tx_complete ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|break_error ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|overrun_error ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|framing_error ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|parity_error ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_idle ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_complete ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|break_error ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|overrun_error ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|framing_error ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|parity_error ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_idle ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|tx_complete ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|break_error ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|overrun_error ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|framing_error ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|parity_error ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|rx_idle ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[5]|tx_complete ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|break_error ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|overrun_error ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|framing_error ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|parity_error ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_idle ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_complete ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|break_error ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|overrun_error ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|framing_error ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|parity_error ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_idle ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_complete ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|break_error ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|overrun_error ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|framing_error ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|parity_error ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|rx_idle ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[2]|tx_complete ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|break_error ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|overrun_error ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|framing_error ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|parity_error ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_idle ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[1]|tx_complete ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|break_error ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|overrun_error ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|framing_error ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|parity_error ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|rx_idle ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|tx_complete ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|break_error ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|overrun_error ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|framing_error ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|parity_error ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[1]|tx_stop_cnt ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|tx_stop_cnt ; 3 ;
- ; multi_uart_ip:macro_inst|ahb2apb:u_ahb2apb|pdone ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|baud_gen:u_baud|i_cnt[0] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[5]|rx_baud_cnt[3] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[5]|rx_baud_cnt[0] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|rx_baud_cnt[3] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|rx_baud_cnt[0] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|rx_baud_cnt[3] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|rx_baud_cnt[0] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|rx_baud_cnt[3] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|rx_baud_cnt[0] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_baud_cnt[3] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_baud_cnt[0] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_baud_cnt[3] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_baud_cnt[0] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|rx_baud_cnt[3] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|rx_baud_cnt[0] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_baud_cnt[3] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_baud_cnt[0] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_baud_cnt[3] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_baud_cnt[0] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|rx_baud_cnt[3] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|rx_baud_cnt[0] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|baud_gen:u_baud|i_cnt[0] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_baud_cnt[3] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_baud_cnt[0] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|rx_baud_cnt[3] ; 3 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|rx_baud_cnt[0] ; 3 ;
- ; ~VCC ; 2 ;
- ; gpio8_io_out_en[3] ; 2 ;
- ; gpio8_io_out_data[3] ; 2 ;
- ; gpio8_io_out_en[1] ; 2 ;
- ; gpio8_io_out_data[1] ; 2 ;
- ; gpio7_io_out_data[6] ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|Selector7~18 ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|Selector9~10 ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[5]|Selector2~4 ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[5]|Selector2~3 ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|Selector0~4 ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|Selector2~0 ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|Selector2~4 ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|Selector2~3 ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|Selector2~4 ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|Selector2~3 ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|Selector2~4 ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|Selector2~3 ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|Selector2~4 ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|Selector2~3 ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|Selector0~4 ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|Selector2~0 ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|Selector2~4 ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|Selector2~3 ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|Selector2~4 ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|Selector2~3 ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|Selector2~4 ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|Selector2~3 ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[5]|Selector4~4 ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[5]|Selector4~0 ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[5]|Selector3~1 ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[5]|Selector3~0 ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|Selector4~4 ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|Selector4~1 ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|Selector4~0 ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|Selector4~4 ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|Selector4~1 ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|Selector4~0 ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|Selector4~4 ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|Selector4~0 ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|Selector3~1 ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|Selector3~0 ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|Selector4~5 ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|Selector4~2 ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|Selector4~0 ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|Selector4~4 ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|Selector4~1 ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|Selector3~0 ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|baud_gen:u_baud|f_del ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|baud_gen:u_baud|Equal1~4 ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|Selector4~6 ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|Selector4~2 ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|Selector4~1 ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|Selector4~0 ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|Selector4~5 ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|Selector4~2 ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|Selector4~0 ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|Selector4~5 ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|Selector4~2 ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|Selector4~1 ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|Selector4~5 ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|Selector4~2 ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|Selector4~0 ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|Selector0~4 ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|Selector2~0 ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|Selector1~3 ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|Selector2~0 ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[5]|tx_data_cnt[2] ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[4]|tx_data_cnt[2] ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[3]|tx_data_cnt[2] ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[2]|tx_data_cnt[2] ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[1]|tx_data_cnt[2] ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_tx:u_tx[0]|tx_data_cnt[2] ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[5]|tx_data_cnt[2] ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[4]|tx_data_cnt[2] ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[3]|tx_data_cnt[2] ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[2]|tx_data_cnt[2] ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|Mux10~1 ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|Mux10~1 ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|always5~0 ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_dma_en[3]~5 ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_dma_en[2]~4 ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_dma_en[4]~3 ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|rx_dma_en[5]~2 ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|always6~0 ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|rx_dma_en[3]~6 ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|rx_dma_en[0]~4 ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|rx_dma_en[1]~3 ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|rx_dma_en[2]~2 ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|rx_dma_en[4]~1 ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|rx_dma_en[5]~0 ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[5]|rx_idle_en ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[5]|rx_shift_reg[0] ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[5]|rx_parity ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[5]|rx_in[4] ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|tx_write[5] ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|rx_idle_en ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|rx_shift_reg[0] ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|rx_parity ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[4]|rx_in[4] ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|tx_write[4] ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|rx_idle_en ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|rx_shift_reg[0] ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|rx_parity ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[3]|rx_in[4] ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|tx_write[3] ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|rx_idle_en ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|rx_shift_reg[0] ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[2]|rx_parity ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|tx_write[2] ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_idle_en ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_shift_reg[0] ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[1]|rx_parity ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|tx_write[1] ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_idle_en ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_shift_reg[0] ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_parity ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_rx:u_rx[0]|rx_in[4] ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[1]|uart_regs:u_regs|tx_write[0] ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|rx_idle_en ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|rx_shift_reg[0] ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|rx_parity ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[5]|rx_in[4] ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|tx_write[5] ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_idle_en ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_shift_reg[0] ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_parity ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[4]|rx_in[4] ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|tx_write[4] ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_idle_en ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_shift_reg[0] ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_parity ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[3]|rx_in[4] ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|tx_write[3] ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|rx_idle_en ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|rx_shift_reg[0] ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|rx_parity ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[2]|rx_in[4] ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_regs:u_regs|tx_write[2] ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_idle_en ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_shift_reg[0] ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_parity ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|rx_idle_en ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|rx_shift_reg[0] ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|rx_parity ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[1]|tx_data_cnt[2] ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_tx:u_tx[0]|tx_data_cnt[2] ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|Selector4~4 ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|Selector4~1 ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|Selector4~0 ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[1]|rx_in[4] ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|Selector4~4 ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|Selector4~1 ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|Selector3~0 ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|uart_rx:u_rx[0]|rx_in[4] ; 2 ;
- ; multi_uart_ip:macro_inst|multi_uart:u_uart[0]|baud_gen:u_baud|f_del ; 2 ;
- +--------------------------------------------------------------------------------------------+---------+
- +-------------------------------------------------------+
- ; Other Routing Usage Summary ;
- +-----------------------------+-------------------------+
- ; Other Routing Resource Type ; Usage ;
- +-----------------------------+-------------------------+
- ; Block interconnects ; 3,051 / 238,469 ( 1 % ) ;
- ; C16 interconnects ; 51 / 7,238 ( < 1 % ) ;
- ; C4 interconnects ; 1,646 / 146,424 ( 1 % ) ;
- ; Direct links ; 539 / 238,469 ( < 1 % ) ;
- ; Global clocks ; 4 / 20 ( 20 % ) ;
- ; Local interconnects ; 1,283 / 81,264 ( 2 % ) ;
- ; R24 interconnects ; 78 / 7,153 ( 1 % ) ;
- ; R4 interconnects ; 2,261 / 201,722 ( 1 % ) ;
- +-----------------------------+-------------------------+
- +-----------------------------------------------------------------------------+
- ; LAB Logic Elements ;
- +---------------------------------------------+-------------------------------+
- ; Number of Logic Elements (Average = 15.79) ; Number of LABs (Total = 132) ;
- +---------------------------------------------+-------------------------------+
- ; 1 ; 0 ;
- ; 2 ; 0 ;
- ; 3 ; 0 ;
- ; 4 ; 0 ;
- ; 5 ; 0 ;
- ; 6 ; 0 ;
- ; 7 ; 0 ;
- ; 8 ; 0 ;
- ; 9 ; 1 ;
- ; 10 ; 0 ;
- ; 11 ; 0 ;
- ; 12 ; 2 ;
- ; 13 ; 1 ;
- ; 14 ; 1 ;
- ; 15 ; 8 ;
- ; 16 ; 119 ;
- +---------------------------------------------+-------------------------------+
- +--------------------------------------------------------------------+
- ; LAB-wide Signals ;
- +------------------------------------+-------------------------------+
- ; LAB-wide Signals (Average = 2.70) ; Number of LABs (Total = 132) ;
- +------------------------------------+-------------------------------+
- ; 1 Async. clear ; 125 ;
- ; 1 Clock ; 129 ;
- ; 1 Clock enable ; 65 ;
- ; 1 Sync. clear ; 9 ;
- ; 1 Sync. load ; 9 ;
- ; 2 Clock enables ; 17 ;
- ; 2 Clocks ; 3 ;
- +------------------------------------+-------------------------------+
- +------------------------------------------------------------------------------+
- ; LAB Signals Sourced ;
- +----------------------------------------------+-------------------------------+
- ; Number of Signals Sourced (Average = 25.08) ; Number of LABs (Total = 132) ;
- +----------------------------------------------+-------------------------------+
- ; 0 ; 0 ;
- ; 1 ; 0 ;
- ; 2 ; 1 ;
- ; 3 ; 0 ;
- ; 4 ; 0 ;
- ; 5 ; 0 ;
- ; 6 ; 0 ;
- ; 7 ; 0 ;
- ; 8 ; 1 ;
- ; 9 ; 0 ;
- ; 10 ; 2 ;
- ; 11 ; 1 ;
- ; 12 ; 1 ;
- ; 13 ; 0 ;
- ; 14 ; 0 ;
- ; 15 ; 0 ;
- ; 16 ; 0 ;
- ; 17 ; 2 ;
- ; 18 ; 0 ;
- ; 19 ; 4 ;
- ; 20 ; 8 ;
- ; 21 ; 4 ;
- ; 22 ; 9 ;
- ; 23 ; 7 ;
- ; 24 ; 7 ;
- ; 25 ; 15 ;
- ; 26 ; 14 ;
- ; 27 ; 13 ;
- ; 28 ; 11 ;
- ; 29 ; 8 ;
- ; 30 ; 10 ;
- ; 31 ; 1 ;
- ; 32 ; 13 ;
- +----------------------------------------------+-------------------------------+
- +----------------------------------------------------------------------------------+
- ; LAB Signals Sourced Out ;
- +--------------------------------------------------+-------------------------------+
- ; Number of Signals Sourced Out (Average = 10.98) ; Number of LABs (Total = 132) ;
- +--------------------------------------------------+-------------------------------+
- ; 0 ; 0 ;
- ; 1 ; 9 ;
- ; 2 ; 2 ;
- ; 3 ; 1 ;
- ; 4 ; 4 ;
- ; 5 ; 4 ;
- ; 6 ; 6 ;
- ; 7 ; 3 ;
- ; 8 ; 13 ;
- ; 9 ; 3 ;
- ; 10 ; 11 ;
- ; 11 ; 14 ;
- ; 12 ; 10 ;
- ; 13 ; 14 ;
- ; 14 ; 11 ;
- ; 15 ; 5 ;
- ; 16 ; 9 ;
- ; 17 ; 1 ;
- ; 18 ; 2 ;
- ; 19 ; 1 ;
- ; 20 ; 0 ;
- ; 21 ; 3 ;
- ; 22 ; 4 ;
- ; 23 ; 1 ;
- ; 24 ; 1 ;
- +--------------------------------------------------+-------------------------------+
- +------------------------------------------------------------------------------+
- ; LAB Distinct Inputs ;
- +----------------------------------------------+-------------------------------+
- ; Number of Distinct Inputs (Average = 21.95) ; Number of LABs (Total = 132) ;
- +----------------------------------------------+-------------------------------+
- ; 0 ; 0 ;
- ; 1 ; 0 ;
- ; 2 ; 0 ;
- ; 3 ; 1 ;
- ; 4 ; 0 ;
- ; 5 ; 1 ;
- ; 6 ; 0 ;
- ; 7 ; 1 ;
- ; 8 ; 3 ;
- ; 9 ; 2 ;
- ; 10 ; 5 ;
- ; 11 ; 1 ;
- ; 12 ; 2 ;
- ; 13 ; 7 ;
- ; 14 ; 13 ;
- ; 15 ; 7 ;
- ; 16 ; 7 ;
- ; 17 ; 4 ;
- ; 18 ; 3 ;
- ; 19 ; 6 ;
- ; 20 ; 2 ;
- ; 21 ; 4 ;
- ; 22 ; 6 ;
- ; 23 ; 5 ;
- ; 24 ; 4 ;
- ; 25 ; 2 ;
- ; 26 ; 2 ;
- ; 27 ; 3 ;
- ; 28 ; 4 ;
- ; 29 ; 3 ;
- ; 30 ; 1 ;
- ; 31 ; 2 ;
- ; 32 ; 4 ;
- ; 33 ; 2 ;
- ; 34 ; 6 ;
- ; 35 ; 7 ;
- ; 36 ; 4 ;
- ; 37 ; 2 ;
- ; 38 ; 6 ;
- +----------------------------------------------+-------------------------------+
- +------------------------------------------+
- ; I/O Rules Summary ;
- +----------------------------------+-------+
- ; I/O Rules Statistic ; Total ;
- +----------------------------------+-------+
- ; Total I/O Rules ; 30 ;
- ; Number of I/O Rules Passed ; 7 ;
- ; Number of I/O Rules Failed ; 0 ;
- ; Number of I/O Rules Unchecked ; 0 ;
- ; Number of I/O Rules Inapplicable ; 23 ;
- +----------------------------------+-------+
- +--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
- ; I/O Rules Details ;
- +--------------+-----------+-----------------------------------+------------------------------------------------------------------------------------------------------+----------+--------------------------------------------------------------------------+------+-------------------+
- ; Status ; ID ; Category ; Rule Description ; Severity ; Information ; Area ; Extra Information ;
- +--------------+-----------+-----------------------------------+------------------------------------------------------------------------------------------------------+----------+--------------------------------------------------------------------------+------+-------------------+
- ; Inapplicable ; IO_000001 ; Capacity Checks ; Number of pins in an I/O bank should not exceed the number of locations available. ; Critical ; No Location assignments found. ; I/O ; ;
- ; Inapplicable ; IO_000002 ; Capacity Checks ; Number of clocks in an I/O bank should not exceed the number of clocks available. ; Critical ; No Global Signal assignments found. ; I/O ; ;
- ; Inapplicable ; IO_000003 ; Capacity Checks ; Number of pins in a Vrefgroup should not exceed the number of locations available. ; Critical ; No Location assignments found. ; I/O ; ;
- ; Inapplicable ; IO_000004 ; Voltage Compatibility Checks ; The I/O bank should support the requested VCCIO. ; Critical ; No IOBANK_VCCIO assignments found. ; I/O ; ;
- ; Inapplicable ; IO_000005 ; Voltage Compatibility Checks ; The I/O bank should not have competing VREF values. ; Critical ; No VREF I/O Standard assignments found. ; I/O ; ;
- ; Pass ; IO_000006 ; Voltage Compatibility Checks ; The I/O bank should not have competing VCCIO values. ; Critical ; 0 such failures found. ; I/O ; ;
- ; Inapplicable ; IO_000007 ; Valid Location Checks ; Checks for unavailable locations. ; Critical ; No Location assignments found. ; I/O ; ;
- ; Pass ; IO_000008 ; Valid Location Checks ; Checks for reserved locations. ; Critical ; 0 such failures found. ; I/O ; ;
- ; Pass ; IO_000009 ; I/O Properties Checks for One I/O ; The location should support the requested I/O standard. ; Critical ; 0 such failures found. ; I/O ; ;
- ; Pass ; IO_000010 ; I/O Properties Checks for One I/O ; The location should support the requested I/O direction. ; Critical ; 0 such failures found. ; I/O ; ;
- ; Inapplicable ; IO_000011 ; I/O Properties Checks for One I/O ; The location should support the requested Current Strength. ; Critical ; No Current Strength assignments found. ; I/O ; ;
- ; Inapplicable ; IO_000012 ; I/O Properties Checks for One I/O ; The location should support the requested On Chip Termination value. ; Critical ; No Termination assignments found. ; I/O ; ;
- ; Inapplicable ; IO_000013 ; I/O Properties Checks for One I/O ; The location should support the requested Bus Hold value. ; Critical ; No Enable Bus-Hold Circuitry assignments found. ; I/O ; ;
- ; Inapplicable ; IO_000014 ; I/O Properties Checks for One I/O ; The location should support the requested Weak Pull Up value. ; Critical ; No Weak Pull-Up Resistor assignments found. ; I/O ; ;
- ; Pass ; IO_000015 ; I/O Properties Checks for One I/O ; The location should support the requested PCI Clamp Diode. ; Critical ; 0 such failures found. ; I/O ; ;
- ; Inapplicable ; IO_000018 ; I/O Properties Checks for One I/O ; The I/O standard should support the requested Current Strength. ; Critical ; No Current Strength assignments found. ; I/O ; ;
- ; Inapplicable ; IO_000019 ; I/O Properties Checks for One I/O ; The I/O standard should support the requested On Chip Termination value. ; Critical ; No Termination assignments found. ; I/O ; ;
- ; Pass ; IO_000020 ; I/O Properties Checks for One I/O ; The I/O standard should support the requested PCI Clamp Diode. ; Critical ; 0 such failures found. ; I/O ; ;
- ; Inapplicable ; IO_000021 ; I/O Properties Checks for One I/O ; The I/O standard should support the requested Weak Pull Up value. ; Critical ; No Weak Pull-Up Resistor assignments found. ; I/O ; ;
- ; Inapplicable ; IO_000022 ; I/O Properties Checks for One I/O ; The I/O standard should support the requested Bus Hold value. ; Critical ; No Enable Bus-Hold Circuitry assignments found. ; I/O ; ;
- ; Inapplicable ; IO_000023 ; I/O Properties Checks for One I/O ; The I/O standard should support the Open Drain value. ; Critical ; No open drain assignments found. ; I/O ; ;
- ; Inapplicable ; IO_000024 ; I/O Properties Checks for One I/O ; The I/O direction should support the On Chip Termination value. ; Critical ; No Termination assignments found. ; I/O ; ;
- ; Inapplicable ; IO_000026 ; I/O Properties Checks for One I/O ; On Chip Termination and Current Strength should not be used at the same time. ; Critical ; No Current Strength or Termination assignments found. ; I/O ; ;
- ; Inapplicable ; IO_000027 ; I/O Properties Checks for One I/O ; Weak Pull Up and Bus Hold should not be used at the same time. ; Critical ; No Enable Bus-Hold Circuitry or Weak Pull-Up Resistor assignments found. ; I/O ; ;
- ; Inapplicable ; IO_000045 ; I/O Properties Checks for One I/O ; The I/O standard should support the requested Slew Rate value. ; Critical ; No Slew Rate assignments found. ; I/O ; ;
- ; Inapplicable ; IO_000046 ; I/O Properties Checks for One I/O ; The location should support the requested Slew Rate value. ; Critical ; No Slew Rate assignments found. ; I/O ; ;
- ; Inapplicable ; IO_000047 ; I/O Properties Checks for One I/O ; On Chip Termination and Slew Rate should not be used at the same time. ; Critical ; No Slew Rate assignments found. ; I/O ; ;
- ; Pass ; IO_000033 ; Electromigration Checks ; Current density for consecutive I/Os should not exceed 240mA for row I/Os and 240mA for column I/Os. ; Critical ; 0 such failures found. ; I/O ; ;
- ; Inapplicable ; IO_000034 ; SI Related Distance Checks ; Single-ended outputs should be 5 LAB row(s) away from a differential I/O. ; High ; No Differential I/O Standard assignments found. ; I/O ; ;
- ; Inapplicable ; IO_000042 ; SI Related SSO Limit Checks ; No more than 20 outputs are allowed in a VREF group when VREF is being read from. ; High ; No VREF I/O Standard assignments found. ; I/O ; ;
- +--------------+-----------+-----------------------------------+------------------------------------------------------------------------------------------------------+----------+--------------------------------------------------------------------------+------+-------------------+
- +-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
- ; I/O Rules Matrix ;
- +--------------------+--------------+--------------+--------------+--------------+--------------+-----------+--------------+-----------+-----------+-----------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+-----------+--------------+--------------+
- ; Pin/Rules ; IO_000001 ; IO_000002 ; IO_000003 ; IO_000004 ; IO_000005 ; IO_000006 ; IO_000007 ; IO_000008 ; IO_000009 ; IO_000010 ; IO_000011 ; IO_000012 ; IO_000013 ; IO_000014 ; IO_000015 ; IO_000018 ; IO_000019 ; IO_000020 ; IO_000021 ; IO_000022 ; IO_000023 ; IO_000024 ; IO_000026 ; IO_000027 ; IO_000045 ; IO_000046 ; IO_000047 ; IO_000033 ; IO_000034 ; IO_000042 ;
- +--------------------+--------------+--------------+--------------+--------------+--------------+-----------+--------------+-----------+-----------+-----------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+-----------+--------------+--------------+
- ; Total Pass ; 0 ; 0 ; 0 ; 0 ; 0 ; 58 ; 0 ; 58 ; 58 ; 58 ; 0 ; 0 ; 0 ; 0 ; 57 ; 0 ; 0 ; 57 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 58 ; 0 ; 0 ;
- ; Total Unchecked ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ;
- ; Total Inapplicable ; 58 ; 58 ; 58 ; 58 ; 58 ; 0 ; 58 ; 0 ; 0 ; 0 ; 58 ; 58 ; 58 ; 58 ; 1 ; 58 ; 58 ; 1 ; 58 ; 58 ; 58 ; 58 ; 58 ; 58 ; 58 ; 58 ; 58 ; 0 ; 58 ; 58 ;
- ; Total Fail ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ;
- ; GPIO1_0 ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Pass ; Pass ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ;
- ; GPIO1_1 ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Pass ; Pass ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ;
- ; GPIO1_2 ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Pass ; Pass ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ;
- ; GPIO1_3 ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Pass ; Pass ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ;
- ; GPIO1_4 ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Pass ; Pass ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ;
- ; GPIO1_5 ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Pass ; Pass ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ;
- ; GPIO1_6 ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Pass ; Pass ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ;
- ; GPIO1_7 ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Pass ; Pass ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ;
- ; GPIO2_0 ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Pass ; Pass ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ;
- ; GPIO2_1 ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Pass ; Pass ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ;
- ; GPIO2_2 ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Pass ; Pass ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ;
- ; GPIO2_3 ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Pass ; Pass ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ;
- ; GPIO2_4 ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Pass ; Pass ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ;
- ; GPIO2_5 ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Pass ; Pass ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ;
- ; GPIO2_6 ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Pass ; Pass ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ;
- ; GPIO2_7 ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Pass ; Pass ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ;
- ; GPIO6_0 ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Pass ; Pass ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ;
- ; GPIO6_2 ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Pass ; Pass ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ;
- ; GPIO6_4 ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Pass ; Pass ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ;
- ; GPIO9_0 ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Pass ; Pass ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ;
- ; GPIO9_2 ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Pass ; Pass ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ;
- ; GPIO9_3 ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Pass ; Pass ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ;
- ; GPIO9_4 ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Pass ; Pass ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ;
- ; GPIO9_5 ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Pass ; Pass ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ;
- ; GPIO9_6 ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Pass ; Pass ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ;
- ; GPIO9_7 ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Pass ; Pass ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ;
- ; PIN_OSC ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Pass ; Pass ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ;
- ; SIM_CLK ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Pass ; Pass ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ;
- ; UART3_UARTTXD ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Pass ; Pass ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ;
- ; UART4_UARTTXD ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Pass ; Pass ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ;
- ; uart15_tx ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Pass ; Pass ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ;
- ; GPIO6_6 ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Pass ; Pass ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ;
- ; GPIO9_1 ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Pass ; Pass ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ;
- ; SIM_IO[0] ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Pass ; Pass ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ;
- ; SIM_IO[1] ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Pass ; Pass ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ;
- ; SIM_IO[2] ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Pass ; Pass ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ;
- ; SIM_IO[3] ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Pass ; Pass ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ;
- ; SIM_IO[4] ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Pass ; Pass ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ;
- ; SIM_IO[5] ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Pass ; Pass ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ;
- ; SIM_IO[6] ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Pass ; Pass ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ;
- ; SIM_IO[7] ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Pass ; Pass ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ;
- ; SIM_IO[8] ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Pass ; Pass ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ;
- ; SIM_IO[9] ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Pass ; Pass ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ;
- ; SIM_IO[10] ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Pass ; Pass ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ;
- ; SIM_IO[11] ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Pass ; Pass ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ;
- ; SIM_IO_12 ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Pass ; Pass ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ;
- ; SIM_IO_13 ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Pass ; Pass ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ;
- ; SIM_IO_15 ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Pass ; Pass ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ;
- ; GPIO3_0 ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Pass ; Pass ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ;
- ; GPIO3_1 ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Pass ; Pass ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ;
- ; GPIO3_2 ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Pass ; Pass ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ;
- ; GPIO3_3 ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Pass ; Pass ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ;
- ; GPIO3_4 ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Pass ; Pass ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ;
- ; uart15_rx ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Pass ; Pass ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ;
- ; UART3_UARTRXD ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Pass ; Pass ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ;
- ; UART4_UARTRXD ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Pass ; Pass ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ;
- ; PIN_HSI ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Pass ; Pass ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ;
- ; PIN_HSE ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Pass ; Pass ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass ; Inapplicable ; Inapplicable ;
- +--------------------+--------------+--------------+--------------+--------------+--------------+-----------+--------------+-----------+-----------+-----------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+-----------+--------------+--------------+
- +---------------------------------------------------------------------------------------------+
- ; Fitter Device Options ;
- +------------------------------------------------------------------+--------------------------+
- ; Option ; Setting ;
- +------------------------------------------------------------------+--------------------------+
- ; Enable user-supplied start-up clock (CLKUSR) ; Off ;
- ; Enable device-wide reset (DEV_CLRn) ; Off ;
- ; Enable device-wide output enable (DEV_OE) ; Off ;
- ; Enable INIT_DONE output ; Off ;
- ; Configuration scheme ; Active Serial ;
- ; Error detection CRC ; Off ;
- ; Enable open drain on CRC_ERROR pin ; Off ;
- ; Enable input tri-state on active configuration pins in user mode ; Off ;
- ; Configuration Voltage Level ; Auto ;
- ; Force Configuration Voltage Level ; Off ;
- ; nCEO ; As output driving ground ;
- ; Data[0] ; As input tri-stated ;
- ; Data[1]/ASDO ; As input tri-stated ;
- ; Data[7..2] ; Unreserved ;
- ; FLASH_nCE/nCSO ; As input tri-stated ;
- ; Other Active Parallel pins ; Unreserved ;
- ; DCLK ; As output driving ground ;
- ; Base pin-out file on sameframe device ; Off ;
- +------------------------------------------------------------------+--------------------------+
- +------------------------------------+
- ; Operating Settings and Conditions ;
- +---------------------------+--------+
- ; Setting ; Value ;
- +---------------------------+--------+
- ; Nominal Core Voltage ; 1.20 V ;
- ; Low Junction Temperature ; 0 °C ;
- ; High Junction Temperature ; 85 °C ;
- +---------------------------+--------+
- +-----------------+
- ; Fitter Messages ;
- +-----------------+
- Info (11104): Parallel Compilation has detected 8 hyper-threaded processors. However, the extra hyper-threaded processors will not be used by default. Parallel Compilation will use 4 of the 4 physical processors detected instead.
- Info (119006): Selected device EP4CE75F29C8 for design "test_uart"
- Info (21077): Low junction temperature is 0 degrees C
- Info (21077): High junction temperature is 85 degrees C
- Info (15535): Implemented PLL "altpll:pll_inst|altpll_9g32:auto_generated|pll1" as Cyclone IV E PLL type
- Info (15099): Implementing clock multiplication of 30, clock division of 1, and phase shift of 0 degrees (0 ps) for altpll:pll_inst|altpll_9g32:auto_generated|clk[0] port
- Info (15099): Implementing clock multiplication of 15, clock division of 1, and phase shift of 0 degrees (0 ps) for altpll:pll_inst|altpll_9g32:auto_generated|clk[3] port
- Info (171004): Fitter is performing a Standard Fit compilation using maximum Fitter effort to optimize design performance
- Warning (171002): Current optimization assignments may cause the Fitter to introduce hold timing violations on connections clocked by global signals
- Info (176444): Device migration not selected. If you intend to use device migration later, you may need to change the pin assignments as they may be incompatible with other devices
- Info (176445): Device EP4CE40F29C8 is compatible
- Info (176445): Device EP4CE30F29C8 is compatible
- Info (176445): Device EP4CE55F29C8 is compatible
- Info (176445): Device EP4CE115F29C8 is compatible
- Info (169124): Fitter converted 5 user pins into dedicated programming pins
- Info (169125): Pin ~ALTERA_ASDO_DATA1~ is reserved at location F4
- Info (169125): Pin ~ALTERA_FLASH_nCE_nCSO~ is reserved at location E2
- Info (169125): Pin ~ALTERA_DCLK~ is reserved at location P3
- Info (169125): Pin ~ALTERA_DATA0~ is reserved at location N7
- Info (169125): Pin ~ALTERA_nCEO~ is reserved at location P28
- Warning (15714): Some pins have incomplete I/O assignments. Refer to the I/O Assignment Warnings report for details
- Critical Warning (169085): No exact pin location assignment(s) for 58 pins of 58 total pins
- Info (169086): Pin GPIO1_0 not assigned to an exact location on the device
- Info (169086): Pin GPIO1_1 not assigned to an exact location on the device
- Info (169086): Pin GPIO1_2 not assigned to an exact location on the device
- Info (169086): Pin GPIO1_3 not assigned to an exact location on the device
- Info (169086): Pin GPIO1_4 not assigned to an exact location on the device
- Info (169086): Pin GPIO1_5 not assigned to an exact location on the device
- Info (169086): Pin GPIO1_6 not assigned to an exact location on the device
- Info (169086): Pin GPIO1_7 not assigned to an exact location on the device
- Info (169086): Pin GPIO2_0 not assigned to an exact location on the device
- Info (169086): Pin GPIO2_1 not assigned to an exact location on the device
- Info (169086): Pin GPIO2_2 not assigned to an exact location on the device
- Info (169086): Pin GPIO2_3 not assigned to an exact location on the device
- Info (169086): Pin GPIO2_4 not assigned to an exact location on the device
- Info (169086): Pin GPIO2_5 not assigned to an exact location on the device
- Info (169086): Pin GPIO2_6 not assigned to an exact location on the device
- Info (169086): Pin GPIO2_7 not assigned to an exact location on the device
- Info (169086): Pin GPIO6_0 not assigned to an exact location on the device
- Info (169086): Pin GPIO6_2 not assigned to an exact location on the device
- Info (169086): Pin GPIO6_4 not assigned to an exact location on the device
- Info (169086): Pin GPIO9_0 not assigned to an exact location on the device
- Info (169086): Pin GPIO9_2 not assigned to an exact location on the device
- Info (169086): Pin GPIO9_3 not assigned to an exact location on the device
- Info (169086): Pin GPIO9_4 not assigned to an exact location on the device
- Info (169086): Pin GPIO9_5 not assigned to an exact location on the device
- Info (169086): Pin GPIO9_6 not assigned to an exact location on the device
- Info (169086): Pin GPIO9_7 not assigned to an exact location on the device
- Info (169086): Pin PIN_OSC not assigned to an exact location on the device
- Info (169086): Pin SIM_CLK not assigned to an exact location on the device
- Info (169086): Pin UART3_UARTTXD not assigned to an exact location on the device
- Info (169086): Pin UART4_UARTTXD not assigned to an exact location on the device
- Info (169086): Pin uart15_tx not assigned to an exact location on the device
- Info (169086): Pin GPIO6_6 not assigned to an exact location on the device
- Info (169086): Pin GPIO9_1 not assigned to an exact location on the device
- Info (169086): Pin SIM_IO[0] not assigned to an exact location on the device
- Info (169086): Pin SIM_IO[1] not assigned to an exact location on the device
- Info (169086): Pin SIM_IO[2] not assigned to an exact location on the device
- Info (169086): Pin SIM_IO[3] not assigned to an exact location on the device
- Info (169086): Pin SIM_IO[4] not assigned to an exact location on the device
- Info (169086): Pin SIM_IO[5] not assigned to an exact location on the device
- Info (169086): Pin SIM_IO[6] not assigned to an exact location on the device
- Info (169086): Pin SIM_IO[7] not assigned to an exact location on the device
- Info (169086): Pin SIM_IO[8] not assigned to an exact location on the device
- Info (169086): Pin SIM_IO[9] not assigned to an exact location on the device
- Info (169086): Pin SIM_IO[10] not assigned to an exact location on the device
- Info (169086): Pin SIM_IO[11] not assigned to an exact location on the device
- Info (169086): Pin SIM_IO_12 not assigned to an exact location on the device
- Info (169086): Pin SIM_IO_13 not assigned to an exact location on the device
- Info (169086): Pin SIM_IO_15 not assigned to an exact location on the device
- Info (169086): Pin GPIO3_0 not assigned to an exact location on the device
- Info (169086): Pin GPIO3_1 not assigned to an exact location on the device
- Info (169086): Pin GPIO3_2 not assigned to an exact location on the device
- Info (169086): Pin GPIO3_3 not assigned to an exact location on the device
- Info (169086): Pin GPIO3_4 not assigned to an exact location on the device
- Info (169086): Pin uart15_rx not assigned to an exact location on the device
- Info (169086): Pin UART3_UARTRXD not assigned to an exact location on the device
- Info (169086): Pin UART4_UARTRXD not assigned to an exact location on the device
- Info (169086): Pin PIN_HSI not assigned to an exact location on the device
- Info (169086): Pin PIN_HSE not assigned to an exact location on the device
- Info (332104): Reading SDC File: 'test_uart.sdc'
- Info (332110): Deriving PLL clocks
- Info (332110): create_generated_clock -source {pll_inst|auto_generated|pll1|inclk[0]} -multiply_by 30 -duty_cycle 50.00 -name {pll_inst|auto_generated|pll1|clk[0]} {pll_inst|auto_generated|pll1|clk[0]}
- Info (332110): create_generated_clock -source {pll_inst|auto_generated|pll1|inclk[0]} -multiply_by 15 -duty_cycle 50.00 -name {pll_inst|auto_generated|pll1|clk[3]} {pll_inst|auto_generated|pll1|clk[3]}
- Warning (332174): Ignored filter at test_uart.sdc(13): rv32|resetn_out could not be matched with a clock or keeper or register or port or pin or cell or partition
- Warning (332049): Ignored set_false_path at test_uart.sdc(13): Argument <from> is not an object ID
- Info (332050): set_false_path -from rv32|resetn_out
- Critical Warning (332168): The following clock transfers have no clock uncertainty assignment. For more accurate results, apply clock uncertainty assignments or use the derive_clock_uncertainty command.
- Critical Warning (332169): From PIN_HSI (Rise) to PIN_HSI (Rise) (setup and hold)
- Critical Warning (332169): From pll_inst|auto_generated|pll1|clk[0] (Rise) to pll_inst|auto_generated|pll1|clk[0] (Rise) (setup and hold)
- Critical Warning (332169): From pll_inst|auto_generated|pll1|clk[3] (Rise) to pll_inst|auto_generated|pll1|clk[0] (Rise) (setup and hold)
- Critical Warning (332169): From pll_inst|auto_generated|pll1|clk[0] (Rise) to pll_inst|auto_generated|pll1|clk[3] (Rise) (setup and hold)
- Critical Warning (332169): From pll_inst|auto_generated|pll1|clk[3] (Rise) to pll_inst|auto_generated|pll1|clk[3] (Rise) (setup and hold)
- Info (332129): Detected timing requirements -- optimizing circuit to achieve only the specified requirements
- Info (332111): Found 4 clocks
- Info (332111): Period Clock Name
- Info (332111): ======== ============
- Info (332111): 125.000 PIN_HSE
- Info (332111): 100.000 PIN_HSI
- Info (332111): 4.166 pll_inst|auto_generated|pll1|clk[0]
- Info (332111): 8.333 pll_inst|auto_generated|pll1|clk[3]
- Info (176352): Promoted node altpll:pll_inst|altpll_9g32:auto_generated|clk[0] (placed in counter C0 of PLL_1)
- Info (176355): Automatically promoted alta_gclksw:gclksw_inst|gclk_switch to use location or clock signal Global Clock CLKCTRL_G3
- Info (176352): Promoted node altpll:pll_inst|altpll_9g32:auto_generated|clk[3] (placed in counter C1 of PLL_1)
- Info (176355): Automatically promoted bus_clk_gclk to use location or clock signal Global Clock CLKCTRL_G4
- Info (176352): Promoted node PIN_HSI~input (placed in PIN Y2 (CLK2, DIFFCLK_1p))
- Info (176355): Automatically promoted alta_gclksw:gclksw_inst|gclk_switch to use location or clock signal Global Clock CLKCTRL_G3
- Info (176352): Promoted node sys_resetn
- Info (176354): Promoted destinations to use location or clock signal Global Clock
- Info (176353): Automatically promoted node PLL_ENABLE
- Info (176355): Automatically promoted destinations to use location or clock signal Global Clock
- Info (176233): Starting register packing
- Info (176235): Finished register packing
- Extra Info (176219): No registers were packed into other blocks
- Info (176214): Statistics of I/O pins that need to be placed that use the same VCCIO and VREF, before I/O pin placement
- Info (176211): Number of I/O pins in group: 56 (unused VREF, 3.3V VCCIO, 9 input, 30 output, 17 bidirectional)
- Info (176212): I/O standards used: 3.3-V LVTTL.
- Info (176215): I/O bank details before I/O pin placement
- Info (176214): Statistics of I/O banks
- Info (176213): I/O bank number 1 does not use VREF pins and has undetermined VCCIO pins. 5 total pin(s) used -- 40 pins available
- Info (176213): I/O bank number 2 does not use VREF pins and has undetermined VCCIO pins. 1 total pin(s) used -- 48 pins available
- Info (176213): I/O bank number 3 does not use VREF pins and has undetermined VCCIO pins. 0 total pin(s) used -- 59 pins available
- Info (176213): I/O bank number 4 does not use VREF pins and has undetermined VCCIO pins. 0 total pin(s) used -- 58 pins available
- Info (176213): I/O bank number 5 does not use VREF pins and has undetermined VCCIO pins. 0 total pin(s) used -- 52 pins available
- Info (176213): I/O bank number 6 does not use VREF pins and has undetermined VCCIO pins. 1 total pin(s) used -- 47 pins available
- Info (176213): I/O bank number 7 does not use VREF pins and has undetermined VCCIO pins. 0 total pin(s) used -- 59 pins available
- Info (176213): I/O bank number 8 does not use VREF pins and has undetermined VCCIO pins. 0 total pin(s) used -- 57 pins available
- Info (128000): Starting physical synthesis optimizations for speed
- Info (128001): Physical synthesis optimizations for speed complete: elapsed time is 00:00:01
- Warning (15705): Ignored locations or region assignments to the following nodes
- Warning (15706): Node "dmactive" is assigned to location or region, but does not exist in design
- Warning (15706): Node "ext_dma_DMACBREQ[0]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "ext_dma_DMACBREQ[1]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "ext_dma_DMACBREQ[2]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "ext_dma_DMACBREQ[3]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "ext_dma_DMACCLR[0]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "ext_dma_DMACCLR[1]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "ext_dma_DMACCLR[2]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "ext_dma_DMACCLR[3]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "ext_dma_DMACLBREQ[0]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "ext_dma_DMACLBREQ[1]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "ext_dma_DMACLBREQ[2]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "ext_dma_DMACLBREQ[3]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "ext_dma_DMACLSREQ[0]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "ext_dma_DMACLSREQ[1]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "ext_dma_DMACLSREQ[2]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "ext_dma_DMACLSREQ[3]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "ext_dma_DMACSREQ[0]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "ext_dma_DMACSREQ[1]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "ext_dma_DMACSREQ[2]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "ext_dma_DMACSREQ[3]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "ext_dma_DMACTC[0]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "ext_dma_DMACTC[1]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "ext_dma_DMACTC[2]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "ext_dma_DMACTC[3]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "ext_int[0]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "ext_int[1]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "ext_int[2]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "ext_int[3]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "ext_int[4]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "ext_int[5]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "ext_int[6]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "ext_int[7]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "ext_resetn" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio0_io_in[0]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio0_io_in[1]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio0_io_in[2]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio0_io_in[3]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio0_io_in[4]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio0_io_in[5]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio0_io_in[6]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio0_io_in[7]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio0_io_out_data[0]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio0_io_out_data[1]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio0_io_out_data[2]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio0_io_out_data[3]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio0_io_out_data[4]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio0_io_out_data[5]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio0_io_out_data[6]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio0_io_out_data[7]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio0_io_out_en[0]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio0_io_out_en[1]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio0_io_out_en[2]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio0_io_out_en[3]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio0_io_out_en[4]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio0_io_out_en[5]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio0_io_out_en[6]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio0_io_out_en[7]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio1_io_in[0]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio1_io_in[1]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio1_io_in[2]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio1_io_in[3]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio1_io_in[4]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio1_io_in[5]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio1_io_in[6]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio1_io_in[7]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio2_io_in[0]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio2_io_in[1]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio2_io_in[2]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio2_io_in[3]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio2_io_in[4]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio2_io_in[5]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio2_io_in[6]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio2_io_in[7]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio3_io_out_data[0]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio3_io_out_data[1]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio3_io_out_data[2]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio3_io_out_data[3]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio3_io_out_data[4]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio3_io_out_data[5]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio3_io_out_data[6]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio3_io_out_data[7]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio3_io_out_en[0]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio3_io_out_en[1]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio3_io_out_en[2]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio3_io_out_en[3]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio3_io_out_en[4]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio3_io_out_en[5]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio3_io_out_en[6]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio3_io_out_en[7]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio4_io_out_data[0]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio4_io_out_data[1]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio4_io_out_data[2]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio4_io_out_data[3]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio4_io_out_data[4]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio4_io_out_data[5]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio4_io_out_data[6]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio4_io_out_data[7]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio4_io_out_en[0]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio4_io_out_en[1]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio4_io_out_en[2]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio4_io_out_en[3]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio4_io_out_en[4]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio4_io_out_en[5]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio4_io_out_en[6]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio4_io_out_en[7]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio5_io_out_data[0]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio5_io_out_data[1]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio5_io_out_data[2]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio5_io_out_data[3]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio5_io_out_data[4]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio5_io_out_data[5]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio5_io_out_data[6]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio5_io_out_data[7]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio5_io_out_en[0]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio5_io_out_en[1]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio5_io_out_en[2]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio5_io_out_en[3]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio5_io_out_en[4]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio5_io_out_en[5]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio5_io_out_en[6]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio5_io_out_en[7]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio6_io_out_data[1]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio6_io_out_data[3]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio6_io_out_data[5]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio6_io_out_data[7]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio6_io_out_en[1]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio6_io_out_en[3]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio6_io_out_en[5]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio6_io_out_en[7]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio7_io_out_data[0]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio7_io_out_data[1]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio7_io_out_data[2]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio7_io_out_data[3]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio7_io_out_data[4]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio7_io_out_data[5]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio7_io_out_data[7]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio7_io_out_en[0]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio7_io_out_en[1]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio7_io_out_en[2]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio7_io_out_en[3]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio7_io_out_en[4]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio7_io_out_en[5]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio7_io_out_en[7]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio8_io_in[0]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio8_io_in[1]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio8_io_in[2]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio8_io_in[3]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio8_io_in[4]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio8_io_in[5]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio8_io_in[6]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio8_io_in[7]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio8_io_out_data[5]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "gpio8_io_out_en[5]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "local_int[0]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "local_int[1]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "local_int[2]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "local_int[3]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_haddr[0]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_haddr[10]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_haddr[11]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_haddr[12]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_haddr[13]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_haddr[14]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_haddr[15]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_haddr[16]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_haddr[17]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_haddr[18]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_haddr[19]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_haddr[1]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_haddr[20]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_haddr[21]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_haddr[22]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_haddr[23]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_haddr[24]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_haddr[25]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_haddr[26]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_haddr[27]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_haddr[28]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_haddr[29]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_haddr[2]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_haddr[30]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_haddr[31]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_haddr[3]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_haddr[4]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_haddr[5]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_haddr[6]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_haddr[7]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_haddr[8]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_haddr[9]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_hburst[0]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_hburst[1]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_hburst[2]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_hrdata[0]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_hrdata[10]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_hrdata[11]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_hrdata[12]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_hrdata[13]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_hrdata[14]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_hrdata[15]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_hrdata[16]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_hrdata[17]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_hrdata[18]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_hrdata[19]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_hrdata[1]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_hrdata[20]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_hrdata[21]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_hrdata[22]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_hrdata[23]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_hrdata[24]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_hrdata[25]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_hrdata[26]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_hrdata[27]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_hrdata[28]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_hrdata[29]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_hrdata[2]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_hrdata[30]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_hrdata[31]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_hrdata[3]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_hrdata[4]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_hrdata[5]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_hrdata[6]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_hrdata[7]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_hrdata[8]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_hrdata[9]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_hready" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_hreadyout" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_hresp" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_hsize[0]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_hsize[1]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_hsize[2]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_htrans[0]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_htrans[1]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_hwdata[0]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_hwdata[10]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_hwdata[11]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_hwdata[12]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_hwdata[13]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_hwdata[14]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_hwdata[15]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_hwdata[16]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_hwdata[17]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_hwdata[18]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_hwdata[19]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_hwdata[1]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_hwdata[20]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_hwdata[21]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_hwdata[22]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_hwdata[23]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_hwdata[24]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_hwdata[25]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_hwdata[26]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_hwdata[27]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_hwdata[28]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_hwdata[29]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_hwdata[2]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_hwdata[30]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_hwdata[31]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_hwdata[3]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_hwdata[4]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_hwdata[5]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_hwdata[6]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_hwdata[7]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_hwdata[8]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_hwdata[9]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "mem_ahb_hwrite" is assigned to location or region, but does not exist in design
- Warning (15706): Node "resetn_out" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_haddr[0]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_haddr[10]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_haddr[11]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_haddr[12]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_haddr[13]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_haddr[14]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_haddr[15]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_haddr[16]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_haddr[17]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_haddr[18]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_haddr[19]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_haddr[1]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_haddr[20]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_haddr[21]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_haddr[22]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_haddr[23]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_haddr[24]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_haddr[25]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_haddr[26]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_haddr[27]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_haddr[28]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_haddr[29]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_haddr[2]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_haddr[30]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_haddr[31]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_haddr[3]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_haddr[4]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_haddr[5]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_haddr[6]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_haddr[7]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_haddr[8]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_haddr[9]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_hburst[0]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_hburst[1]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_hburst[2]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_hrdata[0]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_hrdata[10]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_hrdata[11]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_hrdata[12]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_hrdata[13]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_hrdata[14]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_hrdata[15]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_hrdata[16]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_hrdata[17]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_hrdata[18]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_hrdata[19]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_hrdata[1]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_hrdata[20]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_hrdata[21]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_hrdata[22]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_hrdata[23]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_hrdata[24]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_hrdata[25]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_hrdata[26]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_hrdata[27]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_hrdata[28]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_hrdata[29]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_hrdata[2]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_hrdata[30]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_hrdata[31]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_hrdata[3]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_hrdata[4]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_hrdata[5]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_hrdata[6]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_hrdata[7]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_hrdata[8]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_hrdata[9]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_hready" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_hreadyout" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_hresp" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_hsel" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_hsize[0]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_hsize[1]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_hsize[2]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_htrans[0]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_htrans[1]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_hwdata[0]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_hwdata[10]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_hwdata[11]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_hwdata[12]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_hwdata[13]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_hwdata[14]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_hwdata[15]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_hwdata[16]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_hwdata[17]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_hwdata[18]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_hwdata[19]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_hwdata[1]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_hwdata[20]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_hwdata[21]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_hwdata[22]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_hwdata[23]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_hwdata[24]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_hwdata[25]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_hwdata[26]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_hwdata[27]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_hwdata[28]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_hwdata[29]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_hwdata[2]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_hwdata[30]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_hwdata[31]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_hwdata[3]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_hwdata[4]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_hwdata[5]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_hwdata[6]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_hwdata[7]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_hwdata[8]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_hwdata[9]" is assigned to location or region, but does not exist in design
- Warning (15706): Node "slave_ahb_hwrite" is assigned to location or region, but does not exist in design
- Warning (15706): Node "sys_ctrl_hseBypass" is assigned to location or region, but does not exist in design
- Warning (15706): Node "sys_ctrl_hseEnable" is assigned to location or region, but does not exist in design
- Warning (15706): Node "sys_ctrl_pllEnable" is assigned to location or region, but does not exist in design
- Warning (15706): Node "sys_ctrl_sleep" is assigned to location or region, but does not exist in design
- Warning (15706): Node "sys_ctrl_standby" is assigned to location or region, but does not exist in design
- Warning (15706): Node "sys_ctrl_stop" is assigned to location or region, but does not exist in design
- Warning (15706): Node "usb0_id" is assigned to location or region, but does not exist in design
- Info (171121): Fitter preparation operations ending: elapsed time is 00:00:03
- Info (170189): Fitter placement preparation operations beginning
- Info (170190): Fitter placement preparation operations ending: elapsed time is 00:00:02
- Info (170191): Fitter placement operations beginning
- Info (170137): Fitter placement was successful
- Info (170192): Fitter placement operations ending: elapsed time is 00:00:13
- Info (128000): Starting physical synthesis optimizations for speed
- Info (128002): Starting physical synthesis algorithm combinational resynthesis using boolean division
- Info (128003): Physical synthesis algorithm combinational resynthesis using boolean division complete: estimated slack improvement of 0 ps
- Info (128002): Starting physical synthesis algorithm logic replication
- Info (128003): Physical synthesis algorithm logic replication complete: estimated slack improvement of 0 ps
- Info (128001): Physical synthesis optimizations for speed complete: elapsed time is 00:00:06
- Info (170193): Fitter routing operations beginning
- Info (170195): Router estimated average interconnect usage is 0% of the available device resources
- Info (170196): Router estimated peak interconnect usage is 19% of the available device resources in the region that extends from location X47_Y0 to location X58_Y11
- Info (170194): Fitter routing operations ending: elapsed time is 00:00:15
- Info (11888): Total time spent on timing analysis during the Fitter is 2.81 seconds.
- Info (334003): Started post-fitting delay annotation
- Info (334004): Delay annotation completed successfully
- Info (334003): Started post-fitting delay annotation
- Info (334004): Delay annotation completed successfully
- Info (11218): Fitter post-fit operations ending: elapsed time is 00:00:01
- Warning (171167): Found invalid Fitter assignments. See the Ignored Assignments panel in the Fitter Compilation Report for more information.
- Warning (169177): 57 pins must meet Altera requirements for 3.3-, 3.0-, and 2.5-V interfaces. For more information, refer to AN 447: Interfacing Cyclone IV E Devices with 3.3/3.0/2.5-V LVTTL/LVCMOS I/O Systems.
- Info (169178): Pin GPIO1_0 uses I/O standard 3.3-V LVTTL at AD17
- Info (169178): Pin GPIO1_1 uses I/O standard 3.3-V LVTTL at AF17
- Info (169178): Pin GPIO1_2 uses I/O standard 3.3-V LVTTL at AE17
- Info (169178): Pin GPIO1_3 uses I/O standard 3.3-V LVTTL at AE19
- Info (169178): Pin GPIO1_4 uses I/O standard 3.3-V LVTTL at AG22
- Info (169178): Pin GPIO1_5 uses I/O standard 3.3-V LVTTL at AH23
- Info (169178): Pin GPIO1_6 uses I/O standard 3.3-V LVTTL at AH22
- Info (169178): Pin GPIO1_7 uses I/O standard 3.3-V LVTTL at AG23
- Info (169178): Pin GPIO2_0 uses I/O standard 3.3-V LVTTL at AF19
- Info (169178): Pin GPIO2_1 uses I/O standard 3.3-V LVTTL at AF18
- Info (169178): Pin GPIO2_2 uses I/O standard 3.3-V LVTTL at AE18
- Info (169178): Pin GPIO2_3 uses I/O standard 3.3-V LVTTL at AD11
- Info (169178): Pin GPIO2_4 uses I/O standard 3.3-V LVTTL at AE11
- Info (169178): Pin GPIO2_5 uses I/O standard 3.3-V LVTTL at AE12
- Info (169178): Pin GPIO2_6 uses I/O standard 3.3-V LVTTL at AF11
- Info (169178): Pin GPIO2_7 uses I/O standard 3.3-V LVTTL at AE13
- Info (169178): Pin GPIO6_0 uses I/O standard 3.3-V LVTTL at AH11
- Info (169178): Pin GPIO6_2 uses I/O standard 3.3-V LVTTL at AC11
- Info (169178): Pin GPIO6_4 uses I/O standard 3.3-V LVTTL at AG11
- Info (169178): Pin GPIO9_0 uses I/O standard 3.3-V LVTTL at AC15
- Info (169178): Pin GPIO9_2 uses I/O standard 3.3-V LVTTL at AF16
- Info (169178): Pin GPIO9_3 uses I/O standard 3.3-V LVTTL at AF24
- Info (169178): Pin GPIO9_4 uses I/O standard 3.3-V LVTTL at AF20
- Info (169178): Pin GPIO9_5 uses I/O standard 3.3-V LVTTL at AE15
- Info (169178): Pin GPIO9_6 uses I/O standard 3.3-V LVTTL at AG17
- Info (169178): Pin GPIO9_7 uses I/O standard 3.3-V LVTTL at AH17
- Info (169178): Pin PIN_OSC uses I/O standard 3.3-V LVTTL at J28
- Info (169178): Pin UART3_UARTTXD uses I/O standard 3.3-V LVTTL at AD15
- Info (169178): Pin UART4_UARTTXD uses I/O standard 3.3-V LVTTL at AD12
- Info (169178): Pin uart15_tx uses I/O standard 3.3-V LVTTL at AF13
- Info (169178): Pin GPIO6_6 uses I/O standard 3.3-V LVTTL at AG12
- Info (169178): Pin GPIO9_1 uses I/O standard 3.3-V LVTTL at AF15
- Info (169178): Pin SIM_IO[0] uses I/O standard 3.3-V LVTTL at AA16
- Info (169178): Pin SIM_IO[1] uses I/O standard 3.3-V LVTTL at AE14
- Info (169178): Pin SIM_IO[2] uses I/O standard 3.3-V LVTTL at AH19
- Info (169178): Pin SIM_IO[3] uses I/O standard 3.3-V LVTTL at AC17
- Info (169178): Pin SIM_IO[4] uses I/O standard 3.3-V LVTTL at AH21
- Info (169178): Pin SIM_IO[5] uses I/O standard 3.3-V LVTTL at AA15
- Info (169178): Pin SIM_IO[6] uses I/O standard 3.3-V LVTTL at AH18
- Info (169178): Pin SIM_IO[7] uses I/O standard 3.3-V LVTTL at AB16
- Info (169178): Pin SIM_IO[8] uses I/O standard 3.3-V LVTTL at AG18
- Info (169178): Pin SIM_IO[9] uses I/O standard 3.3-V LVTTL at AG19
- Info (169178): Pin SIM_IO[10] uses I/O standard 3.3-V LVTTL at AG21
- Info (169178): Pin SIM_IO[11] uses I/O standard 3.3-V LVTTL at AE16
- Info (169178): Pin SIM_IO_12 uses I/O standard 3.3-V LVTTL at AH12
- Info (169178): Pin SIM_IO_13 uses I/O standard 3.3-V LVTTL at AF14
- Info (169178): Pin SIM_IO_15 uses I/O standard 3.3-V LVTTL at AB13
- Info (169178): Pin GPIO3_0 uses I/O standard 3.3-V LVTTL at J27
- Info (169178): Pin GPIO3_1 uses I/O standard 3.3-V LVTTL at AH10
- Info (169178): Pin GPIO3_2 uses I/O standard 3.3-V LVTTL at AE10
- Info (169178): Pin GPIO3_3 uses I/O standard 3.3-V LVTTL at AG10
- Info (169178): Pin GPIO3_4 uses I/O standard 3.3-V LVTTL at AF12
- Info (169178): Pin uart15_rx uses I/O standard 3.3-V LVTTL at AE9
- Info (169178): Pin UART3_UARTRXD uses I/O standard 3.3-V LVTTL at AF10
- Info (169178): Pin UART4_UARTRXD uses I/O standard 3.3-V LVTTL at AB11
- Info (169178): Pin PIN_HSI uses I/O standard 3.3-V LVTTL at Y2
- Info (169178): Pin PIN_HSE uses I/O standard 3.3-V LVTTL at J1
- Info (144001): Generated suppressed messages file D:/LYW/NEW_DECODE/2006_APP_s2/logic/quartus_logs/test_uart.fit.smsg
- Info: Quartus II 64-Bit Fitter was successful. 0 errors, 397 warnings
- Info: Peak virtual memory: 5479 megabytes
- Info: Processing ended: Tue Jul 15 16:27:08 2025
- Info: Elapsed time: 00:00:47
- Info: Total CPU time (on all processors): 00:01:05
- +----------------------------+
- ; Fitter Suppressed Messages ;
- +----------------------------+
- The suppressed messages can be found in D:/LYW/NEW_DECODE/2006_APP_s2/logic/quartus_logs/test_uart.fit.smsg.
|